SU1182483A1 - Digital meter of pulse duration - Google Patents

Digital meter of pulse duration Download PDF

Info

Publication number
SU1182483A1
SU1182483A1 SU843729917A SU3729917A SU1182483A1 SU 1182483 A1 SU1182483 A1 SU 1182483A1 SU 843729917 A SU843729917 A SU 843729917A SU 3729917 A SU3729917 A SU 3729917A SU 1182483 A1 SU1182483 A1 SU 1182483A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
counter
meter
Prior art date
Application number
SU843729917A
Other languages
Russian (ru)
Inventor
Владимир Леонидович Котляров
Иван Петрович Паралюх
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU843729917A priority Critical patent/SU1182483A1/en
Application granted granted Critical
Publication of SU1182483A1 publication Critical patent/SU1182483A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ДЛИТЕЛЬНОСТИ И}ШУЛЬСОВ, содержащий элемент ИЛИ, генератор тактовых импульсов , выход которого соединен с первым входом первого элемента И, выход которого подключен к счетному входу счетчика, выходы разр дов которого  вл ютс  выходом измерител , отличающийс  тем, что, с целью повышени  помехоустойчивости, в него введены второй элемент И, D -триггер, элемент задержки, блок сравнени  и блок задани  кода, выходы разр дов которого соединены с первой группой входов блока сравнени , втора  группа входов которого подключена к выходам разр дов счетчика, R-вход которого соединен с выходом элемента ИЛИ, первый вход которого подключен к второму входу первого элемента И, и выходу второго элемента И, первый вход которого соединен с пр мым выходом D -триггера, а второй вход через элемент задержки подключен к входу измерител  и С-входу сл D -триггера, 5-вход которого  вл етс  входом сброса измерител , D вход Ц -триггера соединен с выходом блока сравнени , а инверсньй выход триггера подключен к второму входу элемента ИЛИ.A DIGITAL MEASURING DURATION OF ITS STAGES, containing the element OR, a clock generator, the output of which is connected to the first input of the first element AND whose output is connected to the counter input of the counter, the outputs of which bits are the output of the meter, characterized in that noise immunity; a second element, an D-trigger, a delay element, a comparison block and a code setting block, whose bit outputs are connected to the first group of inputs of the comparison block, the second group of inputs of which is connected It is connected to the outputs of the counter bits, the R input of which is connected to the output of the OR element, the first input of which is connected to the second input of the first AND element, and the output of the second AND element, the first input of which is connected to the direct output of the D trigger, and the second input the delay element is connected to the input of the meter and the C input of the CL D trigger, the 5 input of which is the reset input of the meter, the D input of the TS trigger is connected to the output of the comparator unit, and the inverse output of the trigger is connected to the second input of the OR element.

Description

Изобретение относитс  к импульсной технике и может быть использовано дл  измерени  интервалов времени Цель изобретени  - повышение помехоустойчивости за счет сохранени  информации в услови х действи  помех, поступающих на вход устройства после полезного сигнала. На чертеже представлена функциональна  схема цифрового измерител  длительности импульсов. Цифровой измеритель длительности импульсов содержит генератор 1 тактовых импульсов, первый элемент И. 2 счетчик 3 импульсов, элемент ИЛИ 4, второй элемент И 5, D -триггер 6, элемент 7 задержки, информационны вход 8, вход 9 сброса, блок 10 сравнени , блок 11 задани  кода и вы ход 12. Выход генератора 1 тактовых импул сов соединен с первым входом первого элемента 2 И, выход которого соединен со счетным входом счетчика 3, а второй вход - с первым входом элемента 4 ИЛИ и с выходом элемента 5 И, первьй вход которого соединен с пр мым выходом В -триггера 6, а второй вход - с выходом элемента 7 задержки ,, вход которого соединен с вхо дом 8 устройства и с синхровходом D-триггера. 6, 5-вход которого  вл  етс  входом 9 сброса измерител , Dвход соединен с выходом блока 10 сра нени  (больше-меньше), а инверсный выход - с вторым входом элемента 4 ИЛИ, выход которого соединен с R -входом счетчика 3 импульсов, выходы разр дов которого соединены с выходами 12 устройства и с первой группой входов блока 10 сравнени , втора  группа входов которого соединена с выходами блока 11 задани  кода . Цифровой измеритель длительности импульсов работает следующим образом В исходное состо ние измеритель приводитс  импульсом Сброс, поданным через вход 9 на 5-вход триггера 6, устанавливающим этот триггер в единичное состо ние. При этом открьгеаетс  элемент И 5 и входные импульсы , поданные на вход 8, проход т через элемент 7 задержки на выход эле уента И 5, снимают через элемент ИЛИ 4 нулевой уровень, удерживающий счетчик 3 импульсов в нулевом состо  нии, открывают элемент И 2, разреша  тем самым импульсам генератора 1 поступать на счетный вход счетчика 3 импульсов. Блок 10 сравнени  сравнивает со-, держимое счетчика 3 импульсов с кодом минимальной длительности импульсов , которую нужно измер ть, поступающим с блока 11 задани  кода. Когда содержимое счетчика 3 меньше, то на выходе блока 10 сравнени  (больше-меньше) присутствует логическа  единица, в противном случае логический нуль. Если входной импульс короткий (импульс помехи), то его задний фронт поступает на С-вход D -триггера 6, работающего по отрицательному фронту , когда содержимое счетчика 3 бу- . дет меньше заданного, и с выхода блока 10 сравнени  логическа  единица поступает на J)-вход триггера 6, который будет подтвержден в единичном состо нии. После окончани  входного импульса счетчик 3 через элемент 7 задержки, элементы И 5 и ИЛИ 4 нулевым уровнем устанавливаетс  в ноль. Если импульс длинный (полезный сигнал), то его задний фронт поступает на С-вход триггера 6 после срабатывани  блока 10 сравнени  и перебрасывает его в нулевое состо ние. Единица с инверсного выхода триггера 6 поступает на вход элемента ИЛИ 4 и запрещает сброс счетчика 3, а ноль, по вившийс  на выходе элемента 7 задержки , закрывает элемент И 5, а следовательно, и И 2 и запрещает прохождение импульсов с генератора 1 на вход счетчика 3. Врем  задержки дл  элемента задержки выбираетс  из соотношений: + t t. -Ц -т где Т - врем  задержки элемента держки врем  переключени  триггера; врем  задержки элемента И. Такое соотношение времен необходимо дл  того, чтобы разрешение и запрет счета происходил через одну и ту же цепь и надежно производилась блокировка сброса счетчика. Таким образом, информаци  с длительности импульса, подсчитанна  счетчиком 3, не может бьЛь аннули- рована импульсом помехи, поступающим после импульса полезного сигна311824834The invention relates to a pulse technique and can be used to measure time intervals. The purpose of the invention is to improve noise immunity by storing information under the conditions of the effect of noise entering the input of the device after a useful signal. The drawing shows a functional diagram of a digital pulse duration meter. The digital pulse width meter contains 1 clock pulse generator, the first element I. 2 the counter 3 pulses, the element OR 4, the second element AND 5, D-trigger 6, the delay element 7, information input 8, reset input 9, comparison unit 10, unit 11 sets the code and output 12. The output of the generator 1 clock pulses is connected to the first input of the first element 2 AND, the output of which is connected to the counting input of the counter 3, and the second input to the first input of the element 4 OR and the output of the element 5 AND, the first the input of which is connected to the direct output of the B-trigger 6, and the second the input is with the output of the delay element 7, the input of which is connected to the input 8 of the device and to the synchronous input of the D-flip-flop. 6, the 5-input of which is the meter input 9 of the meter, the D input is connected to the output of the emergency unit 10 (more-less), and the inverse output is connected to the second input of the OR element 4, the output of which is connected to the R input of the 3 pulse counter, the outputs the bits of which are connected to the outputs 12 of the device and to the first group of inputs of the comparison unit 10, the second group of inputs of which are connected to the outputs of the code setting unit 11. The digital pulse width meter operates as follows: The initial state of the meter is driven by a reset pulse, fed through input 9 to the 5th input of trigger 6, setting this trigger to one state. In this case, the element 5 and the input pulses applied to the input 8 pass through the delay element 7 to the output of the electric element 5, remove the zero level through the element OR 4, keeping the counter 3 pulses in the zero state, open the element 2, allowing thereby the pulses of the generator 1 to flow to the counting input of the counter 3 pulses. Comparison unit 10 compares the content of the pulse counter 3 with the minimum pulse duration code to be measured coming from the code setting unit 11. When the contents of counter 3 are smaller, then a logical one is present at the output of comparison unit (more-less), otherwise a logical zero. If the input pulse is short (interference pulse), then its falling front is fed to the C-input of the D-trigger 6, which operates on the negative front, when the contents of the counter 3 are bu-. is less than the specified one, and from the output of the unit 10 of comparison, the logical unit enters the J) -input of the trigger 6, which will be confirmed in the unit state. After the end of the input pulse, the counter 3 through the delay element 7, the And 5 and OR 4 elements is set to zero by the zero level. If the pulse is long (useful signal), then its falling edge arrives at the C input of the trigger 6 after the operation of the comparison unit 10 and throws it into the zero state. The unit with the inverse output of the trigger 6 enters the input of the element OR 4 and prohibits the reset of counter 3, and the zero occurring at the output of the delay element 7 closes the element And 5, and therefore And 2 and prohibits the passage of pulses from the generator 1 to the counter input 3. The delay time for the delay element is selected from the ratios: + t t. -Ts where T is the delay time of the support element; the switching time of the trigger; the delay time of the element I. Such a time ratio is necessary so that the permission and prohibition of counting occur through the same circuit and reliably block the reset of the counter. Thus, information from the pulse duration, counted by counter 3, cannot be canceled by the interfering impulse arriving after the useful signal impulse.

ла, что достигаетс  запиранием вхп- пульс Сброс устанавливает измерида устройства после окончани  импуль- тель в исходное состо ние, благодар  са полезного сигнала. После сн ти  чему счетчик устанавливаетс  в ноль, информации с выхода устройства им- а вход устройства открываетс .This is achieved by locking the impulse pulse. The reset sets the device meridor after the end of the impulse to its original state, thanks to a useful signal. After removing what the counter is set to zero, the information from the output of the device and the input of the device opens.

Claims (1)

ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ДЛИТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащий элемент ИЛИ, генератор тактовых импульсов, выход которого соединен с первым входом первого элемента И, выход которого подключен к счетному входу счетчика, выходы разрядов которого являются выходом измерителя, отличающийся тем, что, с целью повышения помехоустойчивости, в него введены второй элемент И, D -триггер, элемент задержки, блок сравнения и блок задания кода, выходы разрядов которого соединены с первой группой входов блока сравнения, вторая группа входов которого подключена к выходам разрядов счетчика,DIGITAL PULSE DIGITAL METER, containing the OR element, a clock pulse generator, the output of which is connected to the first input of the first AND element, the output of which is connected to the counter input of the counter, the discharge outputs of which are the output of the meter, characterized in that, in order to increase the noise immunity, it the second element And, the D-trigger, the delay element, the comparison unit and the code setting unit, the outputs of the bits of which are connected to the first group of inputs of the comparison unit, the second group of inputs of which are connected to outputs of bits of the counter, R-вход которого соединен с выходом элемента ИЛИ, первый вход которого подключен к второму входу первого элемента И, и выходу второго элемента И, первый вход которого соединен с прямым выходом D -триггера, а второй вход через элемент задержки подключен к входу измерителя и С-входу D -триггера, 5-вход которого является входом сброса измерителя, D вход Б -триггера соединен с выходом блока сравнения, а инверсный выход триггера подключен к второму входу элемента ИЛИ.The R-input of which is connected to the output of the OR element, the first input of which is connected to the second input of the first And element, and the output of the second And element, the first input of which is connected to the direct output of the D-trigger, and the second input through the delay element is connected to the input of the meter and C - the input of the D-trigger, the 5-input of which is the reset input of the meter, the D input of the B-trigger is connected to the output of the comparison unit, and the inverse output of the trigger is connected to the second input of the OR element.
SU843729917A 1984-04-25 1984-04-25 Digital meter of pulse duration SU1182483A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843729917A SU1182483A1 (en) 1984-04-25 1984-04-25 Digital meter of pulse duration

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843729917A SU1182483A1 (en) 1984-04-25 1984-04-25 Digital meter of pulse duration

Publications (1)

Publication Number Publication Date
SU1182483A1 true SU1182483A1 (en) 1985-09-30

Family

ID=21114858

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843729917A SU1182483A1 (en) 1984-04-25 1984-04-25 Digital meter of pulse duration

Country Status (1)

Country Link
SU (1) SU1182483A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Ермолов Р.С. Цифровые частотомеры. Л., Энерги , 1973, с. 39, рис. 2,6. Авторское свидетельство СССР № 930216, кл. G 04 F 10/04. 1981. *

Similar Documents

Publication Publication Date Title
SU1182483A1 (en) Digital meter of pulse duration
SU1758844A1 (en) Former of pulse sequence
RU2029361C1 (en) Multichannel digital filter
SU1721813A1 (en) Pulse driver
SU951718A1 (en) Device for counting number of pulses
SU1511853A1 (en) Converter of pulse train into square pulse
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
RU2042265C1 (en) Pulse selector with respect to their duration
SU1396269A1 (en) Pulse duration selector
SU1649577A1 (en) Multichannel pulse counter
SU1169157A1 (en) Device for selecting the furst pulse and the last pulse in burst
SU1288624A1 (en) Digital phase discriminator
SU1265981A1 (en) Device for discriminating pulses
SU399999A1 (en) DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALS
SU799120A1 (en) Pulse shaping and delaying device
SU1173539A2 (en) Pulse selector
SU1396263A1 (en) Device for extracting the first and last pulses in a series
SU1624677A1 (en) Pulse signal selector
SU1672571A1 (en) Device for reception of information
SU1751694A1 (en) Two-level signal pulse discriminator
SU1200397A1 (en) Pulse shaper
SU993465A1 (en) Pulse discriminator
SU1221726A1 (en) Device for delaying pulses
SU970665A2 (en) Pulse delay device
SU1372606A1 (en) Selector of pulse sequence