SU1734109A1 - Устройство дл счета импульсов - Google Patents
Устройство дл счета импульсов Download PDFInfo
- Publication number
- SU1734109A1 SU1734109A1 SU904802121A SU4802121A SU1734109A1 SU 1734109 A1 SU1734109 A1 SU 1734109A1 SU 904802121 A SU904802121 A SU 904802121A SU 4802121 A SU4802121 A SU 4802121A SU 1734109 A1 SU1734109 A1 SU 1734109A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- multiplexer
- memory block
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл счета импульсов, поступающих по нескольким не зависимым друг от друга каналам Цель изобретени - упрощение устройства и повышение достоверности счета Устройство содержит генератор 1 им- пульсов.О-триггеры 2 и 3, счетчик 4, элемент ИЛИ-НЕ 5, элемент И 6, счетчик 7, мультиплексор 8, блок 9 пам ти, датчики 10 (сигналов в каналах счета) и ограничительный резистор 11. Мультиплексор 8 последовательно опрашивает датчики 10 каналов счета . Состо ние каждого датчика при его опросе фиксируетс триггером 2 и сопоставл етс в элементе И с обратным значением считываемого из блока 9 пам ти состо ни того же датчика в предыдущем цикле опроса . Если в предыдущем цикле сигнал датчика отсутствовал, а в текущем цикле он имеетс , то элемент И направл ет в счетчик 4 счетный импульс. В остальных случа х на выходе элемента И 6 сохран етс нулевой уровень. В конце опроса каждого очередного датчика его текущее состо ние записываетс в блок 9 пам ти. 2 ил. е
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано , например, в системах оперативного контрол за ходом производства дл счета импульсов, поступающих по нескольким , независимым друг от друга каналам .
Цель изобретени - упрощение устройства и повышение достоверности счета.
На фиг. 1 показана функциональна схема устройства; на фиг 2 - циклограмма его работы.
Устройство содержит генератор 1 импульсов , D-триггеры 2, 3, счетчик 4, элемент ИЛИ-НЕ 5, элемент И 6, счетчик 7, мультиплексор 8, блок 9 пам ти, датчики 10, ограничительный резистор 11.
Устройство работает следующим образом .
Генератор импульсов вырабатывает непрерывную равномерную последовательность импульсов, поступающую на тактовый вход счетчика 7. На выходах разр дов Qo - On счетчика образуетс параллельный код двоичного числа, которое растет до заполнени счетчика, затем сбрасываетс в ноль, снова растет до заполнени и т.д. Каждое значение старших разр дов Оз - On этого числа образует адрес, который поступает на адресные входы мультиплексора 8 и производит коммутацию его входов Хо - Хр с выVJ со
о о
ходом Q. При каждом адресе на информационный вход триггера 2 поступает сигнал от соответствующего датчика 10. Этот сигнал фиксируетс в триггере 2 передним фронтом сигнала с выхода элемента ИЛИ-НЕ 5 в начале времени существовани данного адреса в момент, когда сигнал с выхода триггера 3 переходит в ноль при нулевом значении сигнала с выхода Q счетчика 7 (см, циклограмму на фиг. 2)/Одновременно по тому же адресу начинаетс считывание сигнала с выхода блока 9 пам ти, который нулевым сигналом на его входе записи-считывани переводитс в режим считывани , а нулевым сигналом на входе выборки выводитс из режима хранени . Считываемый из блока 9 пам ти сигнал поступает на второй вход элемента И 6, на первом входе которого присутствует сигнал с выхода триггера 2. При единичных сигналах на обоих входах элемента И 6 сигнал с его выхода поступает в качестве счетного импульса в счетчик 4.
На циклограмме показана работа одного из каналов устройства в разных случа х выдачи сигналов датчиком 10. Будем считать единичный сигнал датчика 10 наличием сигнала, а нулевой - отсутствием. При достаточно длительном отсутствии сигнала датчика 10 в блоке пам ти по адресу, соответствующему данному датчику, будет записан ноль, при считывании которого с инверного выхода блока 9 пам ти на второй вход элемента И 6 будет выдаватьс единица . Ноль, поступающий на первый вход этого элемента с выхода триггера 2, обеспечивает ноль на тактовом входе счетчика 4. Когда при очередном цикле опроса датчиков 10 будет зафиксирован в триггере 2 сигнал от рассматриваемого датчика 10 при условии, что в предыдущем цикле этого сигнала еще не было, единичные сигналы возникнут на обоих входах элемента И 6 и счетчик 4 получит счетный импульс. Затем, когда во второй половине времени существовани адреса блок 9 пам ти перейдет в режим записи, в него по данному адресу будет записана единица. В следующем цикле по этому адресу блок 9 пам ти будет выдавать с инверсного выхода ноль. Таким образом, при по влении каждого нового сигнала датчика 10 счетный импульс будет проходить только в первом цикле опроса данного датчика 10, не повтор сь в других циклах независимо от длительности существовани сигнала датчика 10.
Так как датчики 10 каналов опрашиваютс последовательно по адресам каналов, а во врем существовани каждого адреса счетный импульс по длительности занимает
только часть, то счетные импульсы каналов, не перекрыва друг друга, суммируютс в счетчике 4.
Устройство исключает ошибки счета при условии, что в каждом канале длительность как самих сигналов датчика, так и пауз между ними не меньше времени цикла опроса всех датчиков. Практически это врем может быть достаточно малым. Например, при опросе 256-ти датчиков устройством с
использованием микросхем серии К561 врем опроса каждого датчика может быть равно 20 мкс, а полный цикл опроса всех датчиков -5,12 мс. Этим значени м соответствует максимальна обрабатываема частота в каждом канале до 90 Гц, чего вполне достаточно дл использовани в системах оперативного контрол хода производства.
25
Claims (1)
- Формула изобретениУстройство дл счета импульсов, содержащее генератор импульсов, первый и второй D-триггеры, первый счетчик, элемент И, датчики, отличающеес тем, что, сцелью упрощени устройства и повышени достоверности счета, в него введены второй счетчик, мультиплексор, блок пам ти, ограничительный резистор и элемент ИЛИ-НЕ, выход генератора импульсов соединен свходом первого счетчика, первый и второй выходы которого подключены соответственно к тактовому входу и D-входу второго D- триггера, выход которого соединен с входом выборки блока пам ти и первым входом элемента ИЛИ-НЕ, выход которого подключен к тактовому входу первого D-триггера, выход которого соединен с информационным входом блока пам ти и первым входом элемента И, выход которого подключен к входувторого счетчика, третий выход первого счетчика соединен с вторым входом элемента ИЛИ-НЕ и с входом записи-считывани блока пам ти, выход которого подключен к второму входу элемента И и через ограничительный резистор - к шине нулевого потенциала , четвертые выходы первого счетчика соединены с адресными входами блока пам ти и мультиплексора, к информационным входам которого подключены выходы датчиков , выход мультиплексора соединен- с D- входом первого D-триггера.juin irmnriruir 9ics|j r-jjnj-ijTJ-|j-iJWfi (fc ) I - 1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904802121A SU1734109A1 (ru) | 1990-03-14 | 1990-03-14 | Устройство дл счета импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904802121A SU1734109A1 (ru) | 1990-03-14 | 1990-03-14 | Устройство дл счета импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1734109A1 true SU1734109A1 (ru) | 1992-05-15 |
Family
ID=21501789
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904802121A SU1734109A1 (ru) | 1990-03-14 | 1990-03-14 | Устройство дл счета импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1734109A1 (ru) |
-
1990
- 1990-03-14 SU SU904802121A patent/SU1734109A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 640342, кл.G 06 М 3/08, 1978. Авторское свидетельство СССР Ms 1159047, кл. G 06 М 3/08, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1734109A1 (ru) | Устройство дл счета импульсов | |
SU1374430A1 (ru) | Преобразователь частоты в код | |
SU1718184A1 (ru) | Устройство дл опроса входов программируемого контроллера | |
SU1536365A1 (ru) | Устройство дл ввода информации | |
SU1249583A1 (ru) | Буферное запоминающее устройство | |
SU1381522A1 (ru) | Устройство дл ввода информации | |
SU1059559A1 (ru) | Устройство дл ввода информации с дискретных датчиков | |
SU1418912A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1462391A1 (ru) | Устройство дл передачи информации | |
SU1285456A1 (ru) | Устройство дл ввода информации | |
SU1707758A1 (ru) | Пересчетное устройство | |
SU1361567A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU1541622A1 (ru) | Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных | |
SU1513520A1 (ru) | Стековое запоминающее устройство | |
SU720507A1 (ru) | Буферное запоминающее устройство | |
SU377759A1 (ru) | УСТРОЙСТВО дл СБОРА ИНФОРМАЦИИ от ДИСКРЕТНЫХ ДАТЧИков | |
SU1291989A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с магнитофоном | |
SU1525695A1 (ru) | Таймер | |
SU1487191A1 (ru) | Многоканальный преобразователь код-напряжение · | |
SU1575146A1 (ru) | Устройство дл регистрации сейсмической информации | |
SU1744712A1 (ru) | Устройство дл магнитной записи цифровой информации | |
SU506046A1 (ru) | Устройство дл считывани сигнала с магнитного носител | |
SU448458A1 (ru) | Устройство дл ввода информации | |
SU1501064A1 (ru) | Устройство дл контрол последовательностей импульсов | |
SU1275419A1 (ru) | Устройство дл ввода информации |