SU1709351A1 - Device for localizing failed units and members - Google Patents

Device for localizing failed units and members Download PDF

Info

Publication number
SU1709351A1
SU1709351A1 SU894773726A SU4773726A SU1709351A1 SU 1709351 A1 SU1709351 A1 SU 1709351A1 SU 894773726 A SU894773726 A SU 894773726A SU 4773726 A SU4773726 A SU 4773726A SU 1709351 A1 SU1709351 A1 SU 1709351A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
input
elements
outputs
Prior art date
Application number
SU894773726A
Other languages
Russian (ru)
Inventor
Александр Николаевич Буинов
Юрий Федорович Мухопад
Ирина Александровна Ламбаева
Владимир Леонтьевич Скибинский
Original Assignee
Восточно-Сибирский технологический институт
Бурятский Научный Центр
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Восточно-Сибирский технологический институт, Бурятский Научный Центр filed Critical Восточно-Сибирский технологический институт
Priority to SU894773726A priority Critical patent/SU1709351A1/en
Application granted granted Critical
Publication of SU1709351A1 publication Critical patent/SU1709351A1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано вТспециализированных вычислительных системах и информационно-измерительных комплексах. Цель изобретени  состоит в расширении области применени  устройства путем одновременного контрол  разнородных типовых блоков вычислительной техники. Устройство содержит два блока пам ти 2 и 3 таблицы неисправностей, регистр оценки 5. регистр 10 параметров объекта, блок оценки 1 кода исправности, первый блок элементов 11 И, регистр результата 12, блок индикации 13. В устройство дополнительно введены два счетчика 1 и 21, два блока 4 и 8 элементов ИЛИ. втор'ой блок 6 элементов И и блок 15 контрол  результата с соответствующими /св з ми. 3 з.п.ф-лы, 14ил., Ютабл.(Dut.J-ЧОю00 CJIThe invention relates to computing and can be used in specialized computer systems and information-measuring complexes. The purpose of the invention is to expand the field of application of the device by simultaneously controlling dissimilar typical units of computer technology. The device contains two memory blocks 2 and 3 of the fault table, the evaluation register 5. the object parameter register 10, the evaluation unit 1 of the health code, the first block of elements 11 AND, the result register 12, the display unit 13. Additionally, two counters 1 and 21 are entered into the device , two blocks 4 and 8 elements OR. the second block 6 And elements and block 15 of the control of the result with the corresponding / connections. 3 hp f-ly, 14 p., Utabl. (Dut.J-CHOYu00 CJI

Description

Изобретение относитс  к области вычислительной техники и цифровой автоматики и может ыть использовано в специализированных вычислительных системах , управл ющих комплексах и информационно-измерительных устройствах.The invention relates to the field of computing and digital automation and can be used in specialized computing systems, control complexes and information-measuring devices.

Известно устройство дл  поиска неисправных блоков и элементов, содержащее регистры параметров объекта и параметров таблицу неисправностей, логическую матрицу сравнени  двоичных кодов параметров от контролируемых блоков и двоичных кодов таблицы неисправностей, схему выбора номера неисправных блоков и блок индикации.A device for searching faulty blocks and elements is known, which contains registers of object parameters and parameters, a fault table, a logic matrix for comparing binary parameter codes from monitored blocks and binary fault table codes, a diagram for selecting the number of faulty blocks, and a display unit.

Однако повышение быстродействи  достигаетс  в известном устройстве за счет слишком высоких аппаратурных затрат, затрудн ющих практическую реализацию устройства , так как сложность его в п раз оказываетс  больше, чем сам контролируемый объект.However, the increase in speed is achieved in a known device due to too high hardware costs, which impede the practical implementation of the device, since its complexity is more than five times more than the object itself being monitored.

Наиболее близким по технической сущности и достигнутому результату к предлагаемому изобретению  вл етс  устройство поиска неисправных блоков и элементов, содержащее регистр столбцов и регистр параметров объекта, выходы которых соединены с последовательной цепью в биде блока сравнени , блока оценки, регистра оценки, блока выбора единицы, шифратора, первого и второго посто нного запоминающего устройства (ПЗУ), регистра выходного блока схем И-НЕ, блока схем Л, регистра результата и блока индикации, управление которыми осуществл ет блок управлени  с независимым входом, выходы которого соединены со всеми регистрами ПЗУ, и блоком выбора единиц.The closest in technical essence and the achieved result of the present invention is a device for searching faulty blocks and elements, containing a register of columns and a register of object parameters, the outputs of which are connected to a serial circuit in a binder of a comparison block, an evaluation unit, a evaluation register, a unit selection unit, an encoder , the first and second permanent memory (ROM), the register of the output block of AND-NOT circuits, the block of circuits L, the result register and the display block, which are controlled by the block an independent control input, the outputs of which are connected to all registers of the ROM units and the selecting unit.

Недостатком данного устройства  вл етс  его конструктивна  сложность, выражающа с  в наличии шифратора, блока сравнени , нескольких регистров и сложного блока выбора единиц, а также его узкие функциональные возможности, ограничивающиес  реализацией только пр мых функций поиска неисправных блоков и элементов и индикацией результата дл  анализа оператором . Кроме того, данное устройство не может чбь1ть использовано (без изменени  в его структуре или внесени  внешних блоков) в управл ющих и микропроцессорных комплексах с автоматическим режимом прин ти  решени , так как не содержит цепей выдачи результата в такие комплексы и не имеет средств проверки достоверности контрол , т.е. было ли исправно само устройство поиска в процессе его работы: не может быть использовано устройство и дл  проверки элементов вычислительной техники типаThe disadvantage of this device is its structural complexity, expressed in the presence of an encoder, a comparison unit, several registers and a complex unit selection unit, as well as its narrow functionality limited to implementing only the direct search functions for faulty units and elements and displaying the result for analysis by the operator . In addition, this device cannot be used (without changing its structure or inserting external blocks) in control and microprocessor complexes with an automatic decision mode, since it does not contain circuits for outputting results to such complexes and has no means of verifying the validity of the control. i.e. whether the search device itself was working properly during its operation: a device cannot be used to check elements of computing technology

БИС ПЗУ, ПЛМ, дешифратор и другие, которые  вл ютс  основой построени  вычислительных и управл ющих устройств.BIS ROM, PLA, descrambler and others, which are the basis of the construction of computing and control devices.

Целью изобретени   вл етс  расширение области применени  устройства путем одновременного контрол  разнородных типовых блоков вычислительной техники.The aim of the invention is to expand the field of application of the device by simultaneously controlling dissimilar typical units of computer technology.

Поставленна  цель достигаетс  тем, что в устройство поиска неисправных блоков иThe goal is achieved by the fact that in the device for searching for faulty blocks and

0 элементов, содержащее два блока пам ти таблицы неисправностей, блок оценки кода исправности, регистр параметров объекта, первый блок элементов И, регистр результата , блок управлени  и блок индикации, вход0 elements containing two memory blocks of the fault table, a health code evaluation unit, an object parameter register, the first AND block, a result register, a control unit and a display unit, an input

5 которого соединен с выходом пр мого кода регистра результата, информационный вход которого св зан с выходом первого блока элементов И, группы входов которого подключены к группе выходов блока оценки кода5 of which is connected to the output of the direct result register code, the information input of which is associated with the output of the first block of elements AND whose input groups are connected to the output group of the code evaluation block

0 исправности, согласно изобретению дополнительно введены два счетчика, два блока элементов ИЛИ, второй блОк элементов Ии блок контрол  результата, установочные входы , информационные и индикационные выхо5 ды которого  вл ютс  соответствующими. входами и выходами устройства, управл ющий выход соединен с входом первого блока элементов И, группа -контрольных выходов св зана с группой информационных входовAccording to the invention, according to the invention, two counters are additionally introduced, two blocks of OR elements, the second block of elements I and a control unit of the result, the setting inputs whose information and indication outputs are corresponding. the inputs and outputs of the device, the control output is connected to the input of the first block of elements And, the group of control outputs is associated with a group of information inputs

0 блока управлени , тактовый вход подключен к выходу переполнени  второго счетчика, а группа входов результата, перва  группа входов первого блока элементов ИЛИ и группа выходов результата проверки устройства соединены с выходом обратного кода регистра результата, управл ющий считыванием информации вход которого, управл ющие считыванием информации входы регистра параметров объекта, регистра оценки первого и второго блоков пам ти таблицы неисправностей, блока оценки кода исправности , входы счетчиков, втора  группа входов первого блока элементов ИЛИ, перва  группа входов второго блока элементов И и группа входов синхронизации блока контрол  результата св заны с группой выходов синхронизации блока управлени , информационный выход, индикационные зыходы и вход запуска которого  вл ютс  соответствующими выходами и входом устройства, адресные входы первого и второго блоков пам ти таблицы неисправностей соединены с выходом первого счетчика, установочные входы счетчиков0 of the control unit, the clock input is connected to the overflow output of the second counter, and the group of result inputs, the first group of inputs of the first block of OR elements and the output group of the test result of the device are connected to the output of the return code of the result register, controlling which information is read the inputs of the object parameter register, the evaluation register of the first and second memory blocks of the fault table, the health code evaluation unit, the inputs of counters, the second group of inputs of the first b The OR elements, the first group of inputs of the second block of elements AND, and the group of synchronization inputs of the result control block are associated with the synchronization outputs of the control block, the information output, indication outputs and the start input of which are the corresponding outputs and input of the device; the memory of the fault table is connected to the output of the first counter; the installation inputs of the meters

5 служат соответствующими входами устройства , группы выходов блоков пам ти таблицы неисправностей св заны с третьей и четвертой группами входов первого блока элементов ИЛИ, выход которого подключен к информационному входу регистра оценки и5 serve as the corresponding inputs of the device, the groups of outputs of the memory blocks of the fault table are associated with the third and fourth groups of inputs of the first block of OR elements, the output of which is connected to the information input of the evaluation register and

к первому входу второго блока элементов ИЛИ, второй вход которого  вл етс  информационным входом устройства,а выход соединен с информационным входом регистра параметров объекта, группа выходов которого св зана с п той группой входов первого блока элементов ИЛИ и с первой группой информационных входов блока оценки кода исправности, вход синхронизации которого подключен к выходу второго блока элементов И, а втора  группа информационных входов и втора  группа входов второго блока элементов И соединены с группой выходов регистра оценки.to the first input of the second block of OR elements, the second input of which is the information input of the device, and the output is connected to the information input of the object parameter register, the output group of which is associated with the fifth group of inputs of the first OR element block and the first group of information inputs of the code evaluation unit health, the synchronization input of which is connected to the output of the second block of elements And, and the second group of information inputs and the second group of inputs of the second block of elements And connected to the group of outputs of the register and.

В предлагаемом устройстве сохранены св зи между вторым блоком элементов И, регистром peзyльтafa и блоком индикации и св зи блока управлени  с двум  блоками пам ти таблицы неисправностей, регистрами и вторым блоком элементов И, все остальные св зи между известными и вновь введенными блоками  вл ютс  новыми. К числу новых св зей относ тс  все соединени  с первым блоком элементов ИЛИ, т.е. выходы .первого блока и второго блоков пам ти таблицы неисправностей, выход регистра параметров объекта, выход регистра результата и выход блока управлени  со входами первого блока элементов ИЛИ, а также соединени  выхода первого блока элементов ИЛИ с входом регистра оценки и выхода регистраоценки с входами второго блока элементов И и блока оценки кода исправности, соединени  выхода регистра результата с входом блока контрол  результата и выхода блока контрол  с входами первого блока элементов И и блока управлени , а также выхода блока управлени  с входом блока контрол  результата, выхода второго счетчика с входом блока контрол  результата. Все новые св зи вместе с вновь введенными блоками обеспечивают расширение области применени  устройства путем одновременного контрол  разнородных типовых блоков вычислительной техники. XIn the proposed device, the links between the second AND block, the output register and the display and communication block of the control unit with the two memory blocks of the fault table, the registers and the second block of AND elements are saved, all other links between the known and newly introduced blocks are new . New connections include all connections with the first block of OR elements, i.e. the outputs of the first block and the second memory block of the fault table, the output of the object parameter register, the output of the result register and the output of the control unit with the inputs of the first block of OR elements, as well as the connection of the output of the first block of OR elements with the input of the evaluation register and the output of the register with the inputs of the second block And elements and a health code evaluation unit, connecting the output register of the result with the input of the result control block and the output of the control block with the inputs of the first block of the And elements and the control block, as well as the output block the control result to the input control block, the second counter outputs the result to the input control block. All new connections together with the newly introduced blocks provide the expansion of the device application area by simultaneous control of heterogeneous typical computing units. X

На фиг.1 представлена структурна  схема устройства; на фи,г.2 - структурна  схема устройства с детализацией комбинационных блоков; на фиг.З-то же, блока контрол  результата; на фиг.4 - алгоритм работы предлагаемого устройства; на фиг;5 - граф переходов блока управлени ; на фиг.6 структурна  схема блока управлени  с детализацией узла контрол  правильности переходов; на фиг.7 - схема коммутатора; на фиг.8 - схема узла проверки контрольного кода; на фиг.9 - структурна  схема шифратора , регистра, узла элементов И и счетчика блока управлени ; на фиг.10,11 - первый иFigure 1 shows the structural diagram of the device; in phi, d.2 is a block diagram of the device with details of combinational units; fig.Z-same, the control unit of the result; figure 4 - the algorithm of the proposed device; Fig; 5 is the transition graph of the control unit; Fig. 6 is a block diagram of the control unit with the details of the transition control node; figure 7 - diagram of the switch; FIG. 8 is a diagram of the control code verification node; FIG. Fig. 9 is a block diagram of an encoder, a register, an AND node and a counter of a control unit; figure 10,11 - the first and

второй варианты реализации генератора импульсов; на фиг. 12 - временна  развертка сигналов генератора дл  второго варианта реализации; на фиг. 13 - схема регистраthe second implementation of the pulse generator; in fig. 12 is a time sweep of the generator signals for the second embodiment; in fig. 13 - register scheme

оценки и регистра параметров объекта; на фиг.14 - схема регистра результата.evaluation and register of object parameters; on Fig - scheme of the register result.

На фиг. 1-6 обозначены входы и выходы: Со - установка нулевого состо ни ; Ci запись кода; Са - считывание пр мого кода;.FIG. 1-6 are the inputs and outputs: Co — zero state setting; Ci code entry; Ca - read the direct code ;.

Сз - считывание обратного кода; С4 - прибавление 1 к счетчику; Cs - синхронизаци  первого блока элементов И 11 (1 БлСхИ-11); Сб - ввод единицы через первый блок элементов ИЛИ4(1БлСхЙЛИ-4)на РгО-5;Sz - reading the reverse code; C4 - adding 1 to the counter; Cs - synchronization of the first block of elements And 11 (1 BLSHI-11); Sat - unit input through the first block of elements OR4 (1BlSHILI-4) on РгО-5;

С - синхронизаци  второго блока элементов И 6 (2БлСхИ-6); Снач - сигнал остановки устройства после завершени  работы устройства; Сош - сигнал ошмбки переходов, останавливающий работу устройстйа; «2 устройство исправно; «2-устройство неисправно; а о - режим поиска неисправных блоков и элементов; а о - режим контрол  исправности элементов вычислительной техники; а i - обнаружение неисправности;C - synchronization of the second block of elements And 6 (2BChI-6); Snatch - device stop signal after device shutdown; Sosh - a signal of transition chipper stopping the operation of the device; “2 device is OK; "2 device is defective; а о - search mode for faulty blocks and elements; a o - the mode of control of the health of the elements of computing equipment; and i - fault detection;

а 1 - отсутствие неисправности; аз- конец ввода в устройство таблицы функций неисправностей; «3 - продолжение ввода в устройство таблицы функций неисправностей; Ao,Ai,A2,...A20 - операторы управлени , содержательный смысл и набор микроопераций в которых приведены в табл.3.a 1 - no fault; AZ - the end of the input to the device table of fault functions; “3 - continuation of inputting the fault function table into the device; Ao, Ai, A2, ... A20 - control operators, meaningful meaning and a set of micro-operations in which are given in Table 3.

Дл  лучшего понимани  в дальнейшем микроопераци м управлени  приписаны номера тех блоков элементов, которыми ониFor a better understanding, the numbers of those blocks of elements that they

управл ют. Например, в блоке 15 триггеры 35 и 38 имеют сигналы управлени  Со(35), Со(38), элементы И 34, И 37, сигналы Ciis-l). Ci(37). ,govern. For example, in block 15, the triggers 35 and 38 have control signals Co (35), Co (38), elements And 34, And 37, signals Ciis-1). Ci (37). ,

Устройство поиска неисправных блоковDevice for finding faulty units

и элементов содержит {фиг.1) первый счетчик (Сч) 1, выход которого соединен с адресными входами первого 2 и второго 3 блоков пам ти таблицы неисправностей ПЗУ , группы выходов которых св заны сand the elements contain (Fig. 1) the first counter (MF) 1, the output of which is connected to the address inputs of the first 2 and second 3 memory blocks of the ROM fault table, the output groups of which are associated with

третьей и четвертой группами входов первого блока элементов ИЛИ 4 (1 БлСхИЛИ), выход которого подключен к информационному входу регистра 5 оченки (РгО), группа выходов которого соединена с второй группой информационных входов второго блока элементов И 6 (2БлСхИ) и с второй группой информационных входов блока 7 оценки кода исправности (ВО), выход второго блока элементов И 6 (2БлСхИ)the third and fourth groups of inputs of the first block of the elements OR 4 (1 BLKHILI), the output of which is connected to the information input of the register 5 points (PrGO), the group of outputs of which is connected to the second group of information inputs of the second block of elements AND 6 (2БСХИ) and with the second group of information the inputs of block 7 evaluation code health (VO), the output of the second block of elements And 6 (2BlSHI)

соединен с входом синхронизации блока 7 оценки кода исправности (ВО), выход первого блока элементов ИЛИ 4 (1 ВлСхИЛИ) подключен к первому входу второго блока элементов ИЛИ 8 (2ВлСхИЛИ). второй-входconnected to the synchronization input of block 7 evaluation of the health code (VO), the output of the first block of elements OR 4 (1 VLSIL) is connected to the first input of the second block of elements OR 8 (2 VLCIL). second-entrance

9 которого  вл етс  информационным входом уртроЯСтва, а выход соединен с информациркнымвхрдрм регистра 10 параметРО .В объекта (РгПО), группа выходов которого св зана с п той группой входов первого блока элементов ИЛИ (1БлСхИЛИ) и с первой группой информационных входов блока 7 оценки кода исправности (БО), группа выходов которого подклиэчена к группе входов пер врго блока элементов И 11 (1 Бл0хИ), выход которого св зан с информационным входом регистра 12 результата (РгР), выход пр мого кода которого соединён с блока 13 индикации (БИ) и с группой выхРдов 14 результатов проверки устройства, а выход обратного кода соединён с группой выходов 14 результатов проверки устройства, с первой группой входов первого блока элементов ИЛИ 4 (ТБлСхИЛИ) и с группой входов результата блока 15 контрол  результата (БК), имеющего информационные выходы 16,17,индикационные выходы 1;8,19 и установочные входы 20-1,20-2,  вл ющиес  соответствующими выходами и входами устройства, тактовый вход блока 15 контрол  результата (БК) подключен к выходу переполнени 9 of which is the information input of the urban interface, and the output is connected to the information register of the parameter register 10 in the object (RGPO), the output group of which is associated with the fifth group of inputs of the first block of the OR elements (1BlSHLI) and the first group of information inputs of the code evaluation unit 7 health condition (BO), a group of outputs of which is connected to the group of inputs of the first block of I 11 elements (1 BL0xI), the output of which is connected to the information input of the result register 12 (РгР), the output of the direct code of which is connected to the display unit 13 (BI) and with a group 14 device test results, and the output of the return code is connected to the output group of 14 device test results, with the first group of inputs of the first block of elements OR 4 (TBLILE) and with the group of inputs of the result of the result control unit (BC) 15, which has information outputs 16,17 , indicator outputs 1; 8,19 and setup inputs 20-1,20-2, which are the corresponding outputs and inputs of the device, the clock input of the result control unit 15 (BK) is connected to the overflow output

) второго.счетчика 21 (Сч), имеющего установочный вход 22,  вл ющийс  соответствующим вводом устройства, управл ющий выход блока 16 крнтрол  результата (БК) соединен с входом первого блока элементов И 11 (1БлСхИ), группа контрольных выходов блока 15 контрол  результата (БК) св зана с группой информационных входов блока 23 управлени  (БУ), имеющего вход 24 запуска, индикационные выходы 25,26,.информационный выход 27,  вл ющиес  со ответствующими входом и выходом устройства, с группой выходов синхронизации блока 23 управлени  (БУ) св заны счетные входы счетчиховa) second counter 21 (MF), having a setup input 22, which is the corresponding input of the device, controlling the output of the result control unit 16 (BK) connected to the input of the first block of elements 11 (1BLCA), the group of control outputs of the result control unit 15 ( BC) is associated with a group of information inputs of control unit 23 (CU), having a start input 24, indication outputs 25,26, information output 27, corresponding to the device input and output, with a group of synchronization outputs of control unit 23 (CU) counting inputs connected counters

1и 21, управл ющие считыванием информации входы первого и второго блоков пам ти таблицы неисправностей 2 и 3 (ПЗУ), втора  группа входов первого блока элементов ИЛИ 4(1 БлСхИЛ И), уНравл ющий считыванием информации вход регистра оценки 5 (РгО), перва  группа входов второго блока элементов И б (2БлСхИ), управл ющие считыванием информации входы блока 7 оценки кода исправности (БО), регистра 10 параметров объекта (РгПО), регистра 12 результата (РгР) и группа входов синхронизации блока 15 контрол  результата (БК), при этом первый счетчик 1 (Сч) имеет установочный вход 28-1, информационный выход 28-2 и индикационный выход 29,  вл ющиес  соответствующими входом и выходами устройства.1 and 21, the readout information inputs of the first and second memory blocks of fault tables 2 and 3 (ROM), the second group of inputs of the first block of elements OR 4 (1 BLXIL AND), which unload the information of the evaluation register 5 (RGO), read the information, first the group of inputs of the second block of elements Ib (2BlSHI), which control the reading of information, the inputs of block 7 for evaluating the health code (BO), register 10 object parameters (RGPO), register 12 for the result (РгР) and group of synchronization inputs for block 15 of the control unit (BC) , while the first counter 1 (MF) has a set General input 28-1, information output 28-2 and indicator output 29, which are the corresponding input and output of the device.

Блоки 4,6,8,11 устройства и элементаBlocks 4,6,8,11 device and element

блока 7 оценки кода исправности, блока 15unit 7 evaluation code health, unit 15

|. контрол  результата, блока 23 управлени |. result control, control unit 23

типовые и реализуютс  серийными БИС изtypical and implemented serial LSI of

типовых интегральных комплектов (например , логики К155). В частности все регистры 5,10,12 имеют типовую структуру на статических триггерах, , позвол ют осуществить прием пр мого кода (при подачеtypical integral sets (for example, K155 logic). In particular, all registers 5, 10, 12 have a typical structure on static triggers,, allow reception of a direct code (when applying

0 сигнала С1),хранениеи выдачу пр мого.(сигнал Са) или обратного (сигнал Сз) кода, при этом установка исходного (нулевого) состо ни  производитс  сигналом Со.0 of the signal C1), the storage and delivery of the forward one (Ca signal) or the reverse (C3 signal) code, while the initial (zero) state is set by the Co signal.

Считывание сигнала с единичного (С2Read signal from a single (C2

5 и нулевого (Сз) выходов триггеров регистра 5,10 производитс  через схемы ИЛИ (фиг.1,13), ас единичного и нулевого выходов триггеров регистра 12 производитс  раздельно (фиг, 1,14).5 and the zero (C3) outputs of the register triggers 5.10 are produced through the OR circuit (Fig. 1.13), and the single and zero outputs of the register 12 triggers are produced separately (Fig. 1.14).

0 Счетчики 1,21 - обычные счетчики последовательного суммировани  единиц, имеющие, кроме того, установочные входы 22,28 - 1, позвол ющие занести параллельно начальный код. Этот тип счетчиков име5 етс  в серийных типовых наборах логики.0 Counters 1.21 are conventional counters of sequential summation of units, having, in addition, installation inputs 22.28 - 1, which allow entering the initial code in parallel. This type of meter is available in serial type logic sets.

Блок оценки кода исправности представл ет собой (фиг.2) п элементов ИЛИ-НЕThe health code evaluation unit is (FIG. 2) n of the elements OR NOT

30.1,одни входы которых соединены с управл ющим выходом С7(30) БУ23, а другие30.1, some inputs of which are connected to control output C7 (30) BU23, and others

0 соединены с соответствующими выходами регистра оценки 5, выход которых соединен с первым входом элементов И 30.2, выход котррых соединен с вторым входом соответствующего (каждому элементу0 is connected to the corresponding outputs of the evaluation register 5, the output of which is connected to the first input of elements And 30.2, the output of which is connected to the second input of the corresponding (each element

5 ИЛИ-НЕ 30.1, И 30.2) элемента ИЛИ-НЕ 30.3, выход которого, соединен с входом соответствующего элемента И первого блока элементов И 11, причем дл  любого 1-го элемента И 30.2 первый вход соединен5 OR-NOT 30.1, and 30.2) an element OR-NOT 30.3, the output of which is connected to the input of the corresponding element AND of the first block of elements AND 11, and for any 1st element AND 30.2 the first input is connected

0 с 1-м выходом регистра оценки 5 через i-ю схему ИЛИ-НЕ 30.1, а все другие выхо,цы Рг05(дл У 1,2n/i j), кроме i-ro, подаютс  на (п-1) других входов i-ro элемента И0 with the 1st output of the evaluation register 5 through the i-th scheme OR-NOT 30.1, and all the other outputs, Pr05 (for I 1,2n / ij), except i-ro, are given to (n-1) other inputs element i-ro

30.2,соответствую щие 1-е выходы второго 5 блока элементов И 6 и регистра 10 параметров объекта  вл ютс  третьими первым входами элементов ИЛИ-НЕ 30.3 блока оценки 7 (фиг.2). ,- .30.2, the corresponding 1st outputs of the second 5 block of elements AND 6 and the register 10 of the object parameters are the third first inputs of the elements OR NOT 30.3 of the evaluation block 7 (Fig. 2). , -.

Блок 13 индикации реализуетс  в виде 0 п светодиодов, каждый из которых соединен с потенциальным единичным выходом регистра 12 результата. Индикаторы 18,19,25,26 также выполн ютс  в виде светодиодов по одному на каждый выход соответствующего 5 блока. Индикатор первого счетчика 29 со-. стоит из m светодиодов, где m - число разр дов счетчика.The display unit 13 is implemented in the form of 0 n LEDs, each of which is connected to a potential single output of the result register 12. The indicators 18,19,25,26 are also implemented as LEDs, one for each output of the corresponding 5 unit. The indicator of the first counter is 29 co. It consists of m LEDs, where m is the number of counter bits.

Блоки пам ти таблицы неисправностей - посто нные запоминающие устройства (ПЗУ 2,3) - типовые БИС ПЗУ сFault table memory blocks - permanent storage devices (ROM 2.3) - typical BIS ROMs with

электрическим или yльтpaфиoлeтoвы 4 стиранием или ферритовые ПЗУ дл  специальных управл ющих систем автоматики с повышенными требовани ми к механикоклиматическим режимам работы, а также любые типы ПЗУ в зависимости от типа систем управлени  дл  микропроцессорной системы , подлежащей поиску неисправностей. Если устройство поиска неисправных блоков и элементов используетс  только в конкретной микропроцессорной системе (следовательно, необходима запись одной единственной конкретной таблицы неисправностей ), то целесообразно использовать ПЗУ с пережигаемыми перемычками, так как они обладают повышенным быстро действием по сравнению с другими тйпй-г ми БИС ПЗУ. Дл  каждого ПЗУ блок управлени  выдает две команды (Ci,C2). Причем в первое ПЗУ (2) и второе ПЗУ (3) записываетс  одна и та же таблица неисправностей , но запись производитс  таким образом, чтобы обеспечивалось считывание таблицы по столбцам из первого ПЗУ 2 и по строкам второго ПЗУ 3. Код адреса дл  обоих ПЗУ беретс  один и тот же с суммирующего счетчика 1. Дл  расширени  области применени  предлагаемого устройства вместо ПЗУ может включатьс  также программируема  логическа  матрица, дешифратор , регистр, счетчик и другие блоки вычислительной техники.4 erasing or ferrite ROMs for special control automation systems with increased requirements for mechanic-climatic modes of operation, as well as any types of ROMs depending on the type of control systems for a microprocessor system that is subject to troubleshooting. If the device for searching faulty blocks and elements is used only in a specific microprocessor system (therefore, it is necessary to write only one specific fault table), then it is advisable to use ROM with jumpable jumpers, since they have an increased fast action compared to other type BIS ROMs . For each ROM, the control unit issues two commands (Ci, C2). And in the first ROM (2) and the second ROM (3) the same fault table is written, but the record is written in such a way that the table is read in columns from the first ROM 2 and in rows of the second ROM 3. The address code for both ROMs is taken the same from the summing counter 1. In order to expand the field of application of the proposed device, instead of a ROM, a programmable logic matrix, a decoder, a register, a counter and other blocks of computing technology may also be included.

БЛОК 15 контрол  результата (фиг.З) включает в себ  первый триггер Т 31, единичный вход которого подключен к тактовому входу О Jmax) блока, второй триггер Т 32, нулевой и единичный входы которого соединены соответственно с первым 20-1 и вторым 20-2 установочными входами блока, п входовый первый элемент ИЛИ 33, входы которого подключены к группе входов результата блока, а выход св зан с вторым входом первого элемента И 34, выход И 34 подключен к единичному входу третьего триггера Т 35, пр мой выход Т 35 соединен с первым входом второго элемента И 36 и индикационным выходом 18 блока, выход И 36 св зан с информационным выходрм 16 блока, одновременно выход первого элемента ИЛИ 33 образует вторую последовательную цепь, при этом выход ИЛИ 33 св зан с вторым входом третьего элемента И 37, выход которого подключен к единичному входу четвертого триггера Т 38, пр мой выход которого соединен с первым входом четвертого элемента И 39 и индикационным выходом 19 блока, выход И 39 св зан с информационным выходом 17 блока, пр мые выходы третьего Т 35 и четвертого Т 38 триггеров соединены такжеThe result control unit 15 (FIG. 3) includes the first trigger T 31, the single input of which is connected to the clock input O Jmax) of the block, the second trigger T 32, the zero and single inputs of which are connected to the first 20-1 and second 20, respectively 2 installation inputs of the block, an input first element OR 33, whose inputs are connected to a group of inputs of the result of the block, and an output connected to the second input of the first element 34, output 34 and connected to the single input of the third flip-flop T 35, direct output T 35 connected to the first input of the second element And 36 and the indication block output 18, output AND 36 is connected to information output 16 of the block, simultaneously the output of the first element OR 33 forms a second serial circuit, and the output OR 33 is connected to the second input of the third element AND 37, the output of which is connected to the single input of the fourth trigger The T 38, the direct output of which is connected to the first input of the fourth element I 39 and the indicator output 19 of the block, the output 39 and connected to the information output 17 of the block, the direct outputs of the third T 35 and fourth T 38 of the flip-flops are also connected

соответственно с вторым и третьим входами второго элемента ИЛИ 40, выход которого подключен к управл ющему выходу блока, пр мые и инверсные выходы всех триггеров (первого Т 31, второго Т 32,третьего Т 35 и четвертого Т 38) составл ют группу контрольных выходов блока, при этом сигналы инверсных выходов триггеров 35, Т 38 образуют сигналы oi, Ой, пр мых выходов триггеров Т 35,38 - сигналы «i, , сигналы пр мого и инверсного выходов триггера Т 32 образуют сигналы оь, с, сигналы пр мого и инверсного выходов триггера Т 31 образуют сигналы оз, CQ, первыеrespectively, with the second and third inputs of the second element OR 40, the output of which is connected to the control output of the block, the forward and inverse outputs of all the triggers (first T 31, second T 32, third T 35 and fourth T 38) form a group of control outputs of the block , while the signals of the inverse outputs of the flip-flops 35, T 38 form the signals oi, Oi, the direct outputs of the flip-flops T 35.38 - the signals “i,, the signals of the direct and inverse outputs of the flip-flop T 32 form the signals o, c, the signals of the direct and inverse outputs of the trigger T 31 form the signals oz, CQ, the first

5 входы всех элементов И (первого И 34,5 inputs of all elements And (first And 34,

второго И 36, третьего И 37, четвертого Иsecond and 36, third and 37, fourth and

39), первый вход второго элемента ИЛИ 40,39), the first input of the second element OR 40,

нулевые входы первого Т 31, третьего Т 35 иzero inputs of the first T 31, third T 35 and

четвертого Т 38 триггеров подсоединены кFourth T 38 flip-flops are connected to

0 группе входов синхронизации блока.0 group of block sync inputs.

Группа контрольных выходов блока 15 св зана струппой инфо мационных входов «о, 5), Оз, «3, «1, «2. «i, 02 блока управлени  23 (БУ23), группа входов син5 хронизации блока 15 св зана с группой выходов синхронизации блока 23 управлени : Co,Ci,C2,C3 (PrPi2),C7 (Б07, 2БлСхИ6), . Со,С1,С2,Сз(РгП010),Со,С1,С2,Сз(Рг05),С1,С2 (1ПЗУ2),С1,С2 (2ПЗУЗ), Со,С2,С4 (Сч1),Со,йThe group of control outputs of block 15 is connected by a group of information inputs “o, 5), oz,“ 3, ”1,“ 2. "I, 02 of control unit 23 (БУ23), the group of sync inputs of synchronization of block 15 is associated with the group of synchronization outputs of control block 23: Co, Ci, C2, C3 (PrPi2), C7 (Б07, 2БлСхИ6),. Co, C1, C2, Cz (PrgP010), Co, C1, C2, Cz (Prg05), C1, C2 (1PZU2), C1, C2 (2PZUZ), Co, C2, C4 (Сч1), С, й

0 (Сч21),С5(БК15),Со, Ci,C2(BK15).0 (Sch21), C5 (BK15), Co, Ci, C2 (BK15).

Тактовый вход блока 15 подсоединен к выходу переполнени  (j jmax) второго счетчика 21 (Сч21), а управл ющий выход блока (выход второго элемента ИЛИ 40 С5(40) св зан с входом первого блока элементов И (1БлСхИ11).The clock input of the unit 15 is connected to the overflow output (j jmax) of the second counter 21 (Sch21), and the control output of the block (the output of the second element OR 40 C5 (40) is connected with the input of the first block of elements And (1BLC11).

Блок 23 управлени  (БУ23) (фиг.6) включает шифратор 41 (Ш 41), к выходу которо- го подключен информационный входThe control unit 23 (BU23) (FIG. 6) includes an encoder 41 (W 41), to the output of which the information input is connected

0 регистра 42 (Рг42), выходы регистра 42 св заны с группой входов узла элементов И 43 (БлСхИ43), выход которого соединен с входом обнулени  счетчика 44 (Сч44), выход счетчика 44 соединен с информационным0 register 42 (Prg42), the outputs of register 42 are associated with the group of inputs of the node node And 43 (BLHI43), the output of which is connected to the zero input of the counter 44 (Sch 44), the output of the counter 44 is connected to the information

5 входом дешифратора 45 (ДШ45), с выходом дешифратора 45 св зана втора  группа входов узла проверки контрольного хода 46 (К Сх46) перва  группа входов которого св зана с группой5 the input of the decoder 45 (LH45), with the output of the decoder 45 is connected the second group of inputs of the control course check node 46 (Cx46) the first group of inputs of which is associated with the group

0 информационных входов, помеченных символами Оо, , оз, ей, «1, az, «1, Q2 блока 23 управлени , подключенных к группе контрольных выходов блока 15 контрол  результата.0 information inputs marked with symbols Oo,, oz, her, "1, az," 1, Q2 of the control unit 23 connected to the group of control outputs of the result control unit 15.

ВЫ.ХОДЫ узла проверки контрольного кода 46 соединены с группой информационных входов коммутатора 47 (КМр47), выходы которого образуют группу выходов синхронизации блока 23 управлени  и св заны с вторым управл ющим входом узла 48 контрол  правильности переходов (БКП48), соединенным с одним входом элемента ИЛИ 106, и с входим управлени  выдачей результата узла 48 контрол  правильности переходов, соединенным с одним входом элемента И 105, индикационные выходы 25,26 и информационный выход 27 узла 48 контрол  правильности переходов  вл ютс  соответствующими выходами блока 23 управлени , перва  и втора  группы информационных входов узла 48 контрол  правильности переходов, соединенных с одним и другими входами схем 93-95 эквивалентности , св заны с выходами счетчика 44 и регистра 42,The OUTPUTS of the control code verification unit 46 is connected to a group of information inputs of the switch 47 (KMr47), whose outputs form a group of synchronization outputs of the control unit 23 and are connected to the second control input of the transition correctness control node 48 (BKP48) connected to one element input OR 106, and with the input governing the output of the node 48 of the control of the correctness of the transitions connected to one input of the element 105, the indication outputs 25,26 and the information output 27 of the node 48 of the control of the correctness of the transitions are corresponding outputs of the control unit 23, the first and second groups of information inputs of the control unit 48 transitions correctly connected to one and the other inputs 93-95 equivalence circuits, coupled to the outputs of counter 44 and the register 42,

Одна группа выходов узла 46 проверки контрольного кода, помеченна  символом FI, соединена с входом шифратора 41, друга  группа выходов узла 46 проверки контрольного кода, помеченна  символом F2, соединена с четвертой группой информационных входов узла 48 контрол  правильности переходов, св занных с входами элемента ИЛИ 108, выходы соответствующих разр дов дешифратора 45, помеченных символами тэо, таю, TaiSt соединены с третьей группой информационных входов узла 48 контрол  правильности переходов, св занных с входами элемента ИЛИ 107, выход узла 46 проверки контрольного кода , помеченный символом Сч, соединен с вторым входом первого элемента ИЛИ 49, выход которого св зан с нулевым входом первого триггера Т 50, инверсный и пр мой выходы которого подключены к первым входам первого элемента И 51 и второго элемента И 52, а единичный вход соединен с выходом узла 46 проверки контрольного кода, помеченный символом РП, выходы элементов И 51, И 52 соединены соответственно со счетным входом счетчика 44 и входом узла элементов И 43, подачу тактовых импульсов дл  работы блока 2 управлени  осуществл ет генератор 53 импульсов (ГИ53),. три выхода которого соединены с вторыми входами третьего элемента И 54, четвертого элемента И 55 и п того элемента И 56, выход третьего элемента И 54, помеченный символом Г2, соединен с вторыми входами первого и второго элементов И 51,И 52 и с третьим входом синхронизации узла 48 контрол  правильности переходов, св занным с нулевым входом триггера Т102, выход четвертого элемента И 55, помеченныйсимволом п, соединен с вторым входом синхронизации узла 48 контрол  правильности переходов, св занным с одним входом элемента И 103,-выход п того элемента И 56, помеченный символом Г, соединен с первым входом синхронизации узла 48 контрол  правильности переходов , св занным, с одними входами элементов И 97, И 98, И-НЕ 109 и с управл ющим входом дешифратора 45, первый вход второго элемента ИЛИ 57 соединен с инверсным выходом третьего триггера Т 63, нулевой вход которого соединен с входом 24 запуска, второй вход второго элемента ИЛИ 57 соединен с выходом ошибки узла 48 контрол  правильности переходов, помеченным символом Сош и св занным с выходом элемента И 103, третий вход второго элемента ИЛИ 57 св зан с выходом разр да дешифратора 45, помеченным символом гЭб. одновременно инверсный выход третьего триггера Т 63 соединен с первым входом первого элемента ИЛИ 49, с управл ющим входом шифратора 41, помеченным символом Со(42), с входом узла элементов И 43, помеченных символом Со(44), с первым управл ющим входом коммутатора 47, помеченным символом АО, с первым управл ющим входом узла 48 контрол  правильности переходов, св зан-. ным с входом элемента ИЛИ 106, с одним выходом синхронизации группы выходов синхронизации блока 23 управлени , помеченным символом Со и входом элемента НЕOne group of outputs of the control code verification node 46, labeled FI, is connected to the input of the encoder 41, another output group of the control code verification node 46, labeled F2, is connected to the fourth group of information inputs of the transition control node 48 associated with the inputs of the OR element 108, the outputs of the corresponding bits of the decoder 45, labeled with symbols Teo, Tai, TaiSt connected to the third group of information inputs of the node 48 control the correctness of the transitions associated with the inputs of the element OR 107, the output of the node 46 The checks of the control code marked with the MF symbol is connected to the second input of the first element OR 49, the output of which is connected to the zero input of the first trigger T 50, the inverse and direct outputs of which are connected to the first inputs of the first element And 51 and the second element And 52, and a single input is connected to the output of the control code check section 46, marked with the RP symbol, the outputs of the elements 51 and 52 are connected respectively to the counting input of the counter 44 and the input of the node elements And 43, the clock pulses for the operation of the control unit 2 ator 53 pulses (GI53) ,. three outputs of which are connected to the second inputs of the third element And 54, the fourth element And 55 and the fifth element And 56, the output of the third element And 54, marked with the symbol G2, is connected to the second inputs of the first and second elements And 51, And 52 and to the third input synchronization of node 48 to control the correctness of transitions associated with the zero input of trigger T102, the output of the fourth element AND 55, marked with the symbol n, is connected to the second synchronization input of node 48 to control the correctness of transitions associated with one input of element 103, the output of the fifth element And 56, p marked with the symbol G, is connected to the first synchronization input of the node 48 of the control of transition correctness associated with one input of elements AND 97, AND 98, AND IS NOT 109 and with the control input of the decoder 45, the first input of the second element OR 57 is connected to the inverse output the third trigger T 63, the zero input of which is connected to the start input 24, the second input of the second element OR 57 is connected to the error output of the transition control node 48, marked with the Sosh symbol and connected to the output of the And 103 element, the third input of the second element OR 57 is connected from the exit discharge decoder 45 marked with the BBB. at the same time, the inverse output of the third flip-flop T 63 is connected to the first input of the first element OR 49, with the control input of the encoder 41, marked with the symbol Co (42), with the input of the node of the elements And 43 marked with the symbol Co (44), with the first control input of the switch 47, marked with the symbol AO, with the first control input of the node 48 for controlling the correctness of transitions, is associated with. with the input of the element OR 106, with one synchronization output of the synchronization output group of the control unit 23, marked with the symbol Co and the input of the element

58первого элемента задержки, вход щего в два последовательно соединенных элемента задержки, включающих элементы НЕ 58, НЕ 59, НЕ60,4НЕ 61, выход элемента НЕ58 of the first delay element included in two series-connected delay elements, including HE 58, NOT 59, HE 60.4NE 61, the output of the HE element

59первого элемента задержки соединен с вторым управл ющим входом коммутатора 47, помеченным символом Aig, выход элемента НЕ 61 второго элемента задержки св зан с единичным входом третьего триггера Т 63, пр мой выход которого подключен к единичному входу второго триггера Т 62, к нулевому входу которого подсоединен выход второго элемента ИЛИ 57, пр мой выход второго триггера Т 62 подсоединен к первым входам третьего элемента И 54, четвертого элемента И 55 и п того элемента И 56.59 of the first delay element is connected to the second control input of the switch 47, labeled Aig, the output of the NOT element 61 of the second delay element is connected to the single input of the third flip-flop T 63, the direct output of which is connected to the single input of the second flip-flop T 62, to the zero input of which the output of the second element OR 57 is connected, the direct output of the second flip-flop T 62 is connected to the first inputs of the third element And 54, the fourth element And 55 and the fifth element And 56.

Выходы узла 46 проверки контроль ногоThe outputs of the node 46 check control

кода Ai,A2Ais.Aao, выход Ао.от входа 24,Ai code, A2Ais.Aao, Ao output. From input 24,

запуска, инверсного выхода третьего триггера Т 63, выход А 19 от выхода элемента НЕ 59 первого элемента задержки соединен с входами коммутатора 47 (фиг.6).start, the inverse output of the third trigger T 63, the output A 19 from the output of the element NO 59 of the first delay element is connected to the inputs of the switch 47 (FIG. 6).

Коммутатор 47 (фиг.7) производит распределение микроопераций по элементам и блокам устройства поиска, выполн ющих заданный оператор управлени  Ao.Ai, А2,Аз,...,А19,А20 (см.табл.З) и сострит из 32The switch 47 (Fig. 7) makes the distribution of micro-operations among the elements and blocks of the search device that execute the given control operator Ao.Ai, A2, Az, ..., A19, A20 (see table 3) and ecstrate out of 32

элементов ИЛИ 47.1, ИЛИ 47. ИЛИof elements OR 47.1, OR 47. OR

47.32.47.32.

С выходом АО соединены входы элементов ИЛИ 47.1-47.8, при этом выход ИЛИ 47.1 образует сигйал Со(1), выход ИЛИ 47.2 - сигнал Со(15), выход ИЛИ 47.3 сигнал Со(5), выход ИЛИ 47.4 - сигнал Со(10), выход 47.5 - сигнал Со(12), выход ИЛИ 47.6 - сигнал Со(35), выход 47.7 - сигнал ео(38), выход 47.8 - сигнал Со(104).The inputs of the elements OR 47.1–47.8 are connected to the output of the AO, while the OR output 47.1 forms the signal Co (1), the output OR 47.2 is the signal Co (15), the output OR 47.3 is the signal Co (5), the output OR 47.4 is the signal Co (10 ), output 47.5 - Co signal (12), output OR 47.6 - Co signal (35), output 47.7 - ео signal (38), output 47.8 - Co signal (104).

С выходом AI соединены входы элементов ИЛИ 47.11. ИЛИ 47.17, ИЛИ 47.18, ИЛИ 47.30, выход ИЛИ 47.11 образует сигнал Ci(12), выход ИЛИ 47.17 - сигнал С2(5), выход элемента ИЛИ 47,18 - сигнал С2(10), выход ИЛИ 47.30 - сигнал С5(40).With the output AI, the inputs of the elements OR 47.11 are connected. OR 47.17, OR 47.18, OR 47.30, output OR 47.11 forms the signal Ci (12), output OR 47.17 - signal C2 (5), element output OR 47.18 - signal C2 (10), output OR 47.30 - signal C5 (40 ).

С выходом А2 соединены входы элементов ИЛИ 47.9, ИЛИ 47.14, ИЛИ 47.29, выход ИЛИ 47.9 образует сигнал Ci(5), выход ИЛИ 47.14 - сигнал Ci(34). выход ИЛИ 47.29 сигнал Сз(12).With the output A2, the inputs of the elements OR 47.9, OR 47.14, OR 47.29 are connected, the output OR 47.9 forms the signal Ci (5), the output OR 47.14 - the signal Ci (34). output OR 47.29 signal Sz (12).

С выходом АЗ соединен вход элемента ИЛИ 47.5, выход ИЛИ 47.5 образует сигнал Со{12).The input of the element OR 47.5 is connected with the output AZ, the output OR 47.5 forms the signal Co {12).

С выходом А4-соединены входы элементов ИЛИ 47.11. ИЛИ 47.17, ИЛИ 47.18, ИЛИ 47.27, ИЛИ 47.32, выход ИЛИ 47.11 образует сигнал Ci(12), выход ИЛИ 47.17 сигнал G2(5), выход ИЛИ 47.18 - сигнал С2(10), выход ИЛ И 47.27 -сигнал Сз(5), выход ИЛИ 47.32 - сигнал СтСб), ).With the output of the A4-connected inputs of the elements OR 47.11. OR 47.17, OR 47.18, OR 47.27, OR 47.32, output OR 47.11 forms signal Ci (12), output OR 47.17 signal G2 (5), output OR 47.18 - signal C2 (10), output IL AND 47.27 - Signal Сз (5 ), OR output 47.32 - StSb signal),).

С выходом AS соединены входы элементов ИЛИ 47.10, ИЛИ 47.15, ИЛИ 47.29. выход ИЛИ 47.10 образует сигнал Ci(10), выход ИЛИ 47.15 - сигнал Ci(37). выход ИЛИ 47.29 сигнал Сз(12).The inputs of the elements OR 47.10, OR 47.15, OR 47.29 are connected to the output AS. output OR 47.10 forms the signal Ci (10), output OR 47.15 - signal Ci (37). output OR 47.29 signal Sz (12).

С выходом Аб соединены входы элементов ИЛИ 47.3, ИЛИ 47.5, ИЛИ 47.6, ИЛИ 47.7, ИЛИ 47.12, ИЛИ 47.13, ИЛИ 47.16, выход или 47.3 образует сигнал Со(5), ИЛИ 47.5 - сигнал Go(12), ИЛИ 47.6 - сигнал Со(35), ИЛИ 47.7 - сигнал Со(38), ИЛИ 47.12 сигнал Ci(2), ИЛИ 47.13 - сигнал Ci(3), ИЛ И 47.16-сигнал С2(1).With the output Ab, the inputs of the elements OR 47.3, OR 47.5, OR 47.6, OR 47.7, OR 47.12, OR 47.13, OR 47.16, output or 47.3 form the signal Co (5), OR 47.5 - the signal Go (12), OR 47.6 - the signal Co (35), OR 47.7 - Co (38) signal, OR 47.12 Ci (2) signal, OR 47.13 - Ci (3) signal, IL AND 47.16-C2 signal (1).

С выходом Ау соединены входы элементов ИЛИ 47.9, ИЛИ 47.18, ИЛИ 47;20, выход или 47.9 образует сигнал Gi(5), выход ИЛИ 47.18 - сигнал С2(10). выход ИЛ И 47.20-сигнал С2(2).With the output Ay, the inputs of the elements OR 47.9, OR 47.18, OR 47; 20 are connected, the output or 47.9 forms the signal Gi (5), the output OR 47.18 - the signal C2 (10). output IL AND 47.20-signal C2 (2).

С выходом AS соединены входы элементов ИЛИ 47.3, ИЛИ 47.14, ИЛИ 47.29: выход ИЛИ 47.3 образует сигнал Go), выход ИЛИ 47.14 - сигнал Ci(34), выход 47.29 - сигнал G3(12).The inputs of the elements OR 47.3, OR 47.14, OR 47.29 are connected to the output AS: output OR 47.3 forms the signal Go), output OR 47.14 - signal Ci (34), output 47.29 - signal G3 (12).

G выходом Ад соединены входы элементов ИЛИ 47.9, ИЛИ 47.29, выход ИЛИ 47.9 образует сигнал Gi(5),выход ИЛИ 47.29 сигнал G3(12).G output Ad is connected to the inputs of the elements OR 47.9, OR 47.29, the output OR 47.9 forms the signal Gi (5), the output OR 47.29 signal G3 (12).

G выходом АЮ соединены входы элементов ИЛИ 47.5, ИЛИ 47.9, ИЛИ 47.21, выход или 47.5 образует сигнал Go(12), выход ИЛИ 47.9 - сигнал Gi(5), выход 47.21 сигнал G2(3).The AYU output connects the inputs of the elements OR 47.5, OR 47.9, OR 47.21, the output or 47.5 forms the signal Go (12), the output OR 47.9 - the signal Gi (5), the output 47.21 the signal G2 (3).

G выходом All соединены входы элементов ИЛИ 47.8. ИЛИ 47.11. ИЛИ 47.18,G output All connects the inputs of the elements OR 47.8. OR 47.11. OR 47.18,

ИЛИ 47.27, ИЛИ 47.32, выход ИЛИ 47.8 образует сигнал Go(104), ИЛИ 47.11 - сигнал Gi(12). ИЛИ 47.27 - сигнал G3(5), ИЛИ 47.32 сигнал G7(6), GY(30), ИЛИ 47.18 - сигнал G2(10).OR 47.27, OR 47.32, output OR 47.8 forms the signal Go (104), OR 47.11 - the signal Gi (12). OR 47.27 - signal G3 (5), OR 47.32 signal G7 (6), GY (30), OR 47.18 - signal G2 (10).

0 G выходом Ai2 соединены входы элементов ИЛИ 47.16, ИЛИ 47.19, ИЛИ 47.22. ИЛИ 47.23, ИЛИ 47.24, выход ИЛИ 47.16 образует сигнал G2(1), ИЛИ 47.19 -сигнал G2(12), ИЛИ-47.22 - сигнал G2(36), ИЛИ 47.23 - сиг5 нал G2(39), ИЛИ 47.24- сигнал G2(105).0 G output Ai2 connected inputs of the elements OR 47.16, OR 47.19, or 47.22. OR 47.23, OR 47.24, output OR 47.16 forms the signal G2 (1), OR 47.19-signal G2 (12), OR-47.22 - signal G2 (36), OR 47.23 - signal G2 (39), OR 47.24- signal G2 (105).

G выходом Ai3 соединены входы элементов ИЛИ 47.4, ИЛИ 47.12, ИЛИ 47.13, ИЛИ 47.16, выход ИЛИ 47.4 образует сигнал Go(10), выход ИЛИ 47.12 - сигнал Gi(2), выход 47.13 - сигнал Gi(3), выход ИЛ И 47.16 сигна л G2(1).G output Ai3 connects the inputs of the elements OR 47.4, OR 47.12, OR 47.13, OR 47.16, output OR 47.4 forms the signal Go (10), output OR 47.12 - signal Gi (2), output 47.13 - signal Gi (3), output IL AND 47.16 signal l G2 (1).

G выходом Ai4 соединены входы элементов ИЛИ 47.10, ИЛИ 47.21, выход ИЛИ 47.10 образует сигнал Gi(10), выход ИЛИG output Ai4 connects the inputs of the elements OR 47.10, OR 47.21, the output OR 47.10 forms the signal Gi (10), the output OR

5 47.21-сигнал G2(3).5 47.21-signal G2 (3).

G выходом Ai5 соединены входы элементов ИЛИ 47.11, ИЛИ 47.17. ИЛИ 47.18, ИЛИ 47.30, ИЛИ 47.32, выход ИЛИ 47.11 образует сигнал Gi(12), выход ИЛИ 47.17 0 сигнал G2(5), выход ИЛИ 47.18 - сигнал G2(10), выход ИЛИ 47.30 - сигнал G5(40), выход ИЛИ 47.32 - сигнал G7(6), G7(30).G output Ai5 connected inputs of the elements OR 47.11, OR 47.17. OR 47.18, OR 47.30, OR 47.32, output OR 47.11 forms the signal Gi (12), output OR 47.17 0 signal G2 (5), output OR 47.18 - signal G2 (10), output OR 47.30 - signal G5 (40), output OR 47.32 - signal G7 (6), G7 (30).

G выходом Ai6 соединены входы элементов ИЛИ 47.11, ИЛИ 47.27, ИЛИ 47.28,G output Ai6 connected inputs of the elements OR 47.11, OR 47.27, OR 47.28,

5 ИЛИ 47.30, ИЛИ 47.32, выход ИЛИ 47.11 образует сигнал Gi(12); выход ИЛИ 47.127 сигнал G3{5), ИЛИ 47.28-сигнал G3(10). ИЛИ 47.30 - сигнал G5(40), ИЛИ 47.32 - сигнал G7{6), G7(30).5 OR 47.30, OR 47.32, output OR 47.11 forms the signal Gi (12); output OR 47.127 signal G3 {5), OR 47.28 signal G3 (10). OR 47.30 - signal G5 (40), OR 47.32 - signal G7 {6), G7 (30).

0 G выходом Ai7 соединены входы элементов ИЛИ 47.5, ИЛИ 47.6, ИЛИ 47.7, ИЛИ 47.8, выход ИЛИ 47.5 образует сигнал Go(12), ВЫХОД 47.6 - сигнал Go(35). выход ИЛИ 47.7 - сигнал Go(38), выход ИЛИ 47.8 5 сигнал Go(104).0 G output Ai7 connected inputs of the elements OR 47.5, OR 47.6, OR 47.7, OR 47.8, output OR 47.5 forms the signal Go (12), OUTPUT 47.6 - signal Go (35). output OR 47.7 - Go signal (38), output OR 47.8 5 Go signal (104).

G выходом Ai8 соединены входы элементов ИЛИ 47.25. ИЛИ 47.26, выход ИЛИG output Ai8 connected inputs of the elements OR 47.25. OR 47.26, exit OR

47.25образует сигнал G41), выход ИЛИ47.25 forms the signal G41), output OR

47.26- сигнал G4(15).47.26- signal G4 (15).

0 G выходом Aig соединены входы элементов ИЛИ 47.9, ИЛИ 47.31, выход ИЛИ 47.9 образует сигнал Gi(5), выход И Л И 47.31 - сигнал G6(4).0 G output Aig connected inputs of the elements OR 47.9, OR 47.31, OR 47.9 output forms the signal Gi (5), the output of the AND L AND 47.31 - signal G6 (4).

G выходом А20 соединены входы элементов ИЛИ 47.15, ИЛИ 47.29. выход ИЛИ 47.15 образует сигнал Gi(37). выход ИЛИ 47.29-сигнал рз(12).G output A20 connected inputs of the elements OR 47.15, OR 47.29. output OR 47.15 forms the signal Gi (37). output OR 47.29 signal rz (12).

Узел проверки контрольного кода 46 (фиг.8) реализует булевы функции табл. 1 блока управлени  БУ23 и состоит из двухNode check control code 46 (Fig.8) implements the Boolean functions of the table. 1 control unit BU23 and consists of two

элементов И 64, И 65, первые входы которых соединены с выходом дешифратора 45, помеченным символом гав, второй вход И 64 соединен с выходом «2, а второй вход И 65 с выходом иг, выход И 64 образует сигнал Аб и соединен одновременно с первым входом элемента ИЛИ 66, второй вход которого соединен с rais, а выход образует сигнал 17(Аб) и соединен с входом последовательности элементов ИЛИ 67, НЕ 68, пр1И этом выход ИЛИ 67 формирует сигнал РП, а выход НЕ 68 сигнал Сц, выход Tai3 соединен с первыми входами элементов И.69, И 70, И 71, И 72, причем выход элемента И 72 соединен с первым входом элемента ИЛИ 73, к трем другим входам которого подсоединены выходы И 65, Tai4i И 70; вторые входы И 69, И 71 соединены с Ой, а третьи с %, четвертый вход И 69 соединен с аз, а И 71 саз, таю соединен с первым входом И 74; оъ с вторым входом И 74,а (% с вторым входом И 77, первые входы элементов И 76, И 77, И 79соединены с таю, вторые входы И 76 и И 79 соединены с Оо, а третьи входы И 76, И 77 с at, a«i с третьими входами И 74, И 79, с четвертым входом И 74 соединен оз, а од с четвертым входом И 79, выходы И 76, И 77 образуют сигналы A9i Ai5, а через схему ИЛИ-НЕ 78 образуют сигнал fii, и выход ИЛИ-НЕ 78 подсоединен к четвертому входу ИЛИ 67, второй и третий вход И 70 соединены с входами (% и (%, а второй вход И 72 с «о. выходы И 65, И 70. И 72 и гам объедин ютс  через элемент ИЛИ 73, выход которого соедин етс  с вторым входом ИЛИ 67, одновременно выход ИЛИ 73 образует сигнал f6(Al2).And 64, And 65 elements, the first inputs of which are connected to the output of the decoder 45, marked with the symbol wav, the second input And 64 connected to the output "2, and the second input And 65 with the output ig, output And 64 forms the signal Ab and is connected simultaneously with the first the input element OR 66, the second input of which is connected to rais, and the output forms the signal 17 (Ab) and is connected to the input of the sequence of elements OR 67, NOT 68, then the output OR 67 forms the RP signal, and the output NOT 68 Signal Sc, output Tai3 connected to the first inputs of the elements I.69, And 70, And 71, And 72, with the output of the element And 72 connected to the first th input of the OR gate 73, the other three inputs of which are connected outputs of AND 65, Tai4i and 70; the second inputs And 69, And 71 are connected to Oi, and the third from%, the fourth input And 69 is connected to az, and And 71 saz, tayu is connected to the first input And 74; оъ with the second input And 74, and (% with the second input And 77, the first inputs of the elements And 76, And 77, And 79 are connected to the melt, the second inputs And 76 and And 79 are connected to Oo, and the third inputs And 76, 77 with at, a “i with the third inputs I 74, I 79, with the fourth input I 74 connected by oz, and one with the fourth input I 79, the outputs I 76, I 77 form the signals A9i Ai5, and through the circuit OR-HE 78 form the signal fii, and the output OR-NE 78 is connected to the fourth input OR 67, the second and third input AND 70 are connected to the inputs (% and (%, and the second input AND 72 with "o. outputs And 65, And 70. And 72 and gam are connected through the element OR 73, the output of which is connected to the second input OR 67, while the output OR 73 forms a signal f6 (Al2).

Выход И 71 образует сигнал Аг и совместно с выходом И 74 через элемент ИЛИ 75 образует сигнал fi4(Ai7), который подсоединен одновременно к третьему входу ИЛИ 67, выходы И 69, И 79 через элемент ИЛИ 80 образует сигналы fi5(A18), и выход ИЛИ 80 подсоединен к п тому входу ИЛИ 67, к шестому входу которой подсоединен fo таб. Кроме того, узел 46 проверки контрольного кода содержит элементы И 81, И 82,,.., И 90, при этом первые входы И 81, И 83, И 85. И 87, И 90 соединены с Со, а ггервые входы И 82, И 84, И 86, И 8В, И 92 с с, вторые входы И 81, И 82 соединены с rag, вторые входы И 83, И 84 соединены с ran, второй вход И 85 с га 12, вторые входы И 86, И 87 с Га7, вторые входы И 88, И 90 с гае, при этом выходы И 81-И 86 образуют соответственно сигналы Аз, Ai4, АЮ. Ai6, All, Ai3, а выходы И 87, И 88 объедин ютс  элементом ИЛИ 89 и обрауют сигнал AT, выход И 90 и гао объедин ютс  элементомИЛИ 91 и образуют сигнал I, второй вход И 92 соединен с rai2, а выход И 92 образует сигнал Аао.The output AND 71 forms the signal Ar and together with the output AND 74 through the element OR 75 forms the signal fi4 (Ai7), which is connected simultaneously to the third input OR 67, the outputs And 69, And 79 through the element OR 80 forms the signals fi5 (A18), and the OR 80 output is connected to the OR input of the 67, to the sixth input of which is connected fo tab. In addition, the node 46 checking the control code contains the elements And 81, And 82 ,, .., And 90, with the first inputs And 81, And 83, And 85. And 87, And 90 are connected with Co, and the first time inputs And 82 , And 84, And 86, And 8B, And 92 s with, the second inputs And 81, And 82 are connected to the rag, the second inputs And 83, And 84 are connected to the ran, the second input And 85 from the hectare 12, the second inputs And 86, And 87 with Ga7, the second inputs And 88, And 90 with hey, while the outputs And 81-And 86 form, respectively, the signals Az, Ai4, AU. Ai6, All, Ai3, and the outputs And 87, And 88 are combined by the element OR 89 and form the AT signal, the output And 90 and gao are combined by the element OR 91 and form the signal I, the second input And 92 is connected to rai2, and the output And 92 forms signal Aao.

Блок 23 управлени  содержит узел 48The control unit 23 comprises a node 48

контрол  правильности переходов (фиг.6) из одного состо ни  в другое. На основании алгоритма работы блока управлени  БУ23 фиг.4) получен граф переходов (фиг.5). АнаИЗ фиг.5 показывает, что переходы из одного состо ни  в другое, отличные от счетного режима, осуществл ютс  в состо нии 0,6,7,14,15 (табл.2).controlling the correctness of the transitions (Fig.6) from one state to another. Based on the operation algorithm of the control unit BU23 of FIG. 4), a transition graph (FIG. 5) is obtained. Ana of FIG. 5 shows that transitions from one state to another, other than the counting mode, are performed in the state of 0.6, 7, 14, 15 (Table 2).

Как видно из табл.2, кроме переходов 6-As can be seen from table 2, except for transitions 6-

О, , , у всех других переходов об зательно в двух состо ни х ai(t) и ai+i(t+1) должны быть тождественны по крайней мере три бита из четырех в регистре пам ти 42 и счетчике 44 блока управлени  23.O,,, for all other transitions, in the two states ai (t) and ai + i (t + 1), at least three bits out of four in memory register 42 and counter 44 of the control unit 23 must be identical.

На этом свойстве и построен узел 48 контрол  правильности переходов (фиг.6), который содержит схемы 93-96 эквивалентнЪсти , входы которых соединены с пр мыми выходами дриггеров регистра 42 иThis property is used to construct the node 48 for controlling the correctness of the transitions (Fig. 6), which contains circuits 93-96 equivalents, whose inputs are connected to the direct outputs of the driggers of the register 42 and

счетчика 44 и образуют первую и вторую группы информационных входов узла, выходы схем 93-96 эквивалентности различными комбинаци ми три из четырех выходов св заны с вторыми входами первого элемента И 97, второго элемента И 98 и третьего элемента И 99, выходы схем 93,94,96 эквивалентности соединены с вторым входом элемента И 97, выходы схем 93,95,96 эквивалентности соединеныthe counter 44 and form the first and second groups of information inputs of the node, the outputs of the circuits 93-96 equivalence with different combinations of three of the four outputs associated with the second inputs of the first element And 97, the second element And 98 and the third element And 99, the outputs of circuits 93,94 , 96 equivalence connected to the second input element And 97, the outputs of circuits 93,95,96 equivalence connected

с вторым входом элемента И 98, выходы схем 94,95,96 эквивалентности соединены с вторым входом элемента И 99, выходы первого-третьего элементов И 97-И 99 подключены к входам элемента ИЛИ-ИЕwith the second input element And 98, the outputs of circuits 94,95,96 equivalence connected to the second input element And 99, the outputs of the first to third elements And 97-99 are connected to the inputs of the element OR-II

100, выход которого соединёй с вторым входом четвертого элемента И 101, выход которого св зан с единичным входом первого триггера Т102, нулевой вход которого подключен к третьему входу синхронизации узла, а пр мой выход к первому входу п того элемента И 103, второй вход которого соединен с вторым входом синхронизации узла, а выход с выходом ошибки-узла и с единичным входом второго триггера100, the output of which is connected to the second input of the fourth element I 101, the output of which is associated with the single input of the first flip-flop T102, the zero input of which is connected to the third synchronization input of the node and the direct output to the first input of the fifth element I 103, the second input of which connected to the second synchronization input of the node, and the output from the error output of the node and to the single input of the second trigger

Т 104, инверсный выход которого св зан с первым входом шестого элемента И 105, второй вход которого подключен ко входу управлени  выдачей результата узла, а нулевой вход св зан с выходом первого элемента ИЛИ 106, два входа которого служат первым и вторым управл ющими входами узла, пр мой выход второго триггера Т 104 и выход шестого элемента И 105  вл ютс  двум  индикационными выходами 25,26 и T 104, the inverse output of which is connected to the first input of the sixth element 105, the second input of which is connected to the control input of the output of the node, and the zero input is connected to the output of the first element OR 106, whose two inputs serve as the first and second control inputs of the node , the direct output of the second flip-flop T 104 and the output of the sixth element And 105 are two indication outputs 25.26 and

информационным выходом 27 узла, группа входов второго элемента ИЛИ 107 и третьего элемента ИЛИ 108 соединены с третьей и четвертой группами информационных входов узла, выходы второго элемента ИЛИ 107 и третьего элемента ИЛИ 108 соединены с первым и вторым входами элемента И-НЕ 109, третий вход которого и первые входы первого элемента И 97, второго элемента И 98 и третьего элемента И 98 соединены с первым входом синхронизации узла, выход элемента И-НЕ 109 соединен с первым входом четвертого элемента И 101.information output 27 of the node, a group of inputs of the second element OR 107 and the third element OR 108 are connected to the third and fourth groups of information inputs of the node, the outputs of the second element OR 107 and the third element OR 108 are connected to the first and second inputs of the AND-NOT element 109, the third input which and the first inputs of the first element And 97, the second element And 98 and the third element And 98 are connected to the first synchronization input of the node, the output of the element AND NOT 109 is connected to the first input of the fourth element And 101.

Шифратор 41 блока 23 управлени  {фиг,9) включает в себ  шесть элементов ИЛИ 110.1,110.2,...110.6 с числом входов равным двум (ИЛИ 110.1,110.2,110.6), равным трем (ИЛИ 110.5) и четырем (ИЛИ 110.3,110.4), соединенных по матричной схеме с выходами узла 46 проверки контрольного кода, помеченным символамиThe encoder 41 of the control unit 23 (FIG. 9) includes six elements OR 110.1,110.2, ... 110.6 with a number of inputs equal to two (OR 110.1,110.2,110.6) equal to three (OR 110.5) and four (OR 110.3, 110.4), connected in a matrix scheme with the outputs of the node 46 verification of the control code, marked with characters

fo,fRf7,f14f15.fo, fRf7, f14f15.

На фиг.9 показана структура регистра 42, состо ща  из триггеров Т 42.1, Т 42.2, Т 42.3, Т 42.4 и цепи установки регистра Рг42 блока 23 управлени  в нулевое состо ние через элемент ИЛИ 112, один вход которого соедин етс  с выходом 46 проверки контрольного кода, на другой подаетс  сигнал Со(42), и элементы ИЛИ 110.1,..., ИЛИ 110.6 шифратора 41 сигналом Со(42). .Там же показана структура узла элементов И 43, синхронизируема  выходом Г2 элемента И 54 блока 23 управлени , и цепи установки в нулевое (исходное) состо ние триггеров счетчика 44 блока 23 управлени Figure 9 shows the structure of register 42, consisting of the flip-flops T 42.1, T 42.2, T 42.3, T 42.4 and the setting circuit of the register Prg42 of the control unit 23 into the zero state via the OR element 112, one input of which is connected to the check output 46 the control code, the signal Co (42) and the elements OR 110.1, ..., OR 110.6 of the encoder 41 are given by the signal Co (42). It also shows the structure of the node element And 43, synchronized by the output G2 of the element And 54 of the control unit 23, and the circuit set to zero (initial) state of the triggers of the counter 44 of the control unit 23

через элементы ИЛИ 111.1 ИЛИ 111.4through the elements OR 111.1 OR 111.4

узла элементов И 43 сигналом Сс(44).node elements And 43 signal SS (44).

Счетчик 44 представл ет собой четырехразр дный двоичный счетчик; на счетный вход которого поступают сигналы та элемента И 51 блока 23 управлени , а на единичные входы триггеров Т 44.1,..., Т 44.4 сигналы с выходов узла элементов И 43. Выходы счетчика 44 соединены с входами дешифратора 45 (фиг.6).Counter 44 is a four-bit binary counter; To the counting input of which signals are received And the element 51 of the control unit 23, and to the single inputs of the flip-flops T 44.1, ..., T 44.4 signals from the outputs of the node of the elements And 43. The outputs of the counter 44 are connected to the inputs of the decoder 45 (FIG. 6).

На фиг.9 показаны св зи счётчика 44 с узлом элементов И 43. Счетчик 44 может быть реализован на интегральной микросхеме типа К155ИЕ7 или типа КМ155ИЁ7.Fig. 9 shows the connection of the counter 44 with the node of the elements And 43. The counter 44 can be implemented on an integrated microcircuit of the type K15IEIE7 or of the type KM155IEO7.

Генератор 53 импульсов состоит (фиг.10) из генератора 113 тактов (ГТ), счетчика 114 и дешифратора 115, первые выходы которого обеспечивают выдачу периодически повтор ющихс  разнесенных во времени импульсов ir, TI, Г2. Эта схема наиболее проста и требует типового двухразр дного счетчика 114 и дешифратора 115 на два входа и четыре выхода.The pulse generator 53 consists (Fig. 10) of a clock generator 113 (GT), a counter 114, and a decoder 115, the first outputs of which provide for the issuance of periodically repeated time-separated pulses ir, TI, G2. This scheme is the simplest and requires a typical two-bit counter 114 and a decoder 115 for two inputs and four outputs.

Однако недостатком такой реализации ГИ53 (хот  и приемлемой)  вл етс  пропуск такта, в также одинакова  длительность тактов г, п, Т2, хот  каждый из них обеспечивает тактирование разных по логической глубине схем. Так. сигналом пг и П тактируютс  элементы И 51, И 52, осуществл ющие прибавление 1 в запись параллельного кода в счетчик 44, также и установку в исходное состо ние Т 102 и синхронизацию И 103 узла 48 контрол  правильности переходов (фиг.6), тогда как сигнал т осуществл ет тактирование узла 46 проверки контрольного кода и узла 48However, the disadvantage of such an implementation of the G53 (albeit acceptable) is the omission of a clock, and the duration of the r, n, T2 clocks is the same, although each of them ensures clocking of circuits of different logical depth. So. By the signal PG and P, the elements 51 51 and 52, adding 1 to the parallel code entry in the counter 44, are also reset to the initial state T 102 and the synchronization And 103 by the transition control node 48 (FIG. 6), while the signal t closes the control code check section 46 and the node 48

5 контрол  правильности переходов по цеп м ИЛИ 107, И-НЕ 109, И 97, И 98, И 99, ИЛИНЕ 100 с записью результата на Т 102. Суммарна  логическа  глубина узлов КСх46 и БКП 48 дл  сигнала г равна дес ти, а дл  сигналов TI и Т2 двум, т.е. с точки зрени  быстродействи  допустимо в качестве схемы ГИ53 использовать такой вариант реализации ГИ 53, в которой генерируетс  первый импульс т длительностью lOt, а два других (п, Та) длительностью 2t, где t - условна  единица времени, равна  задержке одного элементарного логического элемента типа И, ИЛИ, НЕ (фиг. 12). Так.ой вариант реализа,ции ГИ53 приведен на фиг.11. Из периодического сигнала х ГТ 113 за счет задержки на 4t элементами НЕ 116-119 и на It элементом НЕ 120 элементом И 121 формируетс  сигнал TI, равный длительности Зг{так как TI xj, z x+3t), a сигнал- T2 формируетс  элементами HE 122,..., HE 125 за счет задержки TI на 4t. И тот и другой вариант реализации ГИ53 реализуетс  интегральными схемами. В частности, логическа  схема фиг.И может реализоватьс  на 2 корпусах5 controls the correctness of the transitions along the chains OR 107, AND-NOT 109, AND 97, And 98, And 99, OR 100, with the result recorded at T 102. The total logical depth of the nodes KCh46 and BKP 48 for the signal g is equal to ten, and for TI and T2 signals are two, i.e. from the point of view of speed, it is permissible to use the GI 53 variant of the GI 53 scheme, in which the first pulse is generated, t is lOt, and the other two (n, Ta) are 2t, where t is a conventional unit of time, equal to the delay of one elementary logical element of the type AND, OR, NOT (Fig. 12). So a variant of implementation, GI53 is shown in Fig. 11. Due to the delay of 4t elements NOT 116-119 from the periodic signal x GT 113 and on the element IT 120 the element 121 and the signal TI is formed, which is equal to the duration of 3r {since TI xj, z x + 3t), and the signal-T2 is formed by the elements HE 122, ..., HE 125 due to a TI delay of 4t. Both the one and the other implementation of the G53 is implemented by integrated circuits. In particular, the logic circuit of FIG. And can be implemented on 2 buildings

0 типовой логики К155, так как в одном корпусе размещаетс  до 8 схем НЕ. N На фиг.13,14 представлены блоки 1 6130 .0 of a typical K155 logic, since up to 8 NOT circuits are located in one package. N On Fig.13, 14 presents blocks 1 6130.

За исключением блоков индикации иWith the exception of display units and

5 посто нных запоминающих устройств 2,3 все устройство поиска неисправных блоков и элементов может быть выполнено как на элементах типовой логики, так и в виде заказнрй или полузаказной большой интегральной схемы.5 permanent storage devices 2,3 the whole device for searching faulty blocks and elements can be executed both on the elements of typical logic, and in the form of custom or semi-custom large integrated circuit.

Функционирование устройства поиска 1;1еисправных блоков и элементов осуществл етс  в последовательности, определ емой алгоритмом фиг.4, после подачиThe operation of the search device 1; 1 faulty blocks and elements is carried out in the sequence determined by the algorithm of FIG. 4, after the filing

5 сигнала Пуск i24 (желательно, чтобы контакт Пуск 24 был бездребезговый, схемы таких контактов известны). Однако и при наличии дребезга все устройство в целом будет работать правильно, с той лишь разницей , что первые К импульсов при дребезге вызовут работу устройства, котора  прекратитс  следующим импульсом U работа начнетс  заново, т.е. фактически из К импульсов только последний окончательно запустит устройство в работу). Устанавливаетс  в исходное состо ние БУ23 (фиг.6)(Т 50, Т 62. Т 104, Сч 44, Рг 42, Т 31) и само устройство поиска (фиг.2) оператором АО (табл.3) за счет установки исходного (нулевого ) состо ни  Сч 1, Сч 21, регистров 5,10,12, триггеров 35,38 в блоке 15 контрол  результата (фиг.З) и триггера Т 104 в узле 48 контрол  правильности переходов: Через задержку 2t сигналом оператора Al9 БУ23 (фиг.6,2, табл.3) осуществл етс  запись 1 (сигнал Се(4), С1(5)) на Рг05, код которого после А19 становитс  равным 011...1. Согласно алгоритму работы предлагаемого устройства поиска неисправныхблоков и элементов, если код параметров в РгПО 10 равен 000...О, а коды столбцов и строк таблицы неисправностей одинаковы и равны 011...1, то результатом работы всего устройства поиска должен быть код111...1 на регистре результата РгР12 и БИ13. Эта тестова  проверка и проводитс  в результате выполнени  операторов А1-AS (фиг.4), при этом сначала считываетс  код(А1) регистров 5,10 через блок оценки Б07 и через элементы И 11 (фиг.2), производитс  запись промежуточного результата в РгР12, при этом дл  прохождени  элементов И 11 подаетс  импульс Со(40) от элемента ИЛИ 40 БК15 (фиг.2,3). Далее (А считываетс  обратный код РгР12 и производитс  перепись его на Рг05 и проверка БК15 (сигнал Cl(34)): имеетс  ли на РгР12 хот  бы одна единица. Результат хранитс  на Т 35 в виде единичного (была единица) или нулевого состо ни . Оператор A3устанавливаеУ в нулевое состо ние РгР12, подготавлива  его к приему следующего кода. Оператором А4 производитс  считывание пр мого кода РгРЮ, Рг05 и обратного кода Рг05 через .элементы И 6 (сигнал С7(6)), при отключении ИЛИ-НЕ30.1-И30.2 Б07 (сигнал )) с записью результата на РгР12 (сигнал C1(12)), при этом прохождение элементов И 11 обеспечивает сигнал единичного плеча Т 35 (фиг.З), если на предыдущем шаге работы БУ23 в промежуточном результате имелась хот  бы одна единица (Э1).5 signals Start i24 (it is desirable that the Start 24 contact be bounce-free, the schemes of such contacts are known). However, in the presence of bounce, the device as a whole will work correctly, with the only difference that the first K pulses during bounce will cause the device to work, which will stop with the next pulse U, the operation will start anew, i.e. in fact, from K pulses, only the last one will finally launch the device into operation). It is set to the initial state BU23 (Fig. 6) (T 50, T 62. T 104, Mid 44, Pr 42, T 31) and the search device itself (Fig. 2) by the AO operator (Table 3) due to the installation of the initial (zero) state of the MF 1, MF 21, registers 5,10,12, triggers 35.38 in the result control block 15 (FIG. 3) and trigger T 104 in the transition control node 48: Through the delay 2t with the signal of the operator Al9 БУ23 (Fig. 6.2, Table 3) the recording 1 is made (signal Ce (4), C1 (5)) on Pr05, the code of which after A19 becomes equal to 011 ... 1. According to the algorithm of the proposed device for searching faulty blocks and elements, if the parameter code in RGPO 10 is 000 ... O, and the column and row codes of the fault table are the same and equal to 011 ... 1, then the result of the operation of the entire search device should be code 111 .. .1 on the result register of PrP12 and BI13. This test check is carried out as a result of executing the A1-AS operators (Fig. 4), first reading the code (A1) of the registers 5,10 through the evaluation unit B07 and through the elements And 11 (Fig. 2), the intermediate result is recorded in PrPP12, while for the passage of the elements of AND 11 a pulse Co (40) is fed from the element OR 40 BC15 (Fig. 2.3). Then (A reads the reverse code of PrP12 and censuses it on Pr05 and checks BK15 (signal Cl (34)): whether there is at least one unit on PrgP12. The result is stored in T 35 as a single (one) or zero state. Operator A3 sets up the zero state of PrP12, preparing it for reception of the next code. Operator A4 reads the forward code of PrGRYu, Pr05 and the reverse Pr05 code through AND 6 elements (C7 (6) signal), when the OR-HE30.1 is disconnected I30.2 B07 (signal)) with the result recorded on PrPP12 (signal C1 (12)), with the passage of the elements in And 11 provides a signal of a single arm T 35 (fig.Z), if at the previous step of operation of BU23 in the intermediate result there was at least one unit (E1).

. Оператор А5 осуществл ет запись считывани  oбpaтнo o кода РгР12 (сигнал С3(12)) и прием на Т 38 результата свертки fToro кода элементом ИЛИ 33 БК15. На Т 38 |удет зафиксирована 1 тогда, когда код РгР12 состоит из одних 1, т.е. 111...1.. Operator A5 records the readout of the PrgP12 code (signal C3 (12)) and receives the convolution result fToro on T 38 by the code OR 33 BK15. On T 38 |, 1 is fixed when the PrP12 code consists of only 1, i.e. 111 ... 1.

Одновременно (параллельно) сигналом С1(10) оператора Аб осуществл етс  прием кода параметров объекта на РгПОЮ. Затем производитс  проверка состо ни  Т38: действительно ли он не перешел в состо ние 1 («1 - 1„ если ). Если это произошло ((% 0), то устройство поиска само  вл етс  неисправным, выполн етс  оператор А12 фиг,4, Табл.2) и работа прекращаетс . Оператор А12 считывает во внешнюю микрог роцессррную систему содержимое счетчика 1, регистра 12 результата, триггеров 6К15 Т 36 и Т 39, триггера фиксации ошибки Т104 и подготавливает автоматическое отключение генератора импульсов ГИ53 сигналом Снач.At the same time (in parallel), the signal C1 (10) of the operator Ab is used to receive the object parameter code on the rgPU. Then a T38 status check is made: whether it really did not go to state 1 ("1 - 1" if). If this happens ((% 0), then the search device itself is faulty, operator A12 of FIG. 4, Table 2 is executed) and the operation is terminated. Operator A12 reads into the external microprocessor system the contents of counter 1, result register 12, 6K15 T 36 and T 39 flip-flops, T104 error latch trigger, and prepares an automatic shutdown of the GI53 pulse generator with the Start signal.

Если же тестова  проверка .дала вильный результат , то осуществл ет-с  переход к оператору Аб. Заметим, что при тестовой проверке, за исключением 1ПЗУ2 и 2ПЗУЗ, осуществл етс  проверка работы всех блоков и всех св зей предлагаемого устройства поиска.If, on the other hand, a test check gives a strong result, then go to the Ab operator. Note that during the test check, with the exception of the 1PZU2 and 2PZUZ, the operation of all blocks and all connections of the proposed search device is checked.

Оператор Аб устанавливает исходное состо ние Рг05, РгР12 и БК15 (35,38) и про-. изводит запись содержимого Сч1 на адресные регистры ПЗУ2,3 (который входит в состав ПЗУ2,3 и на схемах фиг.2,3 не показан ). Затем производитс  проверка логического услови  Оо ((XG 1), если производитс  работа предлагаемого устройства в основном режиме - поиск неисправных блоков и элементов). Если % 1, то производитс  считывание содержимого 1ПЗУ2 и РгПОЮ и запись на Рг05 (оператор т), заТем по-; втор етс  операци  А-1 (табл.2) - получение промежуточного результата на РгР12 и БК15 (Т 35), после которого оператор-Ав формирует проверку промежуточного результата (аналогично оператору А2 в части сигналов Сз(12), Ci(34)) на БК15 (Т 53) и сигналом Со(5) устанавливает в исходное состо ние Рг05, подготавлива  его тем самым к приему кода из РгР12. Логический оператор «i провер ет, имеетс  ли хот  бы одна 1 (хот , бы одна неисправность), если имеетс , то осуществл етс  переход (операторы А9-А13) к вычислению номеров неисправных блоков. При этом оператором А9производитс  перепись обратного кода РгР12 на Рг05, оператором АЮсодержимое 2ПЗУЗ (пр мой код) также записываетс  на Рг05, при этом за счет последовательной записи содержимого РгР12 и ПЗУЗ на один и тот же регистр Рг05 побиТно осуществл етс  операци  ИЛ И, так как Рг05 предварительно устанавливаетс  в О, Оператором А11, полностью аналогичном оператору А4 кроме добавленного сигнала Co(1Q4) - отсутствие ошибки в работе предлагеГемого устройства, осуществл етс  вычисление окончательного результата и выдача (Al результата во внешнюю цепь с остановкой работы БУ23 за счет отключени  генератора 53 импульсов (фиг.4,6). Если же после оператора As проверкой d будет установлено , что on 0, то осуществл етс  проверка OQ - не последн   ли это была строка (столбец) таблицы неисправностей (i Jmax). ЕСЛИ 05 1, ТО все проверки закончились, оператором Ai7 производитс  установка нулевого состо ни  триггера фиксации осиибки Т 104, регистра результата РгР12, БК15 и осуществл етс  переход к оператору Ai2.Operator Ab sets the initial state of Pr05, PrгP12 and BK15 (35.38) and is pro-. emits the writing of the contents of Sch1 to the address registers of the ROM2.3 (which is included in the ROM2.3 and is not shown in the diagrams of Fig. 2.3). Then a check of the logical condition Oo ((XG 1) is performed, if the proposed device is operated in the main mode — the search for faulty blocks and elements). If% 1, then the contents of 1PZU2 and WGPU are read and written to Pr05 (operator t), then THEN; operation A-1 (Table 2) is the second — obtaining an intermediate result on PrgP12 and BK15 (T 35), after which the operator Aw generates a check of the intermediate result (similarly to operator A2 in terms of signals C3 (12), Ci (34)) on BK15 (T 53) and with a signal Co (5) sets to the initial state Pr05, thus preparing it to receive the code from Prg12. The logical operator "i checks whether there is at least one 1 (although there is one malfunction), if there is, then a transition is made (operators A9-A13) to the calculation of numbers of faulty blocks. At the same time, the A9 operator performs a rewrite of the reverse PrP12 code on Pr05, the AU content 2PZU (direct code) operator is also recorded on Pr05, while sequentially writing the contents of PrgP12 and the PZUZ to the same register Pr05, it performs the IL operation AND, since Pr05 is preset to O by Operator A11, completely analogous to A4, except for the added signal Co (1Q4) - no error in the operation of the proposed device, the final result is calculated and output (Al result outside a null circuit with the operation of the control unit BU23 due to the disconnection of the pulse generator 53 (Fig. 4,6). If, after the operator As, checking d indicates that it is on 0, then OQ is checked - is this not the last row (column) of the table Failures (i Jmax). IF 05 1, THEN all checks are over, the operator Ai7 sets the zero state of the T-104 latching trigger, the result register PrPP12, BK15 and goes to the operator Ai2.

Если 03 О, то к содержимому См 1 и Сч21 приб1авл етс  1(А18)и программа повтор етс  с оператора А6If 03 O, then to the contents of Cm 1 and Sch21 is 1 (A18) and the program is repeated from operator A6

То, что в основном режиме действительно будет найден номер неисправного блока или элемента в коде параметров объекта, убедимс  на примере: пусть дл  тестируемого устройства таблица функций неисправностей дана в виде табл.4.The fact that, in the basic mode, the number of the faulty block or element is actually found in the object's parameter code, we can see by example: let the test function table for the device under test be given in the form of table.4.

Образуем код параметров рбъекта в виде логического умножени  столбца 4 и 12, что,очевидно соответствует одновременно двум неисправност м и убедимс , что предлагаемое устройство выделит неисправные блоки в соответствии с описанным .алгоритмом функционировани  структурной схемы.We form the code of the parameters of the object in the form of a logical multiplication of columns 4 and 12, which obviously corresponds to two faults at the same time and make sure that the proposed device will allocate faulty blocks in accordance with the described structural algorithm of the structure.

Тогда код параметров объекта примет вид: Then the code of the object's parameters takes the form:

х°1 х х х°4х%хОбх°7х%х°9х°Юх°11 х°12х°13 1 11000001 11 00х ° 1 х х х ° 4х% хОбх ° 7х% х ° 9х ° Юх ° 11 х ° 12х ° 13 1 11000001 11 00

Пусть код параметров объекта записан уже в РгПО 10, 1ПЗУ2, 2ПЗУЗ содержит ТФН объекта, а на Сч21 установлено jmsxмаксимальное число столбцов (строк) ТФН оператором через вход, а тестова  проверка дает результат Й2 1. Тогда происходит переход к оператору Аб(фиг,4), который устанавливает в исходное состо ние триггеры 35, 38 БК15, регистров Рг05, РгР12 и производит запись первого адреса столбца и строки таблицы функций неисправностей (ТФН) в адресные регистры 1ПЗУ2, 2ПЗУЗ из содержимого Сч1. Пусть выполн етс  логическое условие оь 1,соответствующее работе устройства в режиме поиска неисправных блоков. Тогда выполн етс  оператор А, считывающий кбд параметров объекта из РгПОЮ и код первого столбца ТФН из 1ПЗУ2 и записывающий его на Рг05, затем выполн етс  оператор AI считывание кода первого столбца из РгО5,Let the parameter code of the object be recorded already in RGPO 10, 1PZU2, 2PZUZ contains the object TFN, and on Sc21 it is set jmsxmaximal number of columns (rows) of the TFN by the operator through the input, and the test check gives the result А2 1. Then there is a transition to the operator Ab (Fig, 4 ), which initializes the triggers 35, 38 BK15, registers Pr05, PrgP12 and records the first address of the column and the rows of the Fault Function Table (TFN) in the address registers 1 PZU2, 2 OPSR from the contents of Sc1. Let the logical condition ob 1 be fulfilled, corresponding to the operation of the device in the search mode for faulty blocks. Then, operator A is executed, reading the object's CBD parameters from PROGU and the code of the first column of PSTN from 1PZU2 and writing it to Pr05, then the AI operator reads the code of the first column from PROG5,

кода параметров объекта W3 и их запись в РгР12,the code of the parameters of the object W3 and their entry in PrPP12,

В результате выполнени  оператора А1 получаетс  промежуточный результат наAs a result of the execution of the A1 operator, an intermediate result is obtained on

РгР12. Оператор АО устанавливает в исходное состо ние Рг05, считывает обратный коде РгР12, производит его запись на БК15 (Т 35), формирует логический оператор «i, провер ющий наличие хот  бы одной еди- .PrP12. The AO operator sets up the initial state Pr05, reads the inverse of the Prг12 code, writes it to BK15 (T 35), forms the logical operator i, which checks for the presence of at least one.

ницы в обратном коде. В рассматриваемом случае ai О (табл.5). Тогда БК15 (Т 31) осуществл ет проверку услови  OQ - не последн   ли это была строка (столбец) ТФНГti jmax). в нашем случае оа О, так какNick in reverse code. In this case, ai О (table 5). Then BK15 (T 31) checks the condition OQ - is this not the last row (column) of TGNT (jmax). in our case, oh, oh, since

столбец Не последний, тогда к содержимому счетчиков Сч1. Сч21 прибавл етс  1(опера тор АШ).the column does not last, then to the contents of the counters Cch1. Sc21 is added 1 (operator ASH).

Цикл, включак щий операторы и услови  l--Ay- l-. A cycle involving operators and conditions l - Ay - l -.

повтор етс  до ввода четвертого столбца ТФН, т.е. дл  первого, второго и третьего столбца ТФН (табл.5-7). После ввода четвертого столбца ТФН оператор А формирует «i 1 , т.е. фиксируетс  наличие хот  быrepeats until the fourth column is entered, i.e. for the first, second, and third columns of TFN (Tables 5–7). After entering the fourth column of TFN, the operator A forms “i 1, i.e. presence of at least

одной неисправности (табл.8). Тогда осуществл етс  переход (операторы А9-А12) к вычислению номеров неисправных блоков.one malfunction (tab. 8). Then a transition is made (operators A9-A12) to the calculation of numbers of faulty blocks.

Оператор А9 произведет перепись об; ратного кода РгР12 на Рг05, оператор А10Operator A9 will produce a census about; of the RSrP12 military code on Pr05, operator А10

запишет код четвертой строки ТФН на Рг05, при этом побитно осуществл етс  операци  ИЛИ кода четвертой строки ТФН и обратного кода РгР12, записанного на Рг05 оператором А9, производитс  устЗновка в нулевое состо ние РгР 12 (табл.9). Произойдет считывание обратного кода из Рг05will write the code of the fourth line of PSTN on Pr05, while OR operation of the code of the fourth row of the CTF and the reverse code of PrP12 recorded on Pr05 by the operator A9 is carried out bit by bit by setting the PrgP 12 state to zero (Table 9). The return code will be read from Pr05.

на вторые входы 2БЛСхИ6, на первые входыon the second entrances of 2BLSnI6, on the first entrances

которых поступает сигнал синхронизацииwhich receives a synchronization signal

СХ6) из БУ23. Выходные сигналы 2БЛСхИ6СХ6) from БУ23. Output signals 2БЛСхИ6

поступают на входы синхронизации элементов ИЛИ-НЕ 30.3 507, на первые входы которых считываетс  код параметров объекта из РгПОЮ. При этом сигналом СХЗО) на вторые-входы элементов ИЛИ-НЕ 30.3 Ьчитываютс  нулевые сигналы из цепочек элементов ИЛИ-НЕ 30.1-И30.2 БО7. ;arrive at the synchronization inputs of the elements OR-NOT 30.3 507, to the first inputs of which the object parameter code is read from PRPU. In this case, the signal CXRD) to the second-inputs of the elements OR-NOT 30.3. Zero signals from the chains of the elements OR-NOT 30.1-I30.2 BO7 are read out. ;

Элементы И 11 1БЛСхИ синхронизируютс  сигналом CS(40)SK15, полученным при реализации оператора А8, Результаты вычислени  номеров неисправных блоков с выходом элементов И 11 1 БЛСхИ записываютс  на РгР 12 (табл.10).Elements 11 of the 1BLSN are synchronized by the CS (40) SK15 signal obtained when implementing the operator A8. The results of calculating the numbers of faulty blocks with the output of the elements AND 11 1 BLSxI are recorded on ProgP 12 (Table 10).

Оператором А12 производитс  выдача результата на блок индикации БИ 13, наThe operator A12 produces the issue of the result on the display unit BI 13, on

контроле по вл етс  визуальна  сигнализаци  о неисправности четвертого и двенадц того блоков.A visual indication of the failure of the fourth and twelve blocks appears.

При Оо О осуществл етс  работа предлагаемого устройства в режиме расширени When OO O, the operation of the proposed device in the expansion mode

области применени  путем одновременного контрол  разнородных типовых блоков вычислительйой техники.Режим работы (ао f О или «о -1) устанавливаетс  опера: о . тором по входам 20-1 и 20-2. ,Дл  рассмотрим режим контрол  параметров запоминающих устройств.fields of application by simultaneous control of dissimilar typical units of computer technology. The operating mode (ao f O or o -1) is set by the opera: o. torus on the inputs 20-1 and 20-2. For a review of the control mode parameters of storage devices.

Контроль ЗУ производитс  с применением эталонного ЗУ. Записываетс  код в провер емое и эталонное ЗУ и контрольным считыванием определ етс  Брак-годен.Memory monitoring is performed using reference memory. A code is written into the verifiable and reference memory and the check reading is determined by Marriage-Year.

В предлагаемой конструкции устройства поиска неисправных блоков и элементов на место первого и второго ПЗУ2 и ПЗУЗ следует установить эталонное и провер емое ПЗУ с заранее записанной информацией на одном и том же программаторе. За счет возможных неисправностей в провер емом ПЗУ (или оперативном ЗУ), начина  с какого-то адреса, коды эталонного и провер емого ЗУ окажутс  различными в случае неисправности.,In the proposed design of the device for searching for faulty blocks and elements, the reference and verifiable ROM with pre-recorded information on the same programmer should be installed in place of the first and second ROM2 and ROM. Due to possible malfunctions in the checked ROM (or operational memory), starting from some address, the codes of the reference and the checked memory will be different in the event of a malfunction.

Согласно алгоритму (фиг.4) при «0 0 оператором АТЗустанавливаетс  в исходное состо ние РгПОЮ, так как код параметров объекта не потребуетс  в этом режиме и производитс  запись кода адреса на Рг адреса первого и второго ЗУ. Оператором А производитс  считывание на Рг05 кода эталонного ПЗУ, а на регистр РгПОЮ - кода провер емого ПЗУ (оператор А1.4 дл  одного и того же адреса. Оператором А15через элементь И 6 производитс  запись кода Рг05 и кода РгПОЮ на РгР12. Дл  прохождени  элементов И 11 подаетс  сигнал С5(40). Оператором А16производитс  то же действие, но только дл  обратных кодов Рг05 и РгПОЮ. Таким рбарзом, на РгР12 образуетс  функци  эквивалентности vj ai bi-b ai bi,,2,...,п}, где ai и Ы - значение i-ro бита Рг05 и РгПОЮ. При выполнении операторов А15/ А16на одни,входы элементов I/ 6 подаетс  синхросигнал С7(6), а на одни- входы элементов ИЛИ-НЕ 30.1 сигнал С7(30), при котором на выходах элементов Й30.2 фиксируютс  нулевыесигналы.According to the algorithm (Fig. 4), with "0 0 by the operator ATS, it is reset to the initial state of FGVU, since the code of the object parameters is not required in this mode and the address code is written to the Fr address of the first and second memory. Operator A reads the code of the reference ROM on Pr5 and the register of the ROM to be checked on the PrgPU register (operator A1.4 for the same address. Operator A15 uses Andr 6 to write Pr5 code and PrgP code on Pr проP12. 11, signal C5 (40) is applied. Operator A16 performs the same action, but only for reverse codes Pr05 and PrgOOJ. Thus, PrrP12 forms the equivalence function vj ai bi-b ai bi ,, 2, ..., n}, where ai and Ы - the value of the i-ro bit of Pr05 and RgPU. When performing the operators А15 / А16on one, the inputs of the I / 6 elements go mc is the sync signal C7 (6), and on one of the inputs of the elements OR NONE 30.1 there is a signal C7 (30), in which zero signals are fixed at the outputs of the elements H30.2.

Следовательно, если коды эталонного и провер емого ПЗУ совпадают, то на РгР12 будет зафиксирован код из одних 1, т.е. 111...1. Оператором А20(СЗ(12), С 1(37)) осуществл етс  считывание обратного кода РгР12 и запись результата на Т 38. Т 38 окажетс  в состо нии 1, если на РгР12 все 1 .За оператором А20после проверки «2 (VI) осуществл етс  либо фиксаци  ошибки (А12), либо проверки j jmax. Consequently, if the codes of the reference and the checked ROM are the same, then the code of one 1, i.e. 111 ... 1. Operator А20 (СЗ (12), С 1 (37)) reads the reverse code РгР12 and writes the result to T 38. T 38 will appear in state 1, if on РгР12 all 1. By operator А20, after checking "2 (VI) either fixing the error (A12), or checking j jmax.

Заметим, что вместо ЗУ (оперативного или посто нного) на место провер емого ПЗУ может быть включена комбинационна  схема или программируема  логическа Note that instead of the RAM (operative or permanent), a combinational circuit or a programmable logic circuit can be included in place of the checked ROM.

матрица (ПЛМ). При этом в эталонном ЗУ осуществл етс  предварительна  запись правильной комбинации выходных кодов на каждую входную комбинацию, а при установке КСх или ПЛМ к ним не подсоедин етс  сигнал управлени  БУ23, так как их функционирование определ етс  по влением внешних (по отношению к КСх или ПЛ М) сигналов на их входах от Сч1.matrix (PLA). At the same time, in the reference memory, the correct combination of output codes is pre-recorded for each input combination, and when installing the CSX or PLA, the control signal of the BU23 is not connected to them, since their operation is determined by the appearance of external (relative to the CSX or PL M a) signals at their inputs from Sch1.

Точно так же могут провер тьс  и счетчики , при этом произойдет перепись содержимого Сч,1 напровер емый счетчик тем же сигналом (С 1(1)), а в эталонном ЗУ в этом случае должна быть записана последовательность кодов счетчика.In the same way, counters can be checked, and the contents of the MF will be overwritten, 1 unchecked counter with the same signal (C 1 (1)), and in the reference memory in this case the sequence of counter codes must be recorded.

При реализации алгоритма (фиг.4) БУ23 работает в такой последовательности. Перед подачей сигнала (вход 24) по входам 20-114ли 20-2 устанавливаетс  режим работы (а о 1 или «о 0), а также в Сч21 по установочному входу 22 заноситс  дополнительный код м.аксймального количества Отах) столбцов В таблице неисправностей (дл  основного режима) или количество провер емых комбинаций (дл  дополнительного режима).When implementing the algorithm (figure 4), the BU23 operates in this sequence. Before giving a signal (input 24), the mode of operation (a o 1 or o o 0) is set to inputs 20-114 or 20-2, and an additional code of the maximal number of ohts of columns in the fault table ( for the main mode) or the number of tested combinations (for the additional mode).

После команды Пуск 24 через элементAfter Start 24 through the item

ИЛИ 57 производитс  установка БУ23 в исходное состо ние (Т 50, Т б2, РГ4.2, Сч44,OR 57, the installation of the BU23 in the initial state (T 50, T B2, WG4.2, Mid 44,

Т 104, Т 31) и через задержку 4t сигналомT 104, T 31) and through the delay 4t signal

единичного плеча Т 62 подключаетс  ГИ53. Первым же импульсом г от элемента И 56 производитс  опрос КСх46 через ДШ45. Поскольку БУ23 находилс  до этого в нулевомunit arm T 62 connects GI53. The first impulse r from the element And 56 is the survey of the CCX46 via the DSL45. Since BU23 was previously in zero

состо нии, то согласно фиг.5 (граф переходов БУ23 фиг.5 получен в строгом соответствии с алгоритмом фиг.4) КСх4б выдает сигнал А1 и поставит Т 50 через схему ИЛИ 49 в нулевое состо ние. Эта последовательность работы сохранитс  и дл  любого i-ro состо ни  (фиг.5). Одновременно этим же сигналом ТВ Рг42 осуществл етс  запись нового состо ни  БУ23 по выходам КСх46, которые помечены символом F1, если (сргласно фиг.5) эта смена состо ний не достигаетс  простым счетом. В этом же случае в БКП 48 триггер Т 102 зафиксирует по сигналу г, будет ли переход в новое состо ние правильным, а перед сменой этого состо -:state, then according to figure 5 (transition graph БУ23 of figure 5 is obtained in strict accordance with the algorithm of figure 4) KSx4b outputs the signal A1 and sets T 50 through the OR 49 circuit to the zero state. This work sequence will be maintained for any i-ro state (Fig. 5). At the same time, the same signal TW Pr42 records the new state of the BU23 at the outputs of the CCX46, which are labeled with the F1 symbol, if (as shown in FIG. 5) this change of state is not achieved by a simple counting. In the same case, in the BKP 48, the trigger T 102 will detect, by the signal g, whether the transition to the new state is correct, and before changing this state -:

ни  сигналом РП Т 150 будет установлен в единичное состо ние. Следующим придет импульс TI, который проверит состо ние триггера Т 102 и, если ошибки в переходе нет, то темп работы БУ23 не нарушаетс .Neither signal TF 150 will be set to one. Next comes the impulse TI, which checks the status of the trigger T 102 and, if there is no error in the transition, the rate of operation of the BU23 is not disturbed.

Если же обнаружена ошибка, то сигналом. Сош работа БУ23 приостанавливаетс . .If an error is detected, then a signal. Sosh, operation of BU23 is suspended. .

ошибки не было, то изменение в работе БУ23 происходит только по сигналу Т2. При этом по сигналу Г2 происходит изме-  there was no error, then a change in the operation of BU23 occurs only at the T2 signal. In this case, the signal G2 occurs to change

нение состо ни  Сч44, либо за счет прибавлени  1 через И 51, либо за счет занесени  параллельного кода Рг42 через ВлСхИ42 по сигналу И 52. После завершени  серии импульсов г, п, Г2 на Сч44 оказываетс  Новое состо ние и работа БУ23 повтор етс  с приходом новой серии импульсов г, ri, Т2 согласно фиг.4,5.The state of Sc 44, either by adding 1 through AND 51, or by entering a parallel code Pr42 through ULS2 by the signal I 52. After completing the series of pulses r, n, G2 on Sch44, the New state and the operation of the BU23 repeats with the arrival of A new series of pulses g, ri, T2 according to Fig.4.5.

Внешние информационные выходы предлагаемого устройства позвол ют вынести результаты контрол  во внешние системы дл  автоматического прин ти  решений.The external information outputs of the proposed device allow the control results to be transferred to external systems for automatic decision making.

Claims (2)

Формула изобретени  1.Устройство поиска неисправных блоков и элементов, содержащее два блока пам ти таблицы неисправностей, регистрClaim 1. Inventory of faulty blocks and elements, containing two memory blocks of the fault table, register оценки, блок оценки кода исправности, регистр параметров-объекта, первый блок элементов И, регистр результата, блок управлени  и блок индикации, вход которого соединён с выходом пр мого кода регистра результата, информационный вход которого св зан с выходом первого блока элементов И, группы входов которого подключены к группе блока оценки кода исправности, отличающеес  тем, что, с целью расширени  области применени  .устройства путем одновременного контрол  разнородных типовых блоков, вычислительной техники, в устройство введены два счетчика, два блока элементов ИЛИ, второй блок элементов И и блок контрол  результата, установочные входы, информационные и индикационные выходы которого  вл ютс  соответствующими входами и выходами устройства, управл ющий выход соединен с входом первого блока элементов И, группа контрольных выходов - с rpynnoi информационных входов блока управлени , тактовый вход подключен к выходу переполнени  второго счетчика, а группа входов результата, перва  группа входов первого блока элементов ИЛИ и группа выходов результата проверки устройства соединены с выходом обратного кода регистра результата, управл ющий считыванием информации вход которого, управл ющие считыванием информации входы регистра параметров объекта, регистра оценки, первого и второго блоков пам ти таблицы неисправностей, блока оценки кода исправности, счетные входы счё тчиков , втора  группа входов первого блока, элементов ИЛИ, перва  группа входов второго блрка элементов И и .группа входов синхронизации блока контрол  результата св заны с группой выходов синхронизации блока управлени , информационный выход.evaluation, health code evaluation unit, object parameter register, first block of AND elements, result register, control block and display unit, whose input is connected to the output of the direct result register code, whose information input is connected to the output of the first And block block, group the inputs of which are connected to the group of the evaluation unit of the health code, characterized in that, in order to expand the field of application of the device by simultaneous monitoring of heterogeneous typical blocks of computer technology, two and a counter, two blocks of OR elements, a second block of And elements and a result control block, installation inputs, informational and indication outputs of which are the corresponding inputs and outputs of the device, a control output connected to the input of the first block of And elements, a group of control outputs - from rpynnoi information inputs of the control unit, the clock input is connected to the overflow output of the second counter, and the group of result inputs, the first group of inputs of the first block of OR elements, and the output group of the test result are devices va is connected to the output of the return code of the result register, which controls the reading of information whose input controls the reading of information, the inputs of the object parameter register, the evaluation register, the first and second memory blocks of the fault table, the health code evaluation unit, the counting inputs of counters, the second group of inputs the first block, the OR elements, the first group of inputs of the second block of the AND elements and the group of synchronization inputs of the result control block are associated with the group of synchronization outputs of the control block, information output. индикационные выходы и вход запуска ко торого  вл ютс  соответствуюЩими выхо- . дами и входом устройства, адресные входы первого и второго блоков пам ти таблицыthe indicator outputs and the start-up input of which are the corresponding outputs. dami and device input, address inputs of the first and second memory blocks of the table неисправностей соединены с выходом пе|эвого счетчика, установочные входы счетчиков служат соответствующими входами устройства, группы выходов блоков пам ти таблицы неисправностей св заны с третьейfaults are connected to the output of the neW meter, the installation inputs of the meters serve as the corresponding inputs of the device, the groups of outputs of the memory blocks of the fault table are connected with the third 0 и четвертой груг1пами входов первого блока элементов ИЛИ, выход которого подключен к информационному входу регистра оценки и к первому входу торого блока элементов ИЛИ, бторой вход которого  вл -.0 and fourth rounds of the inputs of the first block of OR elements, the output of which is connected to the information input of the evaluation register and to the first input of the second block of OR elements, the second input of which is ow -. 5 етс  информационным входом устройства, а выход соединен с информационным входом регистра параметров объекта, группа выходов которого св зана с п той группой входов первого блока элементов5 is the information input of the device, and the output is connected to the information input of the object parameter register, the output group of which is associated with the fifth group of inputs of the first block of elements 0 ИЛИ и с первой группой информационных входов блока оценки кода исправности, вход синхронизации которого Г1одключен к выходу второго блока элементов И, а втора  группа информационных входов и втора  группа входов второго блока элементов И соединены с группой выходов регистра оценки.0 OR and with the first group of information inputs of the health code evaluation unit, whose synchronization input G1 is connected to the output of the second block of elements AND, and the second group of information inputs and the second group of inputs of the second block of elements AND are connected to the group of outputs of the evaluation register. 2.Устройство по п. 1,0 т л и ч а ю щ е е с   тем, что блок контрол  результата содержит два элемента ИЛИ, четыре элемента И и нетыре триггера, нулевой и единичный входы второго триггера соединены соответственно с первым и вторым установочными входами блока, пр мые и инверсные выходы всех триггеров составл ют группу контрольных выходов блока группа входов синхронизации которого св зана с первыми входами всех элементов И, с первым входои второго элемента ИЛИ и с нулевыми2. The device according to p. 1.0 tl and ch and y with the fact that the control unit of the result contains two elements OR, four elements AND and four triggers, zero and single inputs of the second trigger connected respectively to the first and second installation the block inputs, direct and inverse outputs of all triggers make up the group of control outputs of the block; a group of synchronization inputs of which are associated with the first inputs of all AND elements, with the first inputs of the second OR element, and with zero 0 входами первого, третьего и четвертого триггеров, единичный вход первого триггера подключен к тактовому входу блока, группа входов результата соединена с входами первого элемента ИЛИ, выход которого св зан с вторыми входами первого и третьего элементов И. выходы которых подключены соответственно к единичным входам третьего и четвертого триггеров, пр мые выходы которых соответственно соединены с первыми входами второго и чет-, вертого элементов И, с вторым и третьим входами второго элемента ИЛИ и с индикационными выходами блока, выходы второго и четвертого элементов И св заны с0 inputs of the first, third and fourth triggers, the single input of the first trigger is connected to the clock input of the block, the group of result inputs is connected to the inputs of the first OR element, the output of which is connected to the second inputs of the first and third elements I. The outputs of which are connected respectively to the single inputs of the third and the fourth flip-flops, the direct outputs of which are respectively connected with the first inputs of the second and fourth elements of the AND, with the second and third inputs of the second element OR, and with the indicator outputs of the block, the output s of the second and fourth elements and are associated with 5 информационным выходамиблока, выход второго элемента ИЛИ подключен к управ- л ющему выходу блока.5 information outputs of the block, the output of the second element OR is connected to the control output of the block. З.Устройство по П.1, о т л и ч а ю щ е ес   тем, что блок управлени  содержит шифратор , регистр, узел элементов И, счётчик.H. The device according to Claim 1, of which is that the control block contains an encoder, a register, an AND node, and a counter. дешифратор, узел проверки контрольного кода, коммутатор, узел контрол  правильности переходов, два элемента ИЛW, три триггер1а, п ть элементов И, генератор импульсов и два последовательно соединенных .элемента задержки, выход второго элемента задержки св зан с единичным входом третьего триггера, нулевой вход которого служит входом запуска блока, пр мой выход подключен к единичному входу второго триггера, а инвер1сный выход- к первым входам первого и второго элементов ИЛИ, к входу первого элемента задержки , к одному из выходов группы выходов синхронизации блока, к управл ющему входу шифратора, к входу узла элементов И, к п е р в ы м у п ра в л  ю щим входам коммутато ра и узла контрол  правильности переходо.в, выход первого элемента задержки .соединен с вторым управл ющим входом коммутатора , выходы которого образуют группу выходов синхронизации блока и св заны с вторым управл ющим входом и с входом управлени  выдачей результата узла контрол  правильности переходов, информационный и индикационные выходы которого   в л  ютс  с ооТветствУ ю щ ими в Ыхода ми блока, перва  и втора  информационных входов подкл эчены к выходам счетчика и регистра, три входа синхрр.низации соединены с выходами п того, четвертого и третьего элементов И, треть  и четверта  группы информационных входов - с первой группой выходов узла проверки контрольного кода и с выходами соответствующих разр дов дешифратора, выход ошибки - с вторым входом второгоэлемента ИЛИ; третий вход KOTpJDOrO св зан с выходом QOOTветствую ,щего разр да дешифратора, а выход-с нулевым входом второго триггера, пр мой выход которого подключен к первым входам трётьего-п того элементов И, вторые входы которых соединены с выходами -генератора импульсов, выход первого элемента ИЛИ св зан с нулевым входом первого триггера, инверсный и пр мой выходы которого подключены к первым входам первого и второго элементов И, а единичный вход, второй вход первого эле-мента ИЛИ и вход шифратора соединены с соответствующими выходами узла проверки контрольного кода, группа выходов которого св зана с группой информационных входов коммутатора, а перва  и втора  группы входов У с группой информационных входов блока и с выходами дешифратора.decoder, control code verification node, switch, transition control node, two ILW elements, three flip-flops, five AND elements, a pulse generator and two series-connected delay elements, the output of the second delay element is connected to the single input of the third trigger, zero input which serves as a block start input, the direct output is connected to the single input of the second trigger, and the inverted output to the first inputs of the first and second OR elements, to the input of the first delay element, to one of the outputs of the group synchronization of the block, to the control input of the encoder, to the input of the node of the elements I, to the first and right inputs of the switch and the node controlling the correctness of the transition, the output of the first delay element. connected to the second control The switch input, the outputs of which form a group of synchronization outputs of the block and are associated with the second control input and with the control input of the output of the transition control node, whose information and indication outputs are connected with the corresponding ones in the inputs of the block, first and at The torus of information inputs is connected to the outputs of the counter and register, three inputs of syncnization are connected to the outputs of the fifth, fourth and third elements AND, the third and fourth groups of information inputs - with the first group of outputs of the check code control node and with the outputs of the corresponding decoder bits , error output - with the second input of the second element OR; the third input KOTpJDOrO is connected to the output QOOT, the corresponding bit of the decoder, and the output to the zero input of the second trigger, the direct output of which is connected to the first inputs of the third-fifth elements And, the second inputs of which are connected to the outputs of the pulse generator, the output of the first the OR element is connected to the zero input of the first trigger, the inverse and direct outputs of which are connected to the first inputs of the first and second elements AND, and the single input, the second input of the first element OR, and the input of the encoder are connected to the corresponding outputs of the test node the control code, the group of outputs of which is associated with the group of information inputs of the switch, and the first and second groups of inputs Y with the group of information inputs of the block and with the outputs of the decoder. информационные и управл ющий входы которого соединены соответственно с выходами счетчика и п того элемента И, счетный вход счетчика соединен с выходом первого.The information and control inputs of which are connected respectively to the outputs of the counter and the fifth element I, the counter input of the counter is connected to the output of the first one. элемента И, а вход обнулени  - с выходом узла элементов И, вход которого св зан с выходом второго элемента И, а группа входов; - с выходами регистра, информационный вход которого подключен к выходуAnd, and the zeroing input - with the output of the node of elements And, whose input is connected with the output of the second element And, and the group of inputs; - with register outputs whose information input is connected to the output шифратора, вторые входы первого и второго элементов И соединены с выходом третьего элемента И. the encoder, the second inputs of the first and second elements And connected to the output of the third element I. 4.Усгройство по п.З, отл и ча ю щеес   тем, что у;зел контрол  правильности переходов содержит четыре схемы эквивалентности , шесть элементов И, элемент , два Триггера, три элемента ИЛИ и элемент И-НЕ, выход которого соединен с4. The unit according to the item 3, excl and moreover that y, the control of the correctness of the transitions contains four equivalence schemes, six AND elements, an element, two Triggers, three OR elements and the NAND element, the output of which is connected to первЬ1М входом четвертого элемента И, первый и второй входы - с выходами второго и третьего элементов ИЛИ, а третий вход и первые входы первого-третьего элементов И- с первым входом синхронизацииThe first input of the fourth element is And, the first and second inputs are with the outputs of the second and third elements OR, and the third input and the first inputs of the first and third elements are And with the first synchronization input узла, вторые входы первого-третьего эле: ментов Й,св заны соответственно с выходамИ первой, второй и четвертой схемnode, the second inputs of the first and third ele: cops, are associated respectively with the outputs of the first, second and fourth circuits эквивалентности, первой, третьи и четвертой схем эквивалентности и второй, третьиequivalence, first, third and fourth equivalence schemes and second, third и четвертой схем эквивалентности, входы которыхобразуют первую и вторую группы информационных входов узла, выходы первого-третьего элементов И подключены к входам элемента ИЛ И-НЕ, выход которогр соединен с вторым входом четвертогр элемента И, выход которого св зан с единичным входом первого триггера, нулевой вход которого подключен к третьему входу синхронизации узла, а пр мой выход - кand the fourth equivalence schemes, the inputs of which form the first and second groups of information inputs of the node, the outputs of the first and third elements AND are connected to the inputs of the IL-AND-NOT element, the output of which is connected to the second input of the fourth element of the AND, whose output is connected to the single input of the first trigger, the zero input of which is connected to the third synchronization input of the node, and the direct output - to первому входу п того элемента И, второйthe first input of the first element And the second вход которого соединен с вторым входомthe input of which is connected to the second input синхронизации узла, а выход - с выходомnode synchronization, and exit - with exit ощибки узла и с единичным входом второгоnode errors and with a single input of the second триггера, нулевой вход которого св зан сa trigger whose zero input is associated with выходом первого элемента ИЛИ, а инверсный выход - с первым входом шестого элемента И, второй вход которого подключен к входу управлени  выдачей результата-узла, а выход и пр мой выход второго триггераthe output of the first element OR, and the inverse output with the first input of the sixth element AND, the second input of which is connected to the control input of the output of the node, and the output and direct output of the second trigger  вл ютс  информационным и двум  индикационными выходами узла,-группы входов второго и третьего элементов ИЛИ соединены с третьей и четвертой группами информационных входов узла, два входа первогоare informational and two indicator outputs of the node; groups of inputs of the second and third elements OR are connected to the third and fourth groups of information inputs of the node; two inputs of the first элемента ИЛИ служат первым и вторым уп равл ющими .входами узла., .fo p A fg Qr f, -00 f ai , 08 f 5 «-ЙС t,) f4 Ь . А,Ч. A,s X. fg . + Uo&a,,, + .,o+5:, - + Aj, 3 Аб ( Ag ,9 , A, ,A о(:;гацА 2 f л -ц 0 Z f-о 3 л-о 7 A 4 ,5 0 (У, to ,0 fn Ai8 «Xg aj+ta g f,&a - i.M C(o ;o2a,5 A fg a , 2o° othe OR element serves as the first and second control inputs of the node .fo p A fg Qr f, -00 f ai, 08 f 5 "-IC t,) f4 b. A, H A, s X. fg. + Uo & a ,,, +., O + 5 :, - + Aj, 3 Ab (Ag, 9, A, A, A o (:; gatsA 2 f l –c 0 Z f – o 3 l – o 7 A 4, 5 0 (Y, to, 0 fn Ai8 "Xg aj + ta gf, & a - iM C (o; o2a, 5 A fg a, 2o ° Таблица 2 2 2, ,5+о(в52(Уз 0,0 Table 2 2 2,, 5 + o (b52 (Oz 0.0 Набор микрооперацийA set of micro-operations N2№N2№ Со(1.21,5.10.12,35,38,104)Stock (1.21,5.10.12,35,38,104) С2(5.10) Ci(12)C5(40)C2 (5.10) Ci (12) C5 (40) Сз(12) Gi(34) Ci(5)Sz (12) Gi (34) Ci (5) Со{12) С7(6.30) С2(10) С2(5)Сз(5) CiCl2)Co {12) C7 (6.30) C2 (10) C2 (5) Cz (5) CiCl2) Сз(12) Ci(37) Ci(10) Со(5,12.35.38) С2(1). Ci(2.3)Cz (12) Ci (37) Ci (10) Co (5.12.35.38) C2 (1). Ci (2.3) C2(2)C2(10)Ci(5) ез(12) Ci(34) Со(5)C2 (2) C2 (10) Ci (5) Ez (12) Ci (34) Co (5) Сз(12)С1(5) С2(3) Ci(5) Со(12)Sz (12) C1 (5) C2 (3) Ci (5) Co (12) СтСб.ЗО) С2С10) Сз(5) Ci(12) Со(104) 02(1,12,36,39,105) CQ(10)C2(1)Gi(2.3)StSb.ZO) S2S10) Sz (5) Ci (12) Co (104) 02 (1.12,36,39,105) CQ (10) C2 (1) Gi (2.3) C2{3)Ci(10)C2 {3) Ci (10) Таблица 3Table 3 СодержаниеContent Установка исходного состо ни Setting the initial state Получение промежуточного, результатаGetting intermediate, result Проверка промежуточного результатаCheck intermediate result Обнуление регистра рез-таReset register reset Получение рез-та проверкиReceiving a checkout Проверка рез-та и прием кода объектаChecking the result and receiving the object code Запись первого адреса ТФН в 1ПЗУ2 и Write the first address TFN in 1PZU2 and ПЗУЗ иуст. исх. сост. Рг05. РгР12. БК15IZuz iust. ex. status Pr05. PrP12. BK15 Считывание 1ПЗУ2Read 1PZU2 Формирование aiFormation ai Перепись РгР12-Рг05Census PrP12-Pr05 Считывание 2ПЗУЗ и запись Рг05Reading 2PRUS and writing Pr05 . Получение результата. Getting the result Выдача результата Установка исх. сост. РгПОЮ и записьIssuance of the result Installation Ref. status PRU and record кода счетчика на РгПЗУ Считывание 2ПЗУЗ и запись РгПОЮcounter code on the RgPZU Read 2PZUZZ and write RgPU Продолжение табл, 3Continued tabl, 3 Та бЛи ца 4That is 4 Таблица 5Table 5 Таблица бTable b Таблица 7Table 7 Таблица 8Table 8 Т а б лица 9T a b faces 9 Табл и ц а 10Table 10 Фиг.22 (Конеи(Horses фигЛfigl (( ГЛУ) JGLU) J ct otfCfjct otfCfj AIBAIB фиг.55 65 счетный режип (Cif)65 Counted Direction (Cif) Фиг.ВFIG. B Фиг. 9FIG. 9 113113 тt 115115 9u.lO9u.lO XX ШФШShFSh -/I- / I ti .Гоti .go 125125 MM Фиг. 11FIG. eleven Фцг. 1ZFzg 1Z СоСгОуCoA Фuг.Phew
SU894773726A 1989-12-25 1989-12-25 Device for localizing failed units and members SU1709351A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894773726A SU1709351A1 (en) 1989-12-25 1989-12-25 Device for localizing failed units and members

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894773726A SU1709351A1 (en) 1989-12-25 1989-12-25 Device for localizing failed units and members

Publications (1)

Publication Number Publication Date
SU1709351A1 true SU1709351A1 (en) 1992-01-30

Family

ID=21487017

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894773726A SU1709351A1 (en) 1989-12-25 1989-12-25 Device for localizing failed units and members

Country Status (1)

Country Link
SU (1) SU1709351A1 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013049524A1 (en) * 2011-09-30 2013-04-04 Advanced Analogic Technologies, Inc. Low cost led driver with integral dimming capability
US9210753B2 (en) 2011-12-08 2015-12-08 Advanced Analogic Technologies, Inc. Serial lighting interface with embedded feedback
US9351364B2 (en) 2011-10-24 2016-05-24 Advanced Analogic Technologies Incorporated Low cost LED driver with improved serial bus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 220636. кл. G 06 F 15/46. 1968.Авторское свидетельство СССР NJ 1309042. кл. G 06 F 15/46., 1987. *

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9232587B2 (en) 2011-09-30 2016-01-05 Advanced Analogic Technologies, Inc. Low cost LED driver with integral dimming capability
US8933634B2 (en) 2011-09-30 2015-01-13 Advanced Analogic Technologies Incorporated Low cost LED driver with integral dimming capability
US8947407B2 (en) 2011-09-30 2015-02-03 Advanced Analogic Technologies Incorporated Low cost LED driver with integral dimming capability
US8952619B2 (en) 2011-09-30 2015-02-10 Advanced Analogic Technologies Incorporated Low cost LED driver with integral dimming capability
WO2013049524A1 (en) * 2011-09-30 2013-04-04 Advanced Analogic Technologies, Inc. Low cost led driver with integral dimming capability
US9609708B2 (en) 2011-09-30 2017-03-28 Advanced Analogic Technologies Incorporated Low cost LED driver with integral dimming capability
US9351364B2 (en) 2011-10-24 2016-05-24 Advanced Analogic Technologies Incorporated Low cost LED driver with improved serial bus
US9723244B2 (en) 2011-10-24 2017-08-01 Advanced Analogic Technologies Incorporated Low cost LED driver with improved serial bus
US9210753B2 (en) 2011-12-08 2015-12-08 Advanced Analogic Technologies, Inc. Serial lighting interface with embedded feedback
US9220139B2 (en) 2011-12-08 2015-12-22 Advanced Analogic Technologies Incorporated Serial lighting interface with embedded feedback
US9288861B2 (en) 2011-12-08 2016-03-15 Advanced Analogic Technologies Incorporated Serial lighting interface with embedded feedback
US9295123B2 (en) 2011-12-08 2016-03-22 Advanced Analogic Technologies Incorporated Serial lighting interface with embedded feedback
US9622310B2 (en) 2011-12-08 2017-04-11 Advanced Analogic Technologies Incorporated Serial lighting interface with embedded feedback

Similar Documents

Publication Publication Date Title
US4996688A (en) Fault capture/fault injection system
US4084262A (en) Digital monitor having memory readout by the monitored system
JPS5852259B2 (en) Koshiyoushindanhouhou Oyobi Souchi
US4866713A (en) Operational function checking method and device for microprocessors
SU1709351A1 (en) Device for localizing failed units and members
US4507784A (en) Data processing systems
EP0102150B1 (en) Data processing system with diagnosis function
US4471484A (en) Self verifying logic system
EP0028091A1 (en) Fault detection in integrated circuit chips and in circuit cards and systems including such chips
US5541936A (en) Diagnostic circuit
CA1260572A (en) Diagnostic method for addressing arrangement verification
SU1180888A1 (en) Microprogram control device
SU1160414A1 (en) Device for checking logic units
SU370629A1 (en) DEVICE FOR AUTOMATIC VERIFICATION OF CONVERTERS "ANGLE - CODE"
SU955072A1 (en) Logic circuit functioning checking device
SU1408438A1 (en) Device for test check of processor
SU1656537A1 (en) Device to monitor decoder
SU1071978A1 (en) Device for logic unit diagnostics
SU1341665A1 (en) Device for checking service life of technical system
SU1300479A1 (en) Device for checking program run
SU1383368A1 (en) Device for checking digital units
SU1091166A1 (en) Device for making diagnostic check of digital switching network with memory
SU1432463A1 (en) Device for checking diagnostics of radio-electronic equipment
RU2066879C1 (en) Device for calculation of two-dimensional discrete fourier transform
SU1072102A1 (en) Analog-storage with self-check