SU1665513A1 - Pulse sequence converter - Google Patents

Pulse sequence converter Download PDF

Info

Publication number
SU1665513A1
SU1665513A1 SU884626045A SU4626045A SU1665513A1 SU 1665513 A1 SU1665513 A1 SU 1665513A1 SU 884626045 A SU884626045 A SU 884626045A SU 4626045 A SU4626045 A SU 4626045A SU 1665513 A1 SU1665513 A1 SU 1665513A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
key
trigger
pulses
Prior art date
Application number
SU884626045A
Other languages
Russian (ru)
Inventor
Вячеслав Васильевич Плешаков
Павел Николаевич Овсянников
Original Assignee
Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова filed Critical Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова
Priority to SU884626045A priority Critical patent/SU1665513A1/en
Application granted granted Critical
Publication of SU1665513A1 publication Critical patent/SU1665513A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в автоматике, вычислительной технике и телемеханике. Цель изобретени  - обеспечение возможности формировани  дополнительной последовательности импульсов с линейной зависимостью количества импульсов в пачке от управл ющего напр жени . Устройство содержит входную шину 1, счетчик 2 импульсов, цифро-аналоговый преобразователь 3, компаратор 4 напр жени , источник 5 управл ющего напр жени , первый и второй ключи 6 и 7, первый и второй триггеры 8 и 9, третий ключ 10, первую и вторую выходные шины 11 и 12. Дл  достижени  цели в устройство введены второй триггер 9, третий ключ 10 и втора  выходна  шина 12. 1 ил.The invention relates to a pulse technique and can be used in automation, computing and telemechanics. The purpose of the invention is to provide the possibility of forming an additional sequence of pulses with a linear dependence of the number of pulses in a packet on the control voltage. The device contains an input bus 1, a pulse counter 2, a digital-to-analog converter 3, a voltage comparator 4, a control voltage source 5, the first and second keys 6 and 7, the first and second triggers 8 and 9, the third key 10, first and the second output tires 11 and 12. To achieve the goal, the second trigger 9, the third key 10, and the second output bus 12 are entered into the device. 1 Il.

Description

Изобретение относится к импульсной технике и может быть использовано в автоматике, вычислительной технике и телемеханике.The invention relates to a pulse technique and can be used in automation, computer engineering and telemechanics.

Цель изобретения - расширение функциональных возможностей путем формирования дополнительной последовательности импульсов с линейной зависимостью количества импульсов в пачке от управляющего напряжения.The purpose of the invention is the expansion of functionality by forming an additional sequence of pulses with a linear dependence of the number of pulses in the packet on the control voltage.

Устройство содержит входную шину 1, счетчик 2 импульсов, цифроаналоговый преобразователь 3, компаратор 4 напряжений, источник 5 управляющего напряжения, первый 6 и второй 7 ключи, первый 8 и второй 9 триггеры, третий ключ 10, первую 11 и вторую 12 выходные шины.The device comprises an input bus 1, a pulse counter 2, a digital-to-analog converter 3, a voltage comparator 4, a control voltage source 5, first 6 and second 7 keys, first 8 and second 9 triggers, third key 10, first 11 and second 12 output buses.

На чертеже показана структурно-электрическая схема устройства.The drawing shows a structural electrical diagram of the device.

Устройство работает следующим образом.The device operates as follows.

Входная последовательность импульсов по входной шине 1 поступает на счетчик 2, ключи 6 и 10. Через ключи 6 и 10 импульсы поступают на выходные шины 11 и 12 соответственно. Счетчик 2 считает количество поступающих импульсов. В цифроаналоговом преобразователе 3 происходит преобразование двоичного числа, поступившего в счетчик 2, в пропорциональное напряжение. Напряжение с выхода цифроаналогового преобразователя 3 поступает на компаратор 4, где сравнивается с напряжением источника 5 управляющего напряжения и при совпадении на выходе появляется импульс напряжения. Данный импульс перебрасывает триггер 9 в другое состояние, в результате ключ 10 закрывается и импульсы на выход 12 не поступают. Через закрытый ключ 7 данный импульс не проходит. Поэтому входная последовательность импульсов через открытый ключ 6 продолжает поступать на выход 11, а счетчик 2 продолжает считать до заполнения. При переполнении счетчика 2 с него выдается сигнал переполнения на установку триггера 8 по входу 1 установки в единичное состояние, а сам счетчик'2 обнуляется. Сигналом с триггера 8 ключ 6 закрывается, а ключ 7открывается. Продолжающие поступать входные импульсы считаются счетчиком 2 сначала и на выходы 11 и 12 через закрытые ключи 6 и 10 они не проходят. Это соответствует отсутствию импульсов на выходе устройства. Счетчик 2 заполняется до совпадения напряжений на компараторе 4 от цифроаналогового преобразователя 3 и источника 5 управляющего напряжения. При совпадении на выходе компаратора 4 появляется импульс напряжения, который устанавливает триггер 9 и через открытый ключ 7 триггер 8 в исходное О состояние, а также обнуляет счетчик 2, поступая на ( вход установки 0. Сигнал с триггера 8 открывает ключ 6 и закрывает ключ 7, а сигнал с триггераЭ открывает ключ 10. Схема возвратилась в исходное состояние, и цикл работы начинается сначала.The input sequence of pulses on the input bus 1 goes to the counter 2, keys 6 and 10. Through the keys 6 and 10, the pulses arrive at the output buses 11 and 12, respectively. Counter 2 counts the number of incoming pulses. In the digital-to-analog converter 3, the binary number received in the counter 2 is converted to a proportional voltage. The voltage from the output of the digital-to-analog converter 3 is supplied to the comparator 4, where it is compared with the voltage of the source 5 of the control voltage and when the output matches, a voltage pulse appears. This pulse transfers the trigger 9 to another state, as a result, the key 10 is closed and the pulses do not arrive at the output 12. Through private key 7, this pulse does not pass. Therefore, the input pulse sequence through the public key 6 continues to flow to output 11, and the counter 2 continues to count until it is full. When counter 2 overflows, an overflow signal is issued from it to set trigger 8 at the input 1 of the installation to a single state, and counter'2 itself is reset. The signal from the trigger 8, the key 6 is closed, and the key 7 is opened. The input pulses that continue to be received are considered counter 2 first, and they do not pass to the outputs 11 and 12 through the private keys 6 and 10. This corresponds to the absence of pulses at the output of the device. The counter 2 is filled until the voltage coincides on the comparator 4 from the digital-to-analog converter 3 and the source 5 of the control voltage. If the output of the comparator 4 matches, a voltage pulse appears, which sets the trigger 9 and, via the public key 7, the trigger 8 to the initial О state, and also sets the counter 2 to zero (entering the setting 0. The signal from the trigger 8 opens the key 6 and closes the key 7 , and the signal from the trigger E opens the key 10. The circuit has returned to its original state, and the work cycle starts again.

Таким образом, на выходе 11 формируются пачки импульсов, промежутки времени между которыми определяются управляющим напряжением. В тоже время на выходе 12 формируются пачки импульсов, количество импульсов в которых изменяется и определяется также управляющим напряжением.Thus, at the output 11, bursts of pulses are formed, the time intervals between which are determined by the control voltage. At the same time, pulse packets are formed at the output 12, the number of pulses in which varies and is also determined by the control voltage.

Claims (1)

Формула изобретенияClaim Преобразователь последовательности импульсов, содержащий входную шину, счетчик импульсов, цифроаналоговый преобразователь, компаратор напряжений, источник управляющего напряжения, первый и второй ключи, первый триггер, первую выходную шину, соединенную с выходом первого ключа, вход которого соединен с входной шиной, а управляющий вход - с инверсным выходом первого триггера, прямой выход которого соединен с управляющим входом второго ключа, вход синхронизации - с выходом второго ключа и входом установки нуля счетчика импульсов, а вход установки единицы - с выходом переполнения счетчика импульсов, информационные выходы которого соединены с входами цифроаналогового преобразователя, выход которого соединен с первым входом компаратора напряжений, второй вход которого соединен с источником управляющего напряжения, а выход - с входом второго ключа, отличающийся тем, что, с целью обеспечения возможности формирования дополнительной последовательности импульсов с линейной зависимостью количества импульсов в пачке от управляющего напряжения, в него введены третий ключ, второй триггер и вторая выходная шина, соединенная с выходом третьего ключа, вход которого соединен с входной шиной и входом синхронизации счетчика импульсов, а управляющий вход - с инверсным выходом второго триггера, вход синхронизации которого соединен с входом второго ключа.Pulse sequence converter containing input bus, pulse counter, digital-analog converter, voltage comparator, control voltage source, first and second keys, first trigger, first output bus connected to the output of the first key whose input is connected to the input bus, and control input with the inverse output of the first trigger, the direct output of which is connected to the control input of the second key, the synchronization input to the output of the second key and the zero input of the pulse counter, and the input The unit is installed with a pulse counter overflow output, the information outputs of which are connected to the inputs of a digital-to-analog converter, the output of which is connected to the first input of a voltage comparator, the second input of which is connected to a source of control voltage, and that the purpose of providing the possibility of forming an additional sequence of pulses with a linear dependence of the number of pulses in a bundle on the control voltage, a third key has been entered into it, second trigger and the second output bus connected to the output of the third key, the input of which is connected to the input bus and the synchronization input of the pulse counter, and the control input with the inverse output of the second trigger, the synchronization input of which is connected to the input of the second key.
SU884626045A 1988-12-26 1988-12-26 Pulse sequence converter SU1665513A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884626045A SU1665513A1 (en) 1988-12-26 1988-12-26 Pulse sequence converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884626045A SU1665513A1 (en) 1988-12-26 1988-12-26 Pulse sequence converter

Publications (1)

Publication Number Publication Date
SU1665513A1 true SU1665513A1 (en) 1991-07-23

Family

ID=21417711

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884626045A SU1665513A1 (en) 1988-12-26 1988-12-26 Pulse sequence converter

Country Status (1)

Country Link
SU (1) SU1665513A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Мг 817993, кл Н 03 К 3/64, 07.05.79. Авторское свидетельство СССР Ms 411651, кл, НОЗ К 25/00, 09.12.71, *

Similar Documents

Publication Publication Date Title
SU1665513A1 (en) Pulse sequence converter
SU1195428A1 (en) Device for generating pulse trains
SU1022149A2 (en) Device for comparing numbers
SU951711A1 (en) Pulse train frequency digital divider
SU1714802A1 (en) Distributor
SU1633529A1 (en) Device for majority sampling of asynchronous signals
SU723556A1 (en) Information input arrangement
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU756632A1 (en) Binary code-to-time interval converter
SU853814A1 (en) Device for monitoring pulse distributor
SU1631536A1 (en) Information input device
SU1420653A1 (en) Pulse synchronizing device
SU1193658A1 (en) Device for comparing binary numbers
SU1305701A1 (en) Device for simulating the queueing systems
SU1273923A1 (en) Generator of pulses with random duration
SU1406735A1 (en) Pulse generator
SU746949A1 (en) Pulse counter
SU1150737A2 (en) Pulse sequence generator
SU1208548A1 (en) Information input device
SU1465997A1 (en) High-voltage switch
SU1562914A1 (en) Multichannel device for connection of subscribers to common trunk
SU1397936A2 (en) Device for combination searching
SU819969A2 (en) Multifunction counting device
SU595732A1 (en) Arrangement for adding and subtracting numbers in pulse-position form
SU809533A1 (en) Pulse train-to-single square pulse converter