SU1465997A1 - High-voltage switch - Google Patents

High-voltage switch Download PDF

Info

Publication number
SU1465997A1
SU1465997A1 SU874263983A SU4263983A SU1465997A1 SU 1465997 A1 SU1465997 A1 SU 1465997A1 SU 874263983 A SU874263983 A SU 874263983A SU 4263983 A SU4263983 A SU 4263983A SU 1465997 A1 SU1465997 A1 SU 1465997A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
cell
input
bit cell
bus
Prior art date
Application number
SU874263983A
Other languages
Russian (ru)
Inventor
Виктор Ильич Варшавский
Алексей Юрьевич Кондратьев
Наталья Михайловна Кравченко
Борис Соломонович Цирлин
Original Assignee
Ленинградский Электротехнический Институт Им..В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Электротехнический Институт Им..В.И.Ульянова (Ленина) filed Critical Ленинградский Электротехнический Институт Им..В.И.Ульянова (Ленина)
Priority to SU874263983A priority Critical patent/SU1465997A1/en
Application granted granted Critical
Publication of SU1465997A1 publication Critical patent/SU1465997A1/en

Links

Landscapes

  • Electronic Switches (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах i формировани  последовательности сиг- налов. Целью изобретени   вл етс  упрощение устройства и повышение его быстродействи  за счет использовани  в цепи обратной св зи разр дной  чейки МДП-транзисторов и асинхронного режима его переключени . Цель достигаетс  путем введени  в устройство, содержащее в каждой разр дной  чейке 1 элемент ШЖ-НЕ 2 и инвертор 3, дополнительно НЦП-транзистора 4, включенного между информационной шиной 6 разр дной  чейки 1 и входной управл ющей шиной 7, котора  в свою очередь соединена с выходной управл ющей шиной 5 последующей разр дной  чейки. 1 ил. а S (ЛThe invention relates to automation and computer technology and can be used in devices i forming a sequence of signals. The aim of the invention is to simplify the device and increase its speed due to the use in the feedback circuit of a discharge cell of MOS transistors and asynchronous switching mode. The goal is achieved by introducing into the device containing, in each bit cell 1, an element SHJ-NOT 2 and an inverter 3, additionally an NCP-transistor 4 connected between the information bus 6 of the discharge cell 1 and the input control bus 7, which in turn is connected with the output control bus 5 of the next bit cell. 1 il. and S (L

Description

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах формирования последовательностей сигналов.The invention relates to automation and computer technology and can be used in devices for generating sequences of signals.

Цель изобретения - упрощение устройства и повышение его быстродействия за счет использования в цепи обратной связи разрядной ячейки, выполненной на логических элементах ИЛИ-НЕ, МЦП-транзистора и асинхронного режима его переключения.The purpose of the invention is to simplify the device and increase its speed due to the use in the feedback circuit of the discharge cell, made on the logic elements OR-NOT, MCP transistor and asynchronous mode of switching.

На чертеже приведена принципиальная схема асинхронного распределителя на три разряда.The drawing shows a schematic diagram of an asynchronous distributor for three digits.

Устройство содержит в каждой разрядной ячейке 1 два инвертирующих логических элемента: элемент ИЛИ-НЕ 2 и инвертор 3, а также МЦП-транзистор 4.The device contains in each bit cell 1 two inverting logic elements: an OR-NOT 2 element and an inverter 3, as well as an MCP transistor 4.

Выход элемента ИЛИ-НЕ 2 соединен с входом инвертора 3, затвором МДПтранзистора 4 и с выходной управляющей шиной 5.The output of the OR-NOT 2 element is connected to the input of the inverter 3, the gate of the MOS transistor 4 and with the output control bus 5.

Первый вход элемента ИЛИ-НЕ 2 соединен с входной информационной шиной 6 и со стоком МЦП-транзист.ора 4, исток которого соединен с входной управляющей шиной 7 той же ячейки и с вторым входом элемента ИЛИ-НЕ 2. Выход инвертора 3'подключен к выходной информационной шине 8 разряд• ной ячейки 1.The first input of the OR-NOT 2 element is connected to the input information bus 6 and to the drain of the MSC transistor 4, the source of which is connected to the input control bus 7 of the same cell and to the second input of the OR-NOT 2. The inverter 3 output is connected to output information bus 8 bit • cell 1.

Выходная информационная шина 8 разрядной ячейки 1 соединена с входной информационной тиной 6 последующей разрядной ячейки, а входная управляющая шина 7 соединена с выходной управляющей шиной 5 той же последующей разрядной ячейкиThe output information bus 8 of the bit cell 1 is connected to the input information bus 6 of the subsequent bit cell, and the input control bus 7 is connected to the output control bus 5 of the same subsequent bit cell

Асинхронный распределитель работает следующим образом.Asynchronous distributor operates as follows.

В исходном состоянии разрядной ячейки 1 на выходе элемента ИЛИ-НЕ 2 имеется нулевой логический уровень, а на выходе инвертора 3 ·- единичный, МДП-транзистор 4 находится в закрытом состоянии. В асинхронном распределителе установка (£-1)~й разрядной ячейки 1 производится подачей нулевого логического уровня на информационную входную шину 6. При этом на выходе элемента ИЛИ-НЕ 2 появится единичный логический уровень, который открывает МДП-транзистор 4 этой разрядной ячейки и вызывает появление нулевого логического уровня на выходе инвертора 3. Открытый МДП-транзис тор 4 закооачивает входные шины 6 и 7 (1-1)-й разрядной ячейки 1 и поэтому на шинах 6 и 7 нулевой логический уровень сохранится до тех пор, пока хотя бы на одной из.выходных шин: 8 (1-2)-й разрядной ячейки или 5 i-й разрядной ячейки имеется нулевой логический уровень. Если в результате установки i-й разрядной ячейки и сброса (1-2)-й разрядной ячейки на шинах 8 (1-2)-й и 5 i-й разрядных ячеек появится единичный логический уровень, то происходит сброс (1-1)-й разрядной ячейки: на выходе элемента ИЛИ-НЕ 2 появляется нулевой логический уровень, МДП-транзистор 4 переходит в закрытое состояние, на выходе инвертора 3 появляется единичный логический уровень.In the initial state of the discharge cell 1, the output of the OR-NOT 2 element has a zero logic level, and the output of the inverter 3 · is a single logic level, the MOS transistor 4 is in the closed state. In the asynchronous distributor, the installation of the (£ -1) ~ th bit cell 1 is done by applying a zero logic level to the information input bus 6. At the same time, at the output of the OR-NOT 2 element, a single logic level will appear, which opens the MOS transistor 4 of this bit cell and calls the appearance of a zero logic level at the output of the inverter 3. An open MIS transformer 4 disables the input buses of the 6th and 7th (1-1) -th bit cells 1 and therefore on buses 6 and 7 the zero logic level is maintained until at least at one of the output tires: 8 (1 The 2nd) -th bit cell or 5th i-bit cell has a zero logic level. If as a result of installation of the i-th bit cell and reset of the (1-2) -th bit cell on the buses of the 8 (1-2) and 5 i-th bit cells, a single logical level appears, then a reset (1-1) -th bit cell: at the output of the OR-NOT 2 element, a zero logic level appears, the MOS transistor 4 goes into a closed state, a single logic level appears at the output of the inverter 3.

При этом до тех пор, пока в i-й ячейке на шине 5 имеется единичный логический уровень, (х-1)-я разрядная ячейка не может быть установлена: на выходе элемента ИЛИ-НЕ 2 этой разрядной ячейки нулевой логический уровень будет сохраняться вне зависимости от значения сигнала на шине 6.Moreover, until the i-th cell on bus 5 has a single logical level, the (x-1) -th bit cell cannot be installed: at the output of the OR-NOT 2 element of this bit cell, the zero logic level will be stored outside depending on the signal value on the bus 6.

Таким образом, повторная установка (1-1)-й разрядной ячейки Д осуществляется лишь после того, как i-я разрядная, ячейка 1' окажется в. исходном состоянии. Следовательно, 'при повторной инициации работы асинхронного рапределителя до того, как завершится предыдущий цикл его работы, последующая волна установок ячеек не достигнет предыдущей, так как между ними всегда будет находиться одна .ячейка в исходном состоянии, что обеспечивает правильное функционирование распределителя в мультипрограммном режиме.Thus, the reinstallation of the (1-1) -th bit cell D is carried out only after the i-th bit cell 1 'is in. initial condition. Therefore, when re-initiating the operation of the asynchronous distributor before the previous cycle of its operation is completed, the subsequent wave of cell installations will not reach the previous one, since there will always be one cell in the initial state between them, which ensures the correct operation of the distributor in multiprogram mode.

Положительный эффект в устройстве достигается за счет использования всего лишь двух простейших логических элементов и одного МДП-транзистора на разряд и сокращения числа связей между ячейками. При этом повышение быстродействия обусловлено уменьшением числа логических элементов в цепях переключения и упрощением самих логических элементов.A positive effect in the device is achieved through the use of only two simplest logic elements and one MOS transistor per discharge and a reduction in the number of connections between cells. The increase in performance is due to a decrease in the number of logic elements in the switching circuits and a simplification of the logic elements themselves.

Claims (1)

Формула изобретения Асинхронный распределитель, содержащий разрядные ячейки, каждая из которых содержит два инвертирую3 щих логических элемента, причем выход первого подключен к входу второго, а информационная выходная шина и управляющая входная' шина разрядной ячейки подключены соответственно к информационной входной и управляющей выходной шинам последующей разрядной ячейки, отличающийся тем, что, с целью упрощения и повышения быстродействия, в каждую разрядную ячейку введен МДП-транзистор, первый инвертирующий логический эле мент выполнен в виде элемента ИЛИ-НЕ, а второй - в виде инвертора, причем входы элемента ИЛИ-НЕ, между которы5 ми включен МЛП-транзистор, соединены соответственно с входной информационной и входной управляющей шинами разрядной ячейки, выход элемента ИЛИ-НЕ соединен с затвором МДП-транЮ зистора и с управляющей выходной шиной разрядной ячейки, а выход инвертора соединен с информационной выходной шиной разрядной ячейки.SUMMARY OF THE INVENTION An asynchronous distributor containing bit cells, each of which contains two inverting logic elements, the output of the first being connected to the input of the second, and the information output bus and the control input bus of the bit cell connected respectively to the information input and control output buses of the subsequent bit cell , characterized in that, in order to simplify and improve performance, an MOS transistor, the first inverting logic element, is introduced into each bit cell Execute a OR-NO element, and the second - in the form of an inverter, the inputs of OR-NO element, between which 5 mi included MLP transistor are respectively connected with the input information and the input control tires discharge cell, the output of OR-NO element is connected to the gate of the MIS transistor of the resistor and with the control output bus of the discharge cell, and the output of the inverter is connected to the information output bus of the discharge cell.
SU874263983A 1987-06-16 1987-06-16 High-voltage switch SU1465997A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874263983A SU1465997A1 (en) 1987-06-16 1987-06-16 High-voltage switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874263983A SU1465997A1 (en) 1987-06-16 1987-06-16 High-voltage switch

Publications (1)

Publication Number Publication Date
SU1465997A1 true SU1465997A1 (en) 1989-03-15

Family

ID=21311644

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874263983A SU1465997A1 (en) 1987-06-16 1987-06-16 High-voltage switch

Country Status (1)

Country Link
SU (1) SU1465997A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 416868, кл. Н 03 К 17/62,21.08.72. Авторское свидетельство СССР № 1064461, кл. Н 03 К 17/00, 19.05.82. *

Similar Documents

Publication Publication Date Title
KR100294997B1 (en) Logic circuit
JPS587931A (en) Pla device
US4661728A (en) Programmable logic array circuit
KR850008567A (en) Semiconductor integrated circuit
SU1465997A1 (en) High-voltage switch
GB2121254A (en) Data bus precharging circuits
US5966407A (en) Bus driving system and integrated circuit device using the same
US4565934A (en) Dynamic clocking system using six clocks to achieve six delays
SU1285534A1 (en) Storage based on complementary insulated-gate field-effect transistors
CA1187616A (en) Single chip microcomputer
SU1026291A1 (en) Mds-transistor t-flip-flop
SU1188737A1 (en) Device for generating addresses
SU1491308A1 (en) Pulsed gate with control signal storage
SU1587593A1 (en) Mis-transistor-base parallel asynchronous register
SU394922A1 (en) N-STABLE ASYNCHRONOUS TRIGGER
SU1465911A1 (en) Memory device
SU1624530A1 (en) Parallel asynchronous register
SU1624532A1 (en) D flip-flop
SU1615807A1 (en) Igfet-transistor parallel asynchronous register
SU416868A1 (en)
SU1166111A1 (en) Device for connecting information sources with changeable priorities to bus
SU1192135A1 (en) Switching device
SU1458968A1 (en) Asynchronous distributor
SU970652A1 (en) Injection d-flip-flop
SU1196952A1 (en) Read-only memory