SU1661973A2 - Blocking generator - Google Patents

Blocking generator Download PDF

Info

Publication number
SU1661973A2
SU1661973A2 SU894659094A SU4659094A SU1661973A2 SU 1661973 A2 SU1661973 A2 SU 1661973A2 SU 894659094 A SU894659094 A SU 894659094A SU 4659094 A SU4659094 A SU 4659094A SU 1661973 A2 SU1661973 A2 SU 1661973A2
Authority
SU
USSR - Soviet Union
Prior art keywords
keys
control
circuit
delay line
capacitor
Prior art date
Application number
SU894659094A
Other languages
Russian (ru)
Inventor
Вячеслав Яковлевич Климов
Original Assignee
Войсковая Часть 33872
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 33872 filed Critical Войсковая Часть 33872
Priority to SU894659094A priority Critical patent/SU1661973A2/en
Application granted granted Critical
Publication of SU1661973A2 publication Critical patent/SU1661973A2/en

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в качестве генератора тактовых импульсов цифровых устройств. Цель изобретени  - расширение области применени . Блокинг-генератор содержит транзистор 2, включенный по схеме с общим эмиттером, охваченный цепью коллекторно-базовой положительной обратной св зи, врем задающую RC-цепь, включенную между шинами 7, 8 источника питани . Параллельно конденсатору 1 врем задающей RC-цепи включены последовательно соединенные управл ющие ключи 11-1...1-N, на которые сигналы управлени  поступают с цифрового регистра 9, разрешающие ключи 12-1...12-N, сигналы управлени  на которые поступают с обмотки трансформатора 6 через линию 10 задержки, и двухполюсники 13-1...13-N с вольтамперными характеристиками, соответствующими вольтамперным характеристикам стабилитронов, что обеспечивает изменение длительности паузы и, как следствие, периода формируемых импульсов. 1 ил.The invention relates to a pulse technique and can be used as a clock generator of digital devices. The purpose of the invention is to expand the scope. The blocking generator contains a transistor 2 connected in a circuit with a common emitter, covered by a collector-base positive feedback circuit, a time setting RC circuit connected between buses 7, 8 of the power supply. Parallel to the capacitor 1, the time of the driving RC circuit is connected in series with the control keys 11-1 ... 1-N, to which the control signals are received from digital register 9, enabling keys 12-1 ... 12-N, the control signals to which come from the transformer winding 6 through the delay line 10, and two-terminal 13-1 ... 13-N with current-voltage characteristics corresponding to the current-voltage characteristics of the zener diodes, which provides a change in the duration of the pause and, as a result, the period of the generated pulses. 1 il.

Description

Изобретение относитс  к импульсной технике, может использоватьс  в качестве генератора тактовых импульсов цифровых устройств и  вл етс  усовершенствованием изобретени  по авт.св. Мг 771854.The invention relates to a pulse technique, can be used as a generator of clock pulses of digital devices and is an improvement of the invention according to the author. Mg 771854.

Цель изобретени  - расширение области применени  путем обеспечени  цифрового управлени  периодом следовани  формируемых импульсов за счет изменени  длительности паузы между импульсами.The purpose of the invention is to expand the field of application by providing digital control over the follow-up period of the generated pulses by changing the duration of the pause between pulses.

На чертеже представлена функциональна  схема управл емого блокинг-генерато- ра.The drawing shows the functional diagram of the controlled blocking generator.

Блокинг-генератор содержит врем за- дающей конденсатор 1, первый 2 и второй 3 транзисторы, первый 4 и второй 5 резисторы и трансформатор 6, перва  обмотка которого соединена началом с коллектором транзистора 2, а концом - шиной 7 источника питани , причем начало второй обмотки соединено через конденсатор 1 с общей шиной 8 и через резистор 4 с шиной 7, а конец второй обмотки непосредственно подключен к коллектору и через резистор 5 к базе транзистора 3, эмиттер которого соединен с базой транзистора 2, подключенного эмиттером к общей шине, цифровой регистр 9, линию 10 задержки, N управл ющих ключей 11-11...11-N, N разрешающих ключей 12-1,,..,12-N и N двухполюсников 13- 1,.,.,13-N с воль амперными характеристиками , соответствующими вольтамперными характеристикам стабилитронов, причем управл ющие входы каждого п-го из N управл ющих ключей 11-1,...,11-N соединены с соответствующими n-ми выходами цифрового регистра 9, а управл ющие входы всех N разрешающих ключей 12-1,...,12-N объединены и соединены с выходом линии 10 задержки, вход которой подключен к началу дополнительной обмотки трансформатора 6, причем конец этой обмотки соединен с общей шиной, входы N двухполюсников 13-113-N объединены и соединены с началом второй обмотки трансформатора 6, а выход каждого n-го из N двухполюсников 13-1.,....13-N соединен с сигнальным входом соответствующего n-го из N разрешающих ключей 12-1,.,.,12-N, при этом выход каждого n-го из N разрешающих ключей 12- 1,.,.,12-N соединен с сигнальным входом соответствующего n-го из N управл ющих ключей 11-1,...,11-М, а выходы всех N управл ющих ключей 11-1,...,11-N объединены и соединены с общей шиной 8, причем лини  10 задержки задерживает сигнал на врем , равное длительности формируемого блокинг-генератором импульса.The blocking generator contains the supply capacitor 1, the first 2 and second 3 transistors, the first 4 and second 5 resistors and a transformer 6, the first winding of which is connected to the collector of the transistor 2, and the end to the power supply bus 7, and the beginning of the second winding connected through a capacitor 1 with a common bus 8 and through a resistor 4 with a bus 7, and the end of the second winding is directly connected to the collector and through a resistor 5 to the base of transistor 3, the emitter of which is connected to the base of transistor 2 connected by an emitter to the common bus, digital p Register 9, delay line 10, N control keys 11-11 ... 11-N, N enabling keys 12-1 ,, .., 12-N and N two-terminal 13-1,.,., 13-N with volt-ampere characteristics corresponding to the current-voltage characteristics of the zener diodes, the control inputs of each n-th of the N control keys 11-1, ..., 11-N connected to the corresponding n-th outputs of the digital register 9, and the control inputs of all N allowing keys 12-1, ..., 12-N are combined and connected to the output of the delay line 10, the input of which is connected to the beginning of the additional winding of the transformer 6, and the end of this the coils are connected to the common bus, the inputs N of the two-terminal 13-113-N are combined and connected to the beginning of the second winding of the transformer 6, and the output of each nth of the two two-terminal 13-1. .... 13-N is connected to the signal input of the corresponding The nth of N resolution keys 12-1,..., 12-N, and the output of every nth of N resolution keys 12-1,.,., 12-N is connected to the signal input of the corresponding nth of N control keys 11-1, ..., 11-M, and the outputs of all N control keys 11-1, ..., 11-N are combined and connected to the common bus 8, with delay line 10 delaying the signal by time equal to the duration Forms generated by a blocking pulse generator.

Блокинг-генератор работает следую- щити образом.The blocking generator works in the following way.

При отсутствии на всех N выходах цифрового регистра управл ющих сигналов, открывающих ключи 11-1.....11-N, все NIn the absence of all N outputs of the digital register of control signals opening the keys 11-1 ..... 11-N, all N

ключей 11-111-N закрыты и элементыkeys 11-111-N are closed and the elements

9,10, 11-111-N, 12-112-N и 13113-N не оказывают никакого вли ни  на9,10, 11-111-N, 12-112-N and 13113-N have no effect on

функционирование блокинг-генератора.functioning of the blocking generator.

0При формировании цифровым регистром 9 кода 1 из N на одном из его выходов n-м имеетс  управл ющий сигнал, открывающий управл ющий ключ 11-п. В этом случае в момент подачи с выхода линии 100 When the digital register 9 generates a code 1 of N at one of its outputs, the nth control signal opens the control key 11-n. In this case, at the time of filing from the output line 10

5 задержки сигнала на управл ющий вход ключа 12-п ключ 12-п открываетс  и происходит разр д конденсатора 1 до напр жени  стабилизации двухполюсника 13-п. Остаточный зар д конденсатора 1 опреде0 л ет врем  его разр да и, следовательно, период следовани  формируемых импульсов , Выбором напр жений стабилизации двухполюсников 13-113-N обеспечивают соответствующие периоды следовани 5, the delay of the signal to the control input of the key 12-n, the key 12-n opens and the capacitor 1 is discharged until the voltage of the bipolar circuit 13-p stabilizes. The residual charge of the capacitor 1 determines the time of its discharge and, therefore, the follow-up period of the generated pulses. The choice of the stabilization voltage of the two-terminal 13-113-N is ensured by the corresponding following periods

5 импульсов дл  каждой комбинации кода 1 из N на выходе цифрового регистра 9.5 pulses for each combination of code 1 of N at the output of digital register 9.

Таким образом, предлагаемое техническое решение по сравнению с прототипом обладает расширенными функциональнымиThus, the proposed technical solution in comparison with the prototype has advanced functional

0 возможност ми, так как обеспечивает цифровое управление кодом 1 из N периодом следовани  формируемых блокинг-генератором импульсов при неизменной их длительности за счет управлени  значением0 possibilities, since it provides digital control of code 1 of N following the period of pulses generated by the blocking generator with their duration unchanged due to control of the value

Claims (1)

5 зар да врем задающего конденсатора после окончани  блокинг-процесса. Формула изобретени  Блокинг-генератор по авт.св № 771854, отличающийс  тем, что, с целью5 charge the time of the master capacitor after the end of the blocking process. Claims of the invention Blocking generator according to bus no. 771854, characterized in that 0 расширени  области применени , введены дополнительна  обмотка трансформатора, цифровой регистр, лини  задержки и N подсоединенных параллельно врем задающе- му конденсатору электричес ких цепей,0 extensions of the field of application, an additional winding of the transformer, a digital register, a delay line and N connected in parallel time to the setting capacitor of the electrical circuits are introduced, 5 кажда  из которых содержит последовательно соединенные управл ющий ключ, разрешающий ключ и двухполюсник с воль- тамперной характерстикой, соответствующей вольтамперной характеристике5 each of which contains a control key connected in series that permits a key and a two-port device with a volt-ampere characteristic corresponding to the current-voltage characteristic 0 стабилитрона, причем управл ющие входы каждого из N управл ющих ключей соединены с соответствующими выходами цифрового регистра, управл ющие входы N разрешающих ключей объединены и соеди5 нены с выходом линии задержки, вход которой соединен с началом дополнительной обмотки трансформатора, конец которой соединен с общей шиной.0 zener diodes, the control inputs of each of the N control keys are connected to the corresponding digital register outputs, the control inputs of the N enable keys are combined and connected to the output of the delay line, the input of which is connected to the beginning of the auxiliary winding of the transformer whose end is connected to the common bus .
SU894659094A 1989-03-06 1989-03-06 Blocking generator SU1661973A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894659094A SU1661973A2 (en) 1989-03-06 1989-03-06 Blocking generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894659094A SU1661973A2 (en) 1989-03-06 1989-03-06 Blocking generator

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU771854 Addition

Publications (1)

Publication Number Publication Date
SU1661973A2 true SU1661973A2 (en) 1991-07-07

Family

ID=21432604

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894659094A SU1661973A2 (en) 1989-03-06 1989-03-06 Blocking generator

Country Status (1)

Country Link
SU (1) SU1661973A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 771854, кл. Н 03 КЗ/30, 1980. *

Similar Documents

Publication Publication Date Title
US5341033A (en) Input buffer circuit with deglitch method and apparatus
KR930007074A (en) Integrated circuit to reduce electromagnetic emission
KR100205385B1 (en) A data driver for liquid crystal display
US6380777B1 (en) Output driver having controlled slew rate
SU1661973A2 (en) Blocking generator
GB934306A (en) Tunnel diode logic circuit
US3018393A (en) Regenerative broadening circuit
KR100275329B1 (en) Ring oscillator for semiconductor device
KR0182512B1 (en) Multi-timer circuit
SU1381692A1 (en) Pulse-delay device
SU845285A1 (en) Transistorized switch
SU497730A1 (en) Switch
JP2698572B2 (en) Divider circuit
RU1790028C (en) Blocking oscillator
SU1133662A2 (en) High-voltage switch
SU834795A1 (en) Timer
SU630663A1 (en) Pulse-selaying device
SU1160539A1 (en) Multivibrator
JP2579042B2 (en) Sample hold circuit
SU1538233A1 (en) Pulse generator
SU441657A1 (en) Functional voltage to pulse converter
SU1734205A1 (en) Field transistor switch
SU400997A1 (en) DELAY DEVICE
SU841115A1 (en) High-voltage change-over switch
SU1612324A1 (en) Sampling and storage device