SU1659997A1 - Comparison number device - Google Patents

Comparison number device Download PDF

Info

Publication number
SU1659997A1
SU1659997A1 SU894704700A SU4704700A SU1659997A1 SU 1659997 A1 SU1659997 A1 SU 1659997A1 SU 894704700 A SU894704700 A SU 894704700A SU 4704700 A SU4704700 A SU 4704700A SU 1659997 A1 SU1659997 A1 SU 1659997A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
input
decoder
outputs
Prior art date
Application number
SU894704700A
Other languages
Russian (ru)
Inventor
Григорий Михайлович Моня
Юрий Давидович Полисский
Александр Владимирович Галкин
Original Assignee
Научно-производственное объединение по автоматизации горнорудных, металлургических предприятий и энергетических объектов черной металлургии "Днепрчерметавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение по автоматизации горнорудных, металлургических предприятий и энергетических объектов черной металлургии "Днепрчерметавтоматика" filed Critical Научно-производственное объединение по автоматизации горнорудных, металлургических предприятий и энергетических объектов черной металлургии "Днепрчерметавтоматика"
Priority to SU894704700A priority Critical patent/SU1659997A1/en
Application granted granted Critical
Publication of SU1659997A1 publication Critical patent/SU1659997A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике, вычислительной и цифровой измерительной технике и может быть использовано в системах измерени  и допускового контрол . Цель изобретени  - повышение быстродействи . Устройство содержит генератор 1 импульсов , счетчик 2, счетные регистры 3, 4, дешифратор 5, триггеры 6, 7, элемент И 8, элементы ИЛИ 9-11 с соответствующими св з ми. 1 ил. 1 табл.The invention relates to automation, computing and digital measurement technology and can be used in measurement systems and tolerance control. The purpose of the invention is to increase speed. The device contains a pulse generator 1, a counter 2, counting registers 3, 4, a decoder 5, triggers 6, 7, the AND element 8, and the OR elements 9-11 with corresponding connections. 1 il. 1 tab.

Description

(/1(/one

сwith

Изобретение относитс  к автоматике, вычислительной и цифровой измерительной технике и может быть использовано в системах измерени  и допускового контрол .The invention relates to automation, computing and digital measurement technology and can be used in measurement systems and tolerance control.

Цель изобретени  - повышение быстродействи .The purpose of the invention is to increase speed.

Схема устройства представлена на чертеже .Diagram of the device shown in the drawing.

Устройство содержит генератор 1 импульсов , счетчик , счетные регистры 3,4 дешифратор 5, триггеры 6. 7, элемент И 8, элементы ИЛИ 9-11, вход запуска 12, вход начальной установки 13, выходы Больше 14, Меньше 15 и В допуске 16.The device contains 1 pulse generator, counter, counting registers 3.4, decoder 5, triggers 6. 7, element AND 8, elements OR 9-11, start input 12, initial setting input 13, outputs More than 14, Less than 15 and In tolerance 16 .

Перед началом работы устройства в счетчик 2 заноситс  контролируема  величина X, в счетчики 3 и 4 - значени  соответственно нижнего Н и верхнего В допусков, причем , а сигналом по входу 13 триггеры 6 и 7 устанавливаютс  в нулевое состо ние. Затем на вход 12 поступает потенциальный сигнал 1 который запускает генератор 1Before the device starts operation, the controlled value X is entered into counter 2, the counters 3 and 4, respectively, the lower H and upper B tolerances, and, by a signal at input 13, the triggers 6 and 7 are set to zero. Then to the input 12 receives a potential signal 1 which starts the generator 1

импульсов и поступает на стробирующий вход дешифратора 5, который функционирует в соответствии с таблицей.pulses and enters the gate input of the decoder 5, which operates in accordance with the table.

оabout

СПSP

ю ю чэyu che

XJXj

Дешифратор 5 по значению старших разр дов И, X, В определ ет, в какой половине диапазона - старшей или младшей - наход тс  эти величины, и в зависимостиThe decoder 5, by the value of the high-order bits, I, X, B, determines in which half of the range, senior or junior, these values lie, and, depending on

от этого устанавливает режимы сложени  или вычитани  счетчиков 2, 3, 4.from this sets the modes of addition or subtraction of counters 2, 3, 4.

ПустьХ В, Тогда возможны следующие ситуации.Let X B, Then the following situations are possible.

1.X N, В N , где N - половина емкости счетчиков 2, 3, 4. Тогда на входах Н,Х, в дешифратора 5 установлены сигналы 0,1,0, что соответствует, согласно таблице, сигналу на выходе А1 который поступает на выход 14 устройства и означает, что .1.XN, B N, where N is half the capacity of the counters 2, 3, 4. Then, at the inputs H, X, the decoder 5 has signals 0,1,0, which corresponds, according to the table, to the signal at the output A1 which goes to output 14 of the device and means that.

2.Н N, В N. Тогда на входах Н, X, В дешифратора 5 установлены сигналы 0,1,1, что соответствует сигналу на выходе А4, Этим сигналом счетчики 2 и 4 устанавливаютс  в режим вычитани , и «ерез некоторое врем , когда величина В станет меньше N, на входах дешифратора 5 будут установлены сигналы 0, 1,0, рассмотренные выше.2.N N, B N. Then, at the inputs H, X, B of the decoder 5, signals 0,1,1 are set, which corresponds to the signal at output A4, With this signal, counters 2 and 4 are set to subtraction mode, and "after a while when the value of B becomes less than N, the signals 0, 1.0, discussed above, will be set at the inputs of the decoder 5.

3.. Тогда на входах дешифратора 5 будут установлены сигналы 1, 1, 1, что соответствует сигналу на его выходе A3. Счетчики 2, 3, 4 будут установлены в режим вычитани , и через некоторое врем , когда Н, уменьша сь, станет меньше N, на входах дешифратора 5 будут установлены сигналы О, 1, 1, рассмотренные выше.3 .. Then the signals 1, 1, 1 will be set at the inputs of the decoder 5, which corresponds to the signal at its output A3. Counters 2, 3, 4 will be set to subtraction mode, and after some time, when H, decreasing, becomes less than N, the signals O, 1, 1, discussed above, will be set at the inputs of the decoder 5.

4.Х N . На входах дешифратора 5 будут установлены сигналы О, О, О, что соответствует сигналу на его выходе А6. Счетчики 2, 3, 4 будут установлены в режим суммировани , и когда X увеличива сь достигнет N, на входах дешифратора 5 будут установлены сигналы 0, 1, 0, рассмотренные выше.4.X N. At the inputs of the decoder 5 will be set signals O, O, O, which corresponds to the signal at its output A6. The counters 2, 3, 4 will be set to the summation mode, and when X increases to N, the signals 0, 1, 0, discussed above, will be set at the inputs of the decoder 5.

Работа устройства в случа х, когда X Н, аналогична рассмотренным случа м с точностью до знака режимов работы счетчиков 2, 3, 4. При этом формируетс  сигнал на выходе 15 устройства.The operation of the device in cases when X H is similar to the cases considered up to the sign of the operating modes of the counters 2, 3, 4. In this case, a signal is generated at the output 15 of the device.

Пусть Н X В, причем Х N. Возможны следующие варианты.Let H X B, and X N. The following options are possible.

5.N Н X В. Тогда на входах дешифратора 5 установлены сигналы 1,1,1, что соответствует сигналу на выходе A3. Триггер 6 устанавливаете в единичное состо ние, а счетчики 2, 3, 4 в режим вычитани . Когда Н станет меньше N, на входах дешифратора 5 будут установлены сигналы 0,1, 1, а затем, когда X станет меньше N, - сигналы 0,0,1, что соответствует сигналу на выходе А5 дешифратора 5. Этот сигнал установит триггер 7 в единичное состо ние, и на выходе элемента И 8 и выходе Тб устройства по витс  единичный сигнал,означающий, что В.5.N Н X В. Then the signals 1,1,1 are installed at the inputs of the decoder 5, which corresponds to the signal at the output A3. Trigger 6 is set to one, and counters 2, 3, 4 are in subtraction mode. When H becomes less than N, signals 0.1, 1 will be set at the inputs of the decoder 5, and then, when X becomes less than N, signals 0, 0, 1, which corresponds to the signal at the A5 output of the decoder 5. This signal will set the trigger 7 in a single state, and at the output of the element And 8 and the output Tb of the device, a single signal is indicated, meaning that B.

6.N В. Устройство работает аналогично, однако величины Н и X достигают N одновременно, поэтому после состо ни  1,1,1 входов дешифратора 5 сразу возникает состо ние 0,0,1.6.N V. The device works in the same way, however, the values of H and X reach N simultaneously, therefore after the state 1,1,1 inputs of the decoder 5 the state 0,0,1 immediately appears.

7. N Н . Устройство работает так, как описано в п.5, однако после состо ни  0,1,1 входов дешифратора возникает состо ние 0,0,0 (так как величины X и В достигают7. N N. The device operates as described in claim 5, however, after the state 0,1,1 of the decoder inputs, a state 0,0,0 occurs (since the values X and B reach

величины N одновременно). При этом возникает сигнал на выходе А6 дешифратора, также устанавливающий триггер 7 в единичное состо ние, и т.д.N values at the same time). In this case, a signal appears at the output of the A6 decoder, which also sets the trigger 7 into a single state, and so on.

Работа устройства в случа х, когдаOperation of the device in cases where

0 Н Х В, причем X N, аналогична рассмотренным случа м с точностью до знака режимов работы счетчиков 2, 3, 4 и пор дку установки в единичное состо ние триггеров 6 и 7.0 Н Х В, moreover, X N, is similar to the considered cases with an accuracy of the sign of the operating modes of the counters 2, 3, 4 and the order of installation of the triggers 6 and 7 in the unit state.

5 После формировани  сигнала на одном из выходов 14, 15, 16 устройства на выходе элемента ИЛИ 9 формируетс  сигнал, останавливающий генератор 1 импульсов.5 After forming a signal at one of the outputs 14, 15, 16 of the device, the signal that stops the pulse generator 1 is generated at the output of the element OR 9.

Claims (1)

0 Формула изобретени 0 claims Устройство дл  сравнени  чисел, содержащее счетчик, регистры верхнего и нижнего допусков, два триггера, дешифратор, генератор импульсов, элемент И и первый иA device for comparing numbers, containing a counter, registers of upper and lower tolerances, two triggers, a decoder, a pulse generator, the And element and the first and 5 второй элементы ИЛИ, причем вход запуска устройства соединен с входом запуска генератора импульсов, выход которого соединен со счетным входом счетчика, выход элемента И соединен с первым входом первого5 second elements OR, and the device start input is connected to the start input of the pulse generator, the output of which is connected to the counting input of the counter, the output of the AND element is connected to the first input of the first 0 элемента ИЛИ, вход начальной установки устройства соединен с входами установки обоих триггеров в нулевое состо ние, о т- личающеес  тем, что, с целью повышени , быстродействи , в него введен третий0 of the OR element, the input of the initial installation of the device is connected to the inputs of the installation of both triggers in the zero state, which is due to the fact that, in order to increase the speed, a third 5 элемент ИЛИ, а регистры верхнего и нижнего допусков выполнены счетными, причем счетные входы счетчика нечетных регистров верхнего и нижнего допусков объединены, а выходы их старших разр дов соединены со0 ответственно с первым, вторым и третьим информационными входами дешифратора, первый и второй выходы которого  вл ютс  соответственно выходами Больше и Меньше устройства и соединены соответ5 ственно с вторым и третьим входами первого элемента ИЛИ, выход которого соединен с входом останова генератора импульсов, вход запуска которого подключен к строби- рующему входу дешифратора, третий выход5, the OR element, and the upper and lower tolerance registers are countable, and the counting inputs of the counter of odd registers of the upper and lower tolerances are combined, and the outputs of their higher bits are connected, respectively, with the first, second and third information inputs of the decoder, the first and second outputs of which are The outputs More and Less are respectively, and are connected respectively to the second and third inputs of the first OR element, the output of which is connected to the stop input of the pulse generator, the start input of which By connecting the input of the decoder strobi- ruyuschemu third output 0 которого соединен с входом установки счетного регистра нижнего допуска в режим вы- читани  и с первым входом второго элемента ИЛИ, выход которого соединен с входами установки в режим вычитани  сч&г5 чика и счетного регистра верхнего допуска, четвертый выход дешифратора соединен с входом установки счетного регистра верхнего допуска в режим сложени  и с первым . входом третьего элемента ИЛИ, выход которого соединен с входами установки в режим сложени  счетчика и счетного регистра нижнего допуска, п тый и шестой выходы дешифратора соединены с вторыми входами соответственно второго и третьего элементов ИЛИ, выходы которых соединены с вхо13 дами установки в единичное состо ние соответственно первого и второго триггеров, пр мые выходы которых соединены соответственно с первым и вторым входами элемента И, выход которого  вл етс  выходом В допуске устройства.0 which is connected to the installation input of the counting register of the lower tolerance into the subtraction mode and with the first input of the second OR element, whose output is connected to the inputs of the installation into the subtraction mode of the amp and the counting register of the upper tolerance, the fourth output of the decoder the upper tolerance register in addition mode and with the first. the input of the third OR element, the output of which is connected to the inputs of the installation in the addition mode of the counter and the counting register of the lower tolerance, the fifth and sixth outputs of the decoder are connected to the second inputs of the second and third OR elements, respectively, the outputs of which are connected to the inputs of the installation in one state respectively the first and second triggers, the direct outputs of which are connected respectively to the first and second inputs of the element I, the output of which is the output B of the device tolerance. ЦC
SU894704700A 1989-06-14 1989-06-14 Comparison number device SU1659997A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894704700A SU1659997A1 (en) 1989-06-14 1989-06-14 Comparison number device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894704700A SU1659997A1 (en) 1989-06-14 1989-06-14 Comparison number device

Publications (1)

Publication Number Publication Date
SU1659997A1 true SU1659997A1 (en) 1991-06-30

Family

ID=21453962

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894704700A SU1659997A1 (en) 1989-06-14 1989-06-14 Comparison number device

Country Status (1)

Country Link
SU (1) SU1659997A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1269122,кл. G 06 F 7/04, 1985. Авторское свидетельство СССР № 1005031, кл. G 06 F 7/04, 1981. *

Similar Documents

Publication Publication Date Title
SU1659997A1 (en) Comparison number device
SU1112569A1 (en) Reversible counting device
SU1078613A1 (en) Device for translating codes
SU1247773A1 (en) Device for measuring frequency
SU1397936A2 (en) Device for combination searching
SU1088115A1 (en) Code-to-time interval converter
SU1624701A1 (en) Device for checking p - codes
SU855531A1 (en) Digital phase inverter
SU1156070A1 (en) Device for multiplying frequency by code
SU1594705A1 (en) "1 of n" code checking device
SU1290536A1 (en) Device for converting number from residual class system to position code
SU1732453A1 (en) Pulse selector
SU1363481A1 (en) Code converter
SU1377860A1 (en) Device for monitoring accumulator
SU750480A1 (en) Device for comparing numbers with tolerances
SU1115225A1 (en) Code-to-time interval converter
RU1798718C (en) Frequency meter
SU1174919A1 (en) Device for comparing numbers
SU1274126A1 (en) Variable pulse sequence generator
SU1193818A1 (en) Number-to-time interval converter
SU1001422A1 (en) Device for control of multiphase stepping motor
SU970367A1 (en) Microprogram control device
SU1177816A1 (en) Device for simulating computer failures
SU926672A2 (en) Frequency pulse multiplying/dividing device
SU1406790A1 (en) Variable-countdown frequency divider