SU1651362A2 - Device for checking the order of pulse signals alternation - Google Patents

Device for checking the order of pulse signals alternation Download PDF

Info

Publication number
SU1651362A2
SU1651362A2 SU884602518A SU4602518A SU1651362A2 SU 1651362 A2 SU1651362 A2 SU 1651362A2 SU 884602518 A SU884602518 A SU 884602518A SU 4602518 A SU4602518 A SU 4602518A SU 1651362 A2 SU1651362 A2 SU 1651362A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
signal
output
switch
bus
Prior art date
Application number
SU884602518A
Other languages
Russian (ru)
Inventor
Юрий Владимирович Ашмаров
Геннадий Сергеевич Афонин
Владимир Сергеевич Коробков
Original Assignee
Предприятие П/Я Ю-9270
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Ю-9270 filed Critical Предприятие П/Я Ю-9270
Priority to SU884602518A priority Critical patent/SU1651362A2/en
Application granted granted Critical
Publication of SU1651362A2 publication Critical patent/SU1651362A2/en

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

) Изобретение относитс  к импульсной технике и может быть использовано в автоматике и вычислительной технике . Целью изобретени   вл етс  повышение достоверности контрол  за счет обнаружени  по влени  ложных сигналов на других входных шинах, совпадающих по времени с сигналом на контролируемой шине. Устройство содержит входные шины 1.1 .. . 1,N, элемент ИЛИ 2, коммутатор 3, счетчик 4 импульсов, элемент НЕ 5, выходную шину 6, элемент И 7. Введение дешифратора 8 импульсов ,выполн ющего функцию детектора 1 из N сигналов, включенного между информационными входами коммутатора и точками соединени  входных шин 1.1... 1.N с входами элемента ИЛИ 2, позвол ет осуществл ть контроль импульсных последовательностей на входе устройства с высокой достоверностью . 1 ил.) The invention relates to a pulse technique and can be used in automation and computing. The aim of the invention is to increase the reliability of monitoring by detecting the appearance of spurious signals on other input buses that coincide in time with the signal on the monitored bus. The device contains input bus 1.1 ... 1, N, element OR 2, switch 3, counter 4 pulses, element NOT 5, output bus 6, element AND 7. Introducing the decoder 8 pulses, performing the function of detector 1 of N signals connected between the information inputs of the switch and the connection points of the input bus 1.1 ... 1.N with the inputs of the element OR 2, allows the control of pulse sequences at the input of the device with high reliability. 1 il.

Description

Изобретение относится к импульсной ΐ технике, йожет быть использовано в автоматике и вычислительной технике для контроля импульсных последоватёльностей и является усовершенствованием устройства по основному авт. св. № 1256184.The invention relates to a pulsed ΐ technique, it can be used in automation and computer technology to control pulse sequences and is an improvement of the device according to the main author. St. No. 1256184.

Цель изобретения - повышение достоверности контроля за счет обнару: жедая появления ложных сигналов на ί других шинах, совпадающих по времени ! с сигналом на контролируемой шине. На чертеже показана структурная электрическая схема устройства.The purpose of the invention is to increase the reliability of control due to detection: waiting for the appearance of false signals on ί other buses that coincide in time! with a signal on a controlled bus. The drawing shows a structural electrical diagram of the device.

Устройство содержит входные шины 1.1...1.Ν, элемент ИЛИ 2, коммутатор 3, счетчик 4 импульсов, выходы кото: рого поразрядно соединены с управляю: щими входами коммутатора 3, элементThe device contains input buses 1.1 ... 1.Ν, OR element 2, switch 3, 4 pulse counter, outputs of which are bitwise connected to the control inputs of switch 3, element

НЕ 5, вход которого соединен с выхо, дом коммутатора 3 и счетным входом счетчика 4 импульсов. Выходная шина соединена с выходом элемента И 7, ; первый вход которого соединен с выхо /дом элемента НЕ-5, а второй вход - с выходом элемента ИЛИ 2.NOT 5, the input of which is connected to the output, the house of the switch 3 and the counting input of the counter 4 pulses. The output bus is connected to the output of the element And 7,; the first input of which is connected to the output / house of the element NOT-5, and the second input - to the output of the element OR 2.

' Входные шины 1.1 .. ._1 .И поразрядно соединены с входами элемента ИЛИ 2 ; и входами дешифратора 8 импульсов, ί выходы которого соединены с информа; дао.иными входами коммутатора 3.'Input buses 1.1 .. ._1. And bitwise connected to the inputs of the element OR 2; and inputs of the decoder 8 pulses, ί the outputs of which are connected to the information; tao. other inputs of the switch 3.

ί 35ί 35

Устройство работает следующим образом.The device operates as follows.

Перед началом работы счетчик 4 устанавливается в нулевое состояние лю- 40 бым известным способом (цепи сброса не показаны). Выходы счетчика 4, соединенные с управляющими' входами коммутатора 3, определяют номер информадаонного входа, сигнал с которого 45 пройдет на выход коммутатора 3. При установке счетчика 4 в нулевое состояние к выходу коммутатора 3 подключается первый выход дешифратора 8, на котором присутствует .сигнал при нали- р чии сигнала только на входной шине 1.1. Сигнал, поступивший на первый информационный вход коммутатора 3,проходит на его выход и вход счетчика 4 .По окончании входного сигнала счетчик 4 изменит свое состояние на последующее и тем самым к выходу коммутатора 3 подключается следующий, т.е. второй выход дешифратора 8, на котором присутст вует сигнал при наличии сигнала только на второй входной шине 1.2. Дешифратор 8 включен так, что используются · только выходы первый, второй, четвер' 4« / * тый, восьмой и вход 2 , т.е. он выполняет известную функцию детектора единицы из N сигналов.Before starting work, the counter 4 is set to zero by any known method (reset circuits are not shown). The outputs of the counter 4, connected to the control inputs of the switch 3, determine the number of the information input, the signal from which 45 will pass to the output of the switch 3. When the counter 4 is set to zero, the first output of the decoder 8 is connected to the output of the switch 3, at which the signal is present. the presence of a signal only on the input bus 1.1. The signal received at the first information input of the switch 3 passes to its output and the input of the counter 4. At the end of the input signal, the counter 4 changes its state to the next and thereby connects the next to the output of the switch 3, i.e. the second output of the decoder 8, in which there is a signal in the presence of a signal only on the second input bus 1.2. The decoder 8 is turned on so that only the first, second, fourth '4 "/ * th, eighth and input 2 outputs are used, i.e. It performs the well-known function of detecting a unit of N signals.

Каждый из поступающих на вход устройства сигналов также поступает на входы элемента ПЛИ 2, который реализует анализ наличия импульсов на входных шинах 1.1...1.Ν, а с его выхода на второй вход элемента И 7. При правильном чередовании сигналов на входе устройства элемент И 7 открывается по второму входу и закрывается по первому, т.е. на выходе элемента И 7 и на выходной шине 6 сигнал будет отсутствовать.Each of the signals arriving at the input of the device also goes to the inputs of the PLI 2 element, which implements an analysis of the presence of pulses on the input buses 1.1 ... 1.Ν, and from its output to the second input of the I element 7. With the correct alternation of signals at the input of the device, the element And 7 opens at the second entrance and closes at the first, i.e. at the output of the element And 7 and on the output bus 6, the signal will be absent.

При нарушении порядка чередования сигналов на входных шинах, например после прихода сигнала на входную шину 1.1 поступает сигнал на входную шину 1.3, на выход коммутатора 3 сигнал не проходит, так как код на управляющем входе коммутатора 3 подключает к его выходу второй выход дешифратора 8. Отсутствие сигнала на выходе коммутатора 3 открывает по первому входу элемент И 7 и сигнал с входной шины 1.3 через элемент ИЛИ 2 проходит на выходную шину 6.In case of violation of the order of alternating signals on the input buses, for example, after a signal arrives at input bus 1.1, a signal is transmitted to input bus 1.3, the signal does not pass to the output of switch 3, since the code at the control input of switch 3 connects the second output of decoder 8 to its output the signal at the output of the switch 3 opens at the first input the element And 7 and the signal from the input bus 1.3 through the element OR 2 passes to the output bus 6.

При поступлении на любую из входных шин .1.1.. . 1 .Ν двух импульсов подряд вместо одного устройство работает' аналогично.Upon receipt of any of the input buses .1.1 ... 1 .Ν two pulses in a row instead of one device works' similarly.

При поступлении на любую из входных шин 1.1...Γ.Ν ложных сигналов, совпадающих по времени с правильными, которые определяются счетчиком 4, на выходах дешифратора 8 сигнал будет отсутствовать, а·следовательно, будет отсутствовать сигнал на выходе коммутатора 3 и элемент И 7 откроется по первому входу. На выходе элемента ПЛИ 2 будет находиться сигнал единичного уровня.If false signals coinciding in time with the correct ones, which are determined by counter 4, arrive at any of the input buses 1.1 ... Γ.Ν, there will be no signal at the outputs of decoder 8, and therefore there will be no signal at the output of switch 3 and the AND element 7 will open at the first entrance. At the output of the element PLI 2 there will be a signal of a unit level.

Таким образом, на первый вход элемента И 7 поступает сигнал единичного уровня, на второй вход элемента И 7 сигнал единичного уровня. На шине 6 формируется сигнал единичного уровня, сигнализирующий о сбойной ситуации.Thus, at the first input of the element And 7 receives a signal of a unit level, at the second input of the element And 7 a signal of a unit level. On the bus 6, a unit level signal is generated, signaling a faulty situation.

В то время, когда на входных шинах 1.1...1.Ν устройства отсутствуют сигналы, на выходах дешифратора 8 присутствуют сигналы нулевого уровня, на выходе коммутатора 3 - сигнал ну1651362” левого уровня, на выходе элемента ИЛИ 2 - сигнал нулевого уровня.At the time when there are no signals on the input buses 1.1 ... 1.Ν of the device, there are zero level signals at the outputs of the decoder 8, a left level signal 1651662 ”at the output of the switch 3, and a zero level signal at the output of the OR element 2.

Таким образом, на выходной'шине 6 будет присутствовать сигнал нулевого уровня.Thus, on the output bus 6 there will be a signal of the zero level.

Claims (1)

Формула изобретенияClaim Устройство для контроля последовательности чередования импульсных сиг-, налов по авт. св. 1? 1256184, от личающееся тем, что, с де-, лью повышения достоверности контроля за счет обеспечения возможности выявления ложных сигналов, совпадающих по времени с сигналом на контролируемой шине, в него введен дешифратор, выполняющий функцию детектора 1 из N сигналов, включенный между информационными входами коммутатора и точками соединения входных шин с входами элемента ИЛИ.'A device for monitoring the sequence of alternation of pulse signals, signals by ed. St. 1? 1256184, characterized in that, in order to increase the reliability of control by providing the possibility of detecting false signals that coincide in time with the signal on the controlled bus, a decoder is introduced into it, which performs the function of a detector 1 of N signals, included between information inputs the switch and the connection points of the input buses to the inputs of the OR element. '
SU884602518A 1988-10-03 1988-10-03 Device for checking the order of pulse signals alternation SU1651362A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884602518A SU1651362A2 (en) 1988-10-03 1988-10-03 Device for checking the order of pulse signals alternation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884602518A SU1651362A2 (en) 1988-10-03 1988-10-03 Device for checking the order of pulse signals alternation

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1256184 Addition

Publications (1)

Publication Number Publication Date
SU1651362A2 true SU1651362A2 (en) 1991-05-23

Family

ID=21408102

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884602518A SU1651362A2 (en) 1988-10-03 1988-10-03 Device for checking the order of pulse signals alternation

Country Status (1)

Country Link
SU (1) SU1651362A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Г 1256184, кл. Н 03 К 5/19, 1985. *

Similar Documents

Publication Publication Date Title
SU1651362A2 (en) Device for checking the order of pulse signals alternation
SU1293674A2 (en) Device for determining conductor number in harness
SU972515A1 (en) Device for checking operation control units
SU706845A1 (en) Code comparator
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU1495985A2 (en) Device for control of alternation of pulse signals
SU792257A1 (en) Apparatus for monitoring signal train
SU1471206A1 (en) Unit for counting articles
SU921093A1 (en) Scaling device
SU962913A1 (en) Device for registering malfanctions of electronic computer
SU957425A1 (en) Device for checking pulse train
SU1622857A1 (en) Device for checking electronic circuits
SU869052A1 (en) Device for monitoring pulse train
SU744478A1 (en) Fault locating device
SU813432A1 (en) Device for testing microprogramme automatic apparatus
SU1649547A1 (en) Signatures analyzer
SU1718398A1 (en) Redundant computer system reconfiguration controller
SU1552171A1 (en) Device for comparison of numbers in residual classes system
SU902046A1 (en) Pulse counting device
SU981945A1 (en) Device for checking distributor
SU378925A1 (en) DEVICE FOR REDUCTION OF EXCESSNESS OF DISCRETE SIGNALS
SU1275447A2 (en) Device for checking source of sequential pulses
SU807491A1 (en) Counter testing device
SU1401587A1 (en) Device for checking pulse recurrence sequence
SU1287184A1 (en) Switching device for multichannel check and control systems