SU1624468A1 - Устройство дл сопр жени двух ЦВМ - Google Patents

Устройство дл сопр жени двух ЦВМ Download PDF

Info

Publication number
SU1624468A1
SU1624468A1 SU894648855A SU4648855A SU1624468A1 SU 1624468 A1 SU1624468 A1 SU 1624468A1 SU 894648855 A SU894648855 A SU 894648855A SU 4648855 A SU4648855 A SU 4648855A SU 1624468 A1 SU1624468 A1 SU 1624468A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
node
inputs
outputs
input
Prior art date
Application number
SU894648855A
Other languages
English (en)
Inventor
Иосиф Шмулевич Бурман
Надежда Николаевна Ерасова
Виктор Григорьевич Козленко
Original Assignee
Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики filed Critical Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики
Priority to SU894648855A priority Critical patent/SU1624468A1/ru
Application granted granted Critical
Publication of SU1624468A1 publication Critical patent/SU1624468A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах дл  св зи ЦВМ. Целью изобретени   вл етс  повышение быстродействи . Устройство содержит два блока св зи, блок сравнени  команд, блок задани  режимов и буферный регистр. 6 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах дл  св зи ЦВМ.
Целью изобретени   вл етс  повышение быстродействи .
На фиг.1, 2 приведена блок-схема устройства; на фиг.З - функциональна  схема блока задани  режима; на фиг.4 - функциональна  схема узла микропрограммного управлени ; на фиг.5 - граф алгоритма узла микропрограммного управлени ; на фиг.6 - функциональна  схема узла буферной пам ти .
Устройство содержит (фиг. 1, 2) первый и второй блоки 1 и 2 св зи, каждый из которых содержит узел 3 приемников, регистр 4 команд , дешифратор 5 команд, регистр 6 адреса, узел 7 сравнени  адресов, узел 8 микропрограммного управлени , узел 9 передатчиков, регистр 10 байта состо ни . Кроме того, устройство содержит буферный регистр 11, блок 12 сравнени  команд, блок 13 задани  режимов, входы 14-17, выходы 18-21.
Каждый из блоков св зи с каналом содержит узел 22 буферной пам ти с информационными входами 23 и выходами 24, вторыми 25 и первыми 26 синхровходами, выходами 27.
Блок задани  режимов содержит (фиг.З) узел 28 переключателей и коммутатор 29.
Узел 8 микропрограммного управлени  (фиг.4) содержит входной мультиплексор 30, посто нную пам ть 31, выходной регистр 32. На фиг.4 показаны также вход 33 сигналов синхронизации и вход 34 начальной установки .
Мультиплексор 30 предназначен дл  реализации условных переходов. Посто нна  пам ть 31 служит дл  хранени  набора микрокоманд . Выходной регистр 32 предназначен дл  устранени  разброса времени выборки различных адресных разр дов посто нной пам ти. Информационные входы мультиплексора соединены с входами узла, по которым поступает сигнал перехода из одного состо ни  узла 8 в другое. Выход мультиплексора подключен к младшему адресному входу посто нной пам ти 31, на группу адресных входов которой подаютс 
«г
Ё
О
ю
I
о со
сигналы с выходного регистра. Узел 8 реализован в виде микропрограммного автомата , граф-алгоритм которого представлен на фиг.5 (дл  упрощени  приведена часть алгоритма , описывающа  выполнение операции Запись в режиме Одна пам ть. Остальные части алгоритма выполн ютс  аналогичным образом. Кажда  часть алгоритма может быть выполнена как отдельна  микропрограмма ). В этой графе в кружках изображен адрес  чейки посто нной пам ти, в которой хранитс  микрокоманда; дугами изображены переходы из одного состо ние в дру-ое1 названи  сигнапов формируютс  в этих состо ни х; переход из одного состо ни  (начало дуги) в другое (стрелка дуги) происходит при наличии этого сигнала.
Узлы 22 буферной пам ти (фиг.6) содержат пам ть 35, счетчик 36 адреса, регистр 37 количества байтов и узел 38 сравнени .
В режиме Одна пам ть устройство работает следующим образом.
Канал ЦВМ (например, первый) выбирает устройство в соответствии с принципами организации еводэ-вывода интерфейса ЕС ЭВМ. При этом адрес от канала по шинам 14 канала черезузет 3 поступает вузел 7 дл  сравнени  с адресом адаптера, хранимым в ргчистре о адреса. Результат сравнени  адресов выдаетс  в узел 8. Если адреса совпадают, из узла 3 адрес адаптера трепела руетс  через узел 9 на выход 18 и далее в анал.
Дешифратор 5 декодирует команду, полученную из канала и хранимую в регистре 4.
Пос ie расшифровки команды первого канала и определени  режима работы по коду команды или состо нию узла 28 блока
13устройство осуществл ет прием по входу
14и запись информации через узел 3 в узел 22 блока 1. При зтом узел 8 блока 1 формирует сигнал обнулени , а затем сигналы мо- д фикации счетчика 36 и сигналы обращени  в пам ть 35, которые поступают на входы управлени  записью узла 22 блока 1.
После окончани  приема данных от первого канала (окончание определ етс  каналом узел 8 блока 1 формирует сигнал Записи о регистр 37, который поступав на входы управлени  записью узла 22 блока 1, заносит в регистр 11 команду первого канала , а узел 8 блока 2 формирует и передает зо второй канал байт состо ни  с указателем Внимание. В ответ второй канал вводит команду уточнени  состо ни , по которой ему передаетс  содержимое регистра 11, т.е. /оманда первого канала. По содержимому регистра 11 программа второй ЦВМ определ ет, какую команду необходимо ввести в устройство и через второй канал вводит ее в устройство. При сравнении команд блоком 12 (сравнению подвергаютс  пол  модификаторов) устройство начинает передавать во второй канал данные из узла 22 блока 1 через узел 9 блока 2. При этом узел 8 блока 2 формирует сигналы обнуле0 ни , а затем сигналы модификации счетчика 36 и сигналы обращени  в пам ть 35, которые поступают на вход управлени  чтением узла 22 блока 1.
При сравнении значени  счетчика 36 и
5 регистра 37, что свидетельствует о том, что завершена передача во второй канал данных , прин тых от первого канала, на выходе узла 38 сравнени  формируетс  сигнал, поступающий с выхода синхронизации узла 22
0 блока 1 в узел 8 блока 2. по которому оканчиваетс  выполнение команды во втором канале.
При передаче данных из второго канала первое устройство работает также за исклю5 чением того, что данные записываютс  в
узел 22 блока 2, записью в узел 22 управл ет
узел 8 блока 2, а считыванием - узел 8 блока 1.
В режиме Две пам ти устройство
обеспечивает одновременный прием дан0 ных из первого и второго каналов в узлы 22 соответственно блоков 1 и 2 или передачу в первый и второй канал данных из узлов 22 соответственно блоков 2 и 1.
В этом режиме, если оба канала переда5 ют данные в устройство одновременно, данные первого канала записываютс  в узел 22 блока 1, а данные второго канала - в узел 22 блока 2. Затем во второй канал через регистр 11 и узел блока 2 передаетс  байт
0 состо ни  с указателем Внимание, после этого в первый канал через регистр 11 и узел 9 блока 2 передаетс  байт состо ни  с указателем Внимание, после этого в первый канал через регистр 11 и узел 9 блока 1
5 передаетс  такой же байт. Программы первой и второй ЦВМ ввод т в устройство команды уточнени  состо ни , определ ют необходимые ответные команды и ввод т их через первый и второй каналы в устройство.
0 По этим командам данные из узла 22 блока 1 передаютс  во второй канал, а данные из узла 22 блока 2 - в первый канал. В этом режиме блок 12 не работает и сравнение команд не производитс . Узлами 8 по сигна5 лам дешифратора команд 5 производитс  только анализ направлени  передачи данных (команда записи или чтени ). Собственно процедуры записи и считывани  в узлы 22 осуществл ютс  так же, как и в режиме Одна пам ть,
Отличие данного устройства от устройства прототипа заключаетс  в задании режима работы с помощью тумблеров узла переключателей блока 13 задани  режимов и значени  соответствующих разр дов в формате команды.
Режимы работы устройства задаютс  блоком 13. В данном устройстве возможны три способа задани  режимов, определ емые положением соответствующих тумблеров узла 28, а именно: оперативное управление по командам первого канала (через коммутатор 29 на входы узлов 8 передаютс  соответствующие разр ды регистра команд 4 блока 1 св зи с каналом); оперативное управление по командам второго канала (через коммутатор 29 передаютс  разр ды команды, поступившей от второго канала); неоперативное управление (так же, как и в устройстве прототипе - тумблерами узла 28).
Узел 8 микропрограммного управлени  работает следующим образом.
В исходном состо нии регистры 32 обнулены , а на адресных входах посто нной пам ти 31 присутствует нулевой адрес. После сброса сигнала начальной установки по каждому сигналу синхронизации производитс  анализ сигналов условий, поступающих на входы мультиплексора 30 и переход в очередное состо ние. В каждом состо нии узла 8 на адресный вход посто нной пам ти 31 подключаетс  одна из входных шин узла. Выбор подключаемой шины производитс  в поле формата микрокоманды.
Возможный формат микрокоманды имеет вид
L
АМК
АМХ
УПР
где АМК - поле адреса следующей микрокоманды;
АМХ - поле кода адреса подключаемого входа мультиплексора;
УПР - поле выходных сигналов устройства управлени .
Если на входной шине присутствует входной сигнал (т.е. лог. 1), то узел 8 переходит в состо ние, в младшем разр де которого присутствует единица. Если на выбранной шине отсутствует входной сигнал (т.е. присутствует лог. О), то автомат переходит в состо ние, в младшем разр де которого присутствует нуль. Например, пусть поле адресов посто нной пам ти 31 представл ет комбинацию 0011, поле адреса входного мультиплексора 30 - 0101. Если на п том входе мультиплексора 30 (соответствующему коду 0101) присутствует входной сигнал (т.е. лог. 1), то переход
осуществл етс  по адресу 00111, если входной сигнал отсутствует - по адресу 00110.
Аналогично реализуютс  все остальные условные переходы.
5Дл  формировани  выходных сигналов
устройства управлени  используетс  горизонтальное микропрограммирование, т.е. каждому разр ду пол  выходных сигналов микрокоманды ставитс  в соответствие оп10 ределенный выходной сигнал устройства управлени .

Claims (1)

  1. Формула изобретени  Устройство дл  сопр жени  двух ЦВМ,
    15 содержащее блок сравнени  команд, блок задани  режимов, буферный регистр, два блока св зи, каждый из которых содержит узел приемников, узел передатчиков, регистр адреса, регистр команд, узел сравне0 ни  адресов, дешифратор команд, узел микропрограммного управлени , регистр байта состо ни , узел буферной пам ти, причем информационные входы узлов приемников первого и второго блоков св зи  в5 л ютс  входами устройства дл  подключени  соответственно к информационным выходам первой и второй ЦВМ, информационные выходы узлов передатчиков первого и второго блоков св зи  вл ютс 
    0 выходами устройства дл  подключени  соответственно к информационным входим первой и второй ЦВМ, первые входы лс/и- ческого услови  и первые выходы узлов микропрограммного управлени  первого и
    5 второго блоков св зи  вл ютс  входами и выходами устройства дл  подключени  соответственно к командным выходам и входам первой и второй ЦВМ. при этом информационные выходы регистров команд
    0 первого и второго блоков св зи соединены соответственно с первыми и вторыми информационными входами блока сравнени  команд и блока задани  режимов, выход блока сравнени  команд соединен с вторы5 ми входами логического услови  узлов микропрограммного управлени  первого и второго блоков св зи, первый и второй выходы режима работы блока задани  режимов соединены с третьими входами
    0 логического услови  узлов микропрограммного управлени  первого и второго блоков св зи, вторые выходы узлов ми. ропрограм- много управлени  первого и второо блоков св зи соединены соответственно с первым
    5 и вторым синхровходами буферного регистра , информационный выход которого соединен с первыми информационными входами узлов передатчиков первого и второго блоков св зи, информационные выходы узлов приемников первого и второго блокоо св зи
    соединены соответственно с первым и вторым информационными входами буферного регистра, первые информационные выходы узлов буферной пам ти первого и второго блоков св зи соединены с вторыми информационными входами узлов передатчиков второго и первого блоков св зи соответственно , первые синхровходы узлов буферной пам ти первого и второго блоков св зи соединены с третьими выходами узлов микропрограммного управлени  второго и первого блоков св зи соответственно, вторые информационные выходы узлов буферной пам ти первого и второго блоков св зи соединены с четвертыми входами логического услови  узлов микропрограммного уп равнени  второго и первого блоков св зи соответстви , вход-выход логического услови  узпа микропрограммного управлени  первого блока св зи соединен с входом-выходом логического услови  узла микропрог- pdMMHoro управлени  второго блока св зи, причем в каждом блоке св зи информационный выход регистра адреса соединен с пер- вым информационным входом узла сравнени  адресов, второй информационный вход которого соединен с третьим информационным входом узла передатчиков, с информационным входом узла буферной пам ти, с информационным выходом узла приемников и с информационным входом регистра команд, информационный выход которого соединен с информационным входом дешифратора команд, выход которого соединен с п тым входом логического услови  узла микропрограммного управлени , четвертый выход которого соединен с управл ющим входом узла сравнени  адресов , выход которого соединен с шестым входом логического услови  узла микропрограммного управлени , п тый выход которого соединен с информационным
    входом регистра байта состо ни , информационный выход которого соединен с четвертым информационным входом узла передатчиков, п тый информационный вход которого соединен с шестым выходом узла
    микропрограммного управлени , седьмой и восьмой выходы которого соединены соответственно с синхровходом регистра команд и вторым синхровходом узла буферной пам ти, при этом блок задани 
    режимов содержит узел переключателей, отличающеес  тем, что, с целью повышени  быстродействи , в блок задани  режимов введен коммутатор, при этом первый и второй информационные входы
    и информационный выход коммутатора  вл ютс  соответственно первым и вторым информационными входами, первый и вторым выходами режима работы блока, причем в блоке задани  режимов первый и
    второй выходы узла переключателей соединены соответственно с третьим информационным входом и управл ющим входом коммутатора.
    го
    18
    Фие 1
    Фиг. 2
    от регистров 4 б/1око81и2
    3L
    Ш D2 DJ
    к узлам 8 блоков 1и2
    Фиг.З
    19
    21
    п
    i&f §s
    |ЭЙ g tat §|SI
    «
    en
SU894648855A 1989-02-06 1989-02-06 Устройство дл сопр жени двух ЦВМ SU1624468A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894648855A SU1624468A1 (ru) 1989-02-06 1989-02-06 Устройство дл сопр жени двух ЦВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894648855A SU1624468A1 (ru) 1989-02-06 1989-02-06 Устройство дл сопр жени двух ЦВМ

Publications (1)

Publication Number Publication Date
SU1624468A1 true SU1624468A1 (ru) 1991-01-30

Family

ID=21427973

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894648855A SU1624468A1 (ru) 1989-02-06 1989-02-06 Устройство дл сопр жени двух ЦВМ

Country Status (1)

Country Link
SU (1) SU1624468A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 734661, кл. G 06 F 13/00, 1978. Авторское свидетельство СССР № 1049895,кл. G 06 F 13/00, 1982. *

Similar Documents

Publication Publication Date Title
US4048673A (en) Cpu - i/o bus interface for a data processing system
US4396995A (en) Adapter for interfacing between two buses
US3766531A (en) Communication line multiplexing apparatus having a main memory and an input/output memory
SU1624468A1 (ru) Устройство дл сопр жени двух ЦВМ
SU1608677A2 (ru) Адаптер канал - канал
RU2024050C1 (ru) Адаптер канал - канал
SU968798A1 (ru) Устройство дл сопр жени
RU2024052C1 (ru) Устройство сопряжения эвм с внешними устройствами
SU1305697A2 (ru) Адаптер канал-канал
RU2017211C1 (ru) Устройство для сопряжения эвм с каналами связи
SU1179353A1 (ru) Устройство дл сопр жени диспле с цифровой вычислительной машиной (цвм)
SU1532941A1 (ru) Устройство обмена информацией
SU1401470A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1262511A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1012235A1 (ru) Устройство дл обмена данными
SU754424A1 (ru) Устройство для контроля и регистрации асинхронных сигналов 1
SU1675896A1 (ru) Устройство дл обмена информацией ЭВМ с внешними устройствами
KR850001925B1 (ko) 단일 마이크로프로세서에 의한 crt 터미날 겸용 마이크로 컴퓨터 시스템
SU1262510A1 (ru) Устройство дл сопр жени абонентов с каналами св зи
SU1288709A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1239719A2 (ru) Имитатор канала
SU1487057A1 (ru) Устройство для сопряжения магистрали эвм с внешними устройствами
RU1807495C (ru) Устройство дл сопр жени процессоров
JPS5810945A (ja) デ−タ伝送装置
SU1013939A1 (ru) Устройство дл сопр жени вычислительной машины с внешними устройствами