SU1553927A1 - Устройство дл контрол правильности соединений электромонтажа - Google Patents

Устройство дл контрол правильности соединений электромонтажа Download PDF

Info

Publication number
SU1553927A1
SU1553927A1 SU884439094A SU4439094A SU1553927A1 SU 1553927 A1 SU1553927 A1 SU 1553927A1 SU 884439094 A SU884439094 A SU 884439094A SU 4439094 A SU4439094 A SU 4439094A SU 1553927 A1 SU1553927 A1 SU 1553927A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
circuit
inputs
counter
Prior art date
Application number
SU884439094A
Other languages
English (en)
Inventor
Сергей Леонтьевич Панасюк
Original Assignee
С.Л.Панасюк
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by С.Л.Панасюк filed Critical С.Л.Панасюк
Priority to SU884439094A priority Critical patent/SU1553927A1/ru
Application granted granted Critical
Publication of SU1553927A1 publication Critical patent/SU1553927A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к контрольно- измерительной технике. Цель изобретени  - повышение достоверности контрол  - достигаетс  путем введени  в устройство схем 2, 31 задержки, сдвиговых регистров 10, 25, 27, счетчика 8 шага, кэш-счетчика 12, схем ИЛИ 13, 26, 33, шести схем И 4, 11, 17, 18, 21, 34, блока 7 разделени , блоков 22.1 - 22.К результата, устройства 23 печати, распределител  29, инвертора 24, триггера 14 пуска. Устройство содержит также нагрузочный резистор 6, задающий генератор 28, транзисторы 161 - 16N, коммутатор 9, триггер 30 режима, счетчик 32 адреса, кнопку 1 установа. 2 ил.

Description

сл
СП
СО 0 №
Ы
Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  автоматического контрол  монтажных соединений при произ- 5 водстве электронной аппаратуры.
Цель изобретени  - повышение достоверности контрол ,
На фиг,1 показана схема устройства; на фиг,2 - временна  диаграмма ю работы устройства.
Устройство содержит кнопку 1 уста- нова, первую схему 2 задержки, первую схему ИЛИ 3, первую схему И 4, клемму 5 питани , нагрузочный резистор 6, J5 блок 7 разделени , счетчик 8 шага, коммутатор 9, первый сдвиговый ре- гистр 10, вторую схему И 11, кэш- счетчик 12, вторую схему ИЛИ 13, триг- гер 14 пуска, третью схему ИЛИ 15, 20 N транзисторов 16.1-16.N, третью схе- му И 17, четвертую схему И 18, клеммы 19.1-19.п дл  подключени  объекта 20 контрол , п тую схему 21 И, К блоков 22,1-22.К результата, уст- 25 ройство 23 печати, инвертор 24, второй сдвиговый регистр 25, четвертую 1 схему ИЛИ 26, третий сдвиговый регистр 27, генератор 28, распредели- |тель 29, триггер 30 режима, вторую 0 схему 31 задержки, счетчик 32 адреса, п тую схему ИЛИ 33 и шестую схему И 34.
Клемма 5 питани  соединена с пер- ым выводом нагрузочного резистора 6, Ьторой вывод которого соединен с кол- векторами транзисторов 16, эмиттеры {транзисторов 16 соединены с клеммами .п дл  подключени  объекта Контрол  соответственно, кнопка 1 40 установа соединена с входом первой с хемы 2 задержки, с первым входом Четвертой схемы ИЛИ 26, с первым входом п той схемы ИЛИ 33, с установочными входами первого 10 и третьего 27 д сдвиговых регистров, распределител  29; триггера 14 пуска и триггера 30 режима, выход первой схемы 2 задержки соединен с первым входом второй схемы ИЛИ 13, коллекторы транзисторов 16 соединены с информационным входом блока 7 разделени , с информационными входами блоков 22.1- 2.1.К результата, первый вход первой схемы ИЛИ 3 соединен с управл ющим входом третьего сдвигового регистра 27, с первым выходом триггера 30 режима , с первым входом шестой схемы И 34, второй ее вход соединен со вхо35
50
55
5 0 5 0
0 д
5
0
5
дом инвертора 24, с первым входом второй схемы И 11, с первым входом п той схемы И 21 и с первым выходом третьего сдвигового регистра 27, а выход соединен с первым входом первой схемы И 4, второй вход которой соединен с первым выходом распределител  29, а выход соединен с управл ющим входом первого сдвигового регистра 10, первый вход третьей схемы ИЛИ 15 соединен с выходом триггера 14 пуска, второй вход третьей схемы ИЛИ 15 соединен с выходом коммутатора , а ее выход соединен с информационным входом первого сдвигового регистра 10, выходы которого соединены с базами транзисторов 16 соответственно , первый вход четвертой схемы И 18 соединен с управл ющим входом триггера 14 пуска и вторым выходом распределител  29, ее второй вход соединен с вторым выходом триггера 30 режима, счетный вход которого соединен с входом второй схемы 31 задержки , вторым входом четвертой схемы ИЛИ 26, первым выходом счетчика 32 адреса и вторым входом второй схемы ИЛИ 13, а выход четвертой схемы И 18 соединен с управл ющим входом второго сдвигового регистра 25, информационный вход которого соединен с выходом инвертора 24 и с первым входом третьей схемы И 17, его установочный вход соединен с выходом четвертой схемы ИЛИ 26, а выходы соединены с клеммами 19,1-19,п дл  подключени  объекта контрол , второй вход второй схемы И 11 соединен с третьим выходом распределител  29, а выход сое- динен со строб-входом блока 7 разделени , входы адреса которого соединены соответственно с первыми выходами кэш-счетчика 12, вход выборки соединен с клеммой 5 питани , а выход соединен с информационным входом счетчика 8 шага и первым управл ющим входом коммутатора 9, второй вход третьей схемы И 17 соединен с четвертым выходом распределител  29, с суммирующим входом счетчика 32 адреса и со вторым входом п той схемы И 21, выход которой соединен с суммирующим входом кэш-счетчика 12, а выход третьей схемы И 17 соединен с вычитающим входом кэш-счетчика 12, информационный вход которого соединен с клеммой 5 питани  и информационным входом счетчика 32 адреса, входы начального
кода кэш-счетчика соединены с первыми входами устройства 23 печати, входами адреса блоков 22.1-22.К результата и вторыми выходами счетчика 32 адреса соответственно, установочный вход кэш-счетчика 12 соединен с выходом второй схемы ИЛИ 13 и с установочным входом счетчика 8 шага, суммирующий вход которого соединен с п тым выходом распределител  29 и вторым входом шестой схемы И 34, а первые выходы соединены с информационными входами коммутатора 9 соответственно, строб- входы блоков 22,1-22.К результата со- единены с шестым выходом распределител  29, их входы выборки соединены с соответствующими вторыми выходами третьего сдвигового регистра 27 и вторыми управл ющими входами коммутатора 9, а выходы соединены с вторыми информационными входами устройства 23 печати, управл ющий вход которого соединен с выходом шестой схемы И 34, третий вход шестой схемы И 34 соединен с третьим выходом третьего сдвигового регистра 27, установочный вход счетчика 32 адреса соединен с выходом п той схемы ИЛИ 33, второй вход которой соединен с выходом второй схемы 31 задержки, выход генератора 28 соединен с входом распределител  29.
Устройство работает следующим образом .
Если открыт хот  бы один из транзисторов 16, то на втором выводе резистора 6 потенциал соответствует уровню логического нул , в противном случае - уровню логической единицы. Дл  открывани  транзистора необходимо , чтобы единица была записана в том разр де первого сдвигового регистра 10, который соединен с базой этого транзистора, а ноль был - хот  бы в одном разр де второго сдвигового регистра из тех разр дов, которые соединены гальванической св зью с эмиттером данного транзистора. Сигнал с второго вывода резистора 6 может быть записан в блок 7 разделени , либо один из блоков 22 результата, которые представл ют собой блоки пам ти одного типа. Блоки пам ти имеют вход, выход, входы адреса, вход выборки и строб-вход. Дл  того, чтобы записать поданную на вход блока пам ти информацию в разр д, адрес которого подан на входы адреса, необходимо обеспе- чить подачу потенциала на вход сборки
0
0
5
5
и импульс записи на стро -вкод. На вход выборки блоков 22 разделени  посто нно подана логическа  единица, поэтому достаточно подать только импульс на строб-вход.
В устройстве используютс  однотипные счетчики, которые имеют информационный вход, суммирующий вход, вычитающий вход, установочный вход, входы начального кода, первые выходы, . второй выход. При подаче на установочный вход импульса в счетчик записываетс  параллельным кодом информаци  поданна  на его входы начального кода. В счетчик адреса записываетс  код адреса первого разр да (схема задани  начального кода не показана), в счетчик шага записываютс  все нули, а в кэш-счетчик - информаци  с выходов счетчика адреса. При начальной установке - это адрес первого разр да , а при сигналах переполнени  с второго выхода счетчика адреса - это адрес n-ого разр да.
Содержащийс  в счетчике код измен етс  импульсами, поступающими на его суммирующий или вычитающий вход. Если на информационный вход подана 0 единица, то при подаче импульса на суммирующий вход записанный в счетчк- ке код увеличиваетс  на единицу, а при подаче импульса на вычитающий вход код на единицу уменьшаетс . Если на информационный вход подан ноль, то содержимое счетчика при подаче импульса на суммирующий или вычитающий вход не измен етс . Если в счетчике записано число п, то при подаче импульса на суммирующий вход код счетчика не измен етс , а вырабатываетс  импульс переполнени  на втором выходе счетчика,
В схеме используетс  п-разр дный первый сдвиговый регистр, (п+1)-разр дный второй сдвиговый регистр, (К+2)-разр дный третий сдвиговый регистр . Импульсом начальной установки в первьй сдвиговый регистр записываютс  все нули, в третий сдвиговый регистр - единица в первый разр д и и - ли в остальные разр ды. Второй сдвиговый регистр имеет нулевой разр д, который в отличие от остальных разр дов не соединен с эмиттером транзистора 16. В него записываетс  ноль, В остальные п разр дов - единицы.
Коммутатор 9 предназначен дл  выбора одного из К выходов счетчика 8
5
0
5
0
5
шага. Дл  выбора 1-го выхода необходимо подать единицу на первый управл ющий вход коммутатора и единицу на д-й разр д вторых управл ющих входов коммутатора. При других комбинаци х, управл ющих сигналов на выходе коммутатора будет ноль.
При пуске схемы на выходе триггера 14 пуска устанавливаетс  единица, на втором выходе триггера 30 режима - единица. Распределитель 29 непрерывно работает в кольцевом режиме и начинает вырабатывать импульсы начина  с п того выхода.
Определение схемы объекта контрол  осуществл етс -в три этапа в соответствии с трем  группами выходов третьего сдвигового регистра 27. На первом этапе осуществл етс  разделение всех контактов объекта контрол  на первые контакты цепей и вторичные контакты . Если у некоторой цепи X контактов , то-первым контактом  вл етс  контакт, имеющий наименьший адрес, остальные контакты  вл ютс  вторичными . Дл  того, чтобы определить,  вл етс  ли i-й контакт первым контактом , в i-й разр д первого сдвигового регистра 10 записываетс  1, В(1-1)разр д и разр ды с меньшими номерами второго сдвигового регистра 25 - О, а в остальных разр дах регистров - противоположные значени . По величине потенциала на втором выводе резисто- ра 6 делаетс  заключение о наличии или отсутствии гальванической св зи между i-м и первыми (1-1)-ми контактами объекта контрол , Проверка всех контактов осуществл етс  последова- тельным сдвигом единицы в первом сдвиговом регистре и сдвигом нулевой последовательности во втором регистре . Результат записываетс  в блок 7 разделени . По окончании первого эта- па в блоке 7 единица записана в тех разр дах, номера которых совпадают с номерами первых контактов цепей.
В первый разр д первого сдвигового регистра 10 единица записываетс  с выхода триггера 14 пуска вторым импульсом временной последовательности, после чего четвертым импульсом триггер 14 п-уска сбрасываетс  в ноль.
В течение n-го цикла переключени  распределител  в счетчике 32 адреса содержитс  код числа п и по поступлении .импульса с четвертого выхода распределител  на первом выходе счетчи
5 о 5
0
5
ка 32 вырабатываетс  импульс переполнени , который перебрасывает в противоположное состо ние триггер 30 режима , поступа  на его счетный вход, сбрасывает в исходное состо ние второй сдвиговый регистр 25, приводит к записи числа п в кэш-счетчик 12, сбрасывает в ноль счетчик 8 шага и через схему 31 задержки сбрасывает в исходное состо ние (код единицы) сам счетчик 32 адреса.
Перепадом из нул  в единицу с первого выхода триггера 30 режима единица в регистре 27 переписываетс  из первого во второй разр д и начинаетс  второй этап.
Второй этап заключаетс  в выполнении К процедур следующего типа. Двоична  последовательность длины п заноситс  в первый сдвиговый регистр и затем производитс  последовательный опрос контактов путем сдвига нул  во втором регистре 25. В результате двоичные К-разр дные коды, образующиес  из значений одинаковых разр дов блоков 22.1-22.К могут служить идентификаторами эквипотенциальных контактов. Это достигаетс  тем, что представители различных цепей, какими  вл ютс  первые контакты цепей, размечаютс  различными способами. Т.е,, если составить матрицу п х К, столбцами которой будут двоичные последовательности , заносимые в первый сдвиговый регистр, то все ее строки, соответствующие первым контактам цепей, будут различатьс  между собой, а остальные строки будут нулевыми. Дл  этого «еобходимо, чтобы К ex .) где р - количество первых контактов цепей. Поскольку , то может быть прин то К ext . Формирование двоичных последовательностей указанного вида осуществл етс  в устройстве блоками 7, 8, 9. На выходе блока 7 оказываютс  единицы в тактах, соответствующих первым контактам цепей. Эти единицы дл  каждой i-й двоичной последовательности подсчитываютс  счетчиком 8 шага и передаютс  с 1-го разр да счетчика 8 на выход коммутатора 9 в те интервалы времени, когда на выходе блока 7 разделени  имеет .место единица. Учитыва  характер занесени  информации в первый сдвиговый регистр 10, информаци  выдаетс  из блока 7 разделени  в пор дке, обратном , пор дку записи, т.е. по принципу..1
первым записан - последним считан. Поэтому при записи информации содержимое кэш-счетчика 12 увеличиваетс , а при считывании уменьшаетс . При вы- боре 1-го разр да счетчика 8 выбираетс  также блок 22.1 результата дл  записи в него результата выполнени  i-й процедуры.
Окончание второго этапа можно счи- тать окончанием работы устройства, поскольку в блоках 22.1-22.К результата содержитс  информаци  о схеме объекта контрол . Однако в устройстве предусмотрен третий режим - режим вы- дачи результата на печать. При третьем режиме с выхода шестой схемы И 34 выдаютс  строб-импульсы, по каждому из которых печатаетс  одна строка , состо ща  из двух чисел - номера контакта и идентификатора цепи. Вместо устройства печати может быть использован блок индикации или ЭВМ.
Временна  диаграмма работы устройства на фиг,2 приведена дл  контрол  объекта, содержащего три внешних контакта , причем второй и третий контакты гальванически св заны между собой.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  правильности соединений электромонтажа, содержащее клемму питани , нагрузочный резистор, задающий генератор, N тран- зисторов, коммутатор, триггер режима, счетчик адреса, кнопку установа, первую и вторую схемы ИЛИ, причем клемма питани  соединена с первым выводом нагрузочного резистора, второй вывод которого соединен с коллекторами транзисторов, эмиттеры транзисторов соединены с клеммами дл  подключени  объекта контрол , о тлич ающе- е с   тем, что, с целью повышени  достоверности контрол , в него введены перва  и втора  схемы задержки, первый, второй и третий сдвиговые регистры , счетчик шага, кэш-счетчик, треть , четверта  и п та  схемы ИЛИ, перва -шеста  схемы И, блок разделени , К блоков результата, устройство печати, распределитель, инвертор, триггер пуска, кнопка установа соединена с входом первой схемы задержки, с первыми входами четвертой и п той схем ИЛИ, с установочными входами первого и третьего сдвиговых регистров , распределител , триггера пуска
    и триггера режима, выход первой схемы задержки соединен с первым входом второй схемы ИЛИ, коллекторы транзисторов соединены с информационными входами блока разделени  и блоков результата, первый вход первой схемы ИЛИ соединен с управл ющим входом третьего сдвигового регистра, с,первым выходом триггера режима, с первым входом шестой схемы И, второй вход первой схемы ИЛИ - с входом инвертора , с первыми входами второй и п той схем И и с первым выходом третьего сдвигового регистра, а выход соединен с первым входом первой схе- мы И, второй вход которой соединен с первым выходом распределител , а выход соединен с управл ющим входом первого сдвигового регистра, первый вход третьей схемы ИЛИ соединен с выходом триггера пуска, второй вход - с выходом коммутатора, а ее выход - с информационным входом первого сдвигового регистра, выходы которого соединены с базами транзисторов соответственно , первый вход четвертой схемы И соединен с управл ющим входом триггера пуска и с вторым выходом распределител , второй вход - с вторым выходом триггера режима, счетный вход которого соединен с входом второй схемы задержки, с вторым входом четвертой схемы ИЛИ, с первым выходом счетчика адреса и с вторым входом второй схемы ИЛИ, а выход четвертой схемы И соединен с управл ющим входом второго сдвигового регистра, информационный вход которого соединен с выходом инвертора и с первым входом третьей схемы И, установочный вход - с выходом четвертой схемы ИЛИ, а выходы - с клеммами дл  подключени  объекта контрол  соответственно, второй вход второй схемы И соединен с третьим выходом распределител , выход - с строб-входом блока разделени , входы адреса которого соединены соответственно с первыми выходами кэш-счетчика, вход выборки соединен с клеммой питани , а выход - с информационным входом счетчика шага и с первым управл ющим входом коммутатора , второй вход третьей схемы И соединен с четвертым выходом распределител , .с суммирующим входом счетчика адреса и с вторым входом п той схемы И, выход которой соединен с суммирующим входом кэш-счетчика, выход третьей схемы И соединен с вычитающим входом кэш-счетчика, информационный вход которого соединен с клеммой питани  и с информационным входом счетчика адреса, входы начального кода кэш-счетчика соединены с первыми входами устройства печати, с входами адреса блоков результатов и с вторыми выходами счетчика адреса соответственно , установочный вход кэш-счетчика соединен с выходом второй схемы ИЛИ и с установочным входом счетчика пага, суммирующий вход которого сое- Јинен с п тым выходом распределител  h с вторым входом шестой схемы И, а (первые выходы соединены с информационными входами коммутатора соответственно , строб-входы блоков результа
    c
    та соединены с шестым выходом распределител , их входы выборки - с соответствующими вторыми выходами третьего сдвигового регистра и с вторыми управл ющими входами коммутатора, а выходы соединены с вторыми информационными входами устройства печати, управл ющий вход которого соединен с выходом шестой схемы И, третий вход шестой схемы И соединен с третьим выходом третьего сдвигового регистра, установочный вход счетчика адреса соединен с выходом п той схемы ИЛИ, второй вход которой соединен с выходом второй схемы задержки, выход генератора соединен с входом распределител .
    &-S -П
    Выход распределите ПП
SU884439094A 1988-06-08 1988-06-08 Устройство дл контрол правильности соединений электромонтажа SU1553927A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884439094A SU1553927A1 (ru) 1988-06-08 1988-06-08 Устройство дл контрол правильности соединений электромонтажа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884439094A SU1553927A1 (ru) 1988-06-08 1988-06-08 Устройство дл контрол правильности соединений электромонтажа

Publications (1)

Publication Number Publication Date
SU1553927A1 true SU1553927A1 (ru) 1990-03-30

Family

ID=21380734

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884439094A SU1553927A1 (ru) 1988-06-08 1988-06-08 Устройство дл контрол правильности соединений электромонтажа

Country Status (1)

Country Link
SU (1) SU1553927A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 647694, кл. G 06 F 15/46, Авторское свидетельство СССР № 1043572, кл. G 01 R 31/02, 1982. *

Similar Documents

Publication Publication Date Title
US3924109A (en) Automatic circuit card testing system
JPS5958558A (ja) 並列周期的冗長チエツク回路
SU1553927A1 (ru) Устройство дл контрол правильности соединений электромонтажа
US4193038A (en) Key input apparatus
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
JPH0421883B2 (ru)
SU1283858A1 (ru) Устройство дл контрол блоков пам ти
SU1553980A1 (ru) Устройство дл контрол логических блоков
SU1571593A1 (ru) Устройство дл контрол цифровых узлов
SU1124331A2 (ru) Система дл автоматического контрол больших интегральных схем
SU1180902A1 (ru) Устройство дл контрол цифровых блоков
SU739516A1 (ru) Устройство дл сопр жени
SU1606978A1 (ru) Устройство дл контрол монтажных соединений
SU1043572A1 (ru) Устройство дл контрол монтажа
SU1010651A1 (ru) Запоминающее устройство с самоконтролем
SU802970A1 (ru) Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM
RU1798813C (ru) Устройство дл отображени графической информации на газоразр дном матричном индикаторе
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU1432530A1 (ru) Устройство дл контрол цифровых блоков
SU363201A1 (ru) Библиотека
SU943731A1 (ru) Устройство дл анализа последовательных кодов
SU890442A1 (ru) Устройство дл контрол оперативных запоминающих блоков
SU443337A1 (ru) Устройство дл проверки электрического монтажа
SU1048521A1 (ru) Устройство дл контрол накопителей
SU985776A1 (ru) Устройство дл ввода информации