SU1506504A2 - Умножитель частоты - Google Patents

Умножитель частоты Download PDF

Info

Publication number
SU1506504A2
SU1506504A2 SU874220720A SU4220720A SU1506504A2 SU 1506504 A2 SU1506504 A2 SU 1506504A2 SU 874220720 A SU874220720 A SU 874220720A SU 4220720 A SU4220720 A SU 4220720A SU 1506504 A2 SU1506504 A2 SU 1506504A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
frequency
code
input signal
divider
Prior art date
Application number
SU874220720A
Other languages
English (en)
Inventor
Владимир Кириллович Боярчук
Владимир Яковлевич Красюк
Владимир Николаевич Маслий
Геннадий Александрович Шунайлов
Сергей Яковлевич Попов
Original Assignee
Харьковский филиал Центрального конструкторского бюро Союзэнергоремонта
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский филиал Центрального конструкторского бюро Союзэнергоремонта filed Critical Харьковский филиал Центрального конструкторского бюро Союзэнергоремонта
Priority to SU874220720A priority Critical patent/SU1506504A2/ru
Application granted granted Critical
Publication of SU1506504A2 publication Critical patent/SU1506504A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радиотехнике и св зи. Цель изобретени  - расширение частотного диапазона входного сигнала. Умножитель частоты содержит формирователь 1 импульсов, регистры 2 и 3 пам ти, элементы 4 и 5 задержки, счетчики 6 и 7, делитель 8 частоты с переменным коэффициентом делени , делитель 9 частоты, опорный генератор 10, блок 11 сравнени  кодов, управл емые делители 12 и 13 частоты и блоки задани  кодов (БЗК) 14 и 15. Введение БЗК 14 и 15 позвол ет реализовать высокие коэффициенты делени  управл емых делителей 12 и 13 без снижени  быстродействи . Это приводит к расширению диапазона частот входного сигнала. 1 ил.

Description

i (Л
ел
о
О5
ел
дов, управл емые делители 12 и 13 частоты и блоки задани  кодов (БЗК) 14 и 15. Введение БЗК 14 и 15 позвол ет реализовать высокие коэффициенты
Изобретение относитс  к радиотехнике и св зи, может использоватьс  в измерительной технике и  вл етс  усовершенствованием умножител  часто - ты по авт.св. № 1443121.
Цель изобретени  - расширение час тотного диапазона входного сигнала.
На чертеже представлена структур- на  электрическа  схема умножител  частоты.
Умножитель частоты содержит форми рователь 1 импульсов, первый 2 и вто рой 3 регистры пам ти, первый 4 и второй 5 элементы задержки, первый 6 и второй 7 счетчики, делитель 8 частоты с переменным коэффициентом деле ни , делитель 9 частоты, опорный генератор 10, блок 11 сравнени  кодов, первый 12 и второй 13 управл емые де лители частоты, первый блок 14 задани  кодов и второй блок 15 задани  кодов.
Умножитель частоты работает следу н цим образом.
В начале ка щого периода входного сигнала формирователь 1 формирует ко роткий импульс, который поступает на входы записи первого 2 и второго 3 регистров и на вход первого элемента 4. Задержанный импульс поступает на вход начальной установки первого 6 и .второго 7 счетчиков и первого 14 и второго 15 блоков задани  кодов и де лител  8, коэффициент делени  которо го К, устанавливаетс  равным единице Периодическа  последовательность импульсов может быть с частотой
F
For
К,К
JIV
где Kj - коэффициент делени  делител  9;
частота следовани  импульсов на выходе опорного генератора 10.
Импульс с опорного генератора 10 поступает на счетный вход первого счетчика 6. Начальное значение кода на выходе первого блока 14 задани  кодов N 1 . Начальное значение кода на выходе второго блока 15
делени  управл емьгх делителей 12 и 13 без снижени  быстродействи . Это приводит к расширению диапазона частот входного сигнала. 1 ил.
10
15
20
25
30
35
40
45
55
задани  кодов N 2 - 2, В момент совпадени  текущего значени  двоичного кода на выходе первого счетчика 6 с двоичным кодом на выходе второго блока 15 Задани  кодов на выходе блока 11 формируетс  импульс, который поступает на установочный вход первого счетчика 6, на счетный вход второго счетчика 7 и на счетные входы первого 14 и второго 15 блоков задани  кодов. При этом первый счетчик 6 устанавливаетс  в состо ние N, значение двоичйого кода на выходе второго счетчика 7 удваиваетс  (начальное состо ние второго счетчика 7 соответствует единице), на выходе первого 14 и второго 15 блоков задани  кодов устанавливаютс  значени  - - р
А
соответственно NI-. 2 - 1; , где р - количество импульсов с выхода блока 11 за период измерени .
Сформированный на выходе блока 11 импульс через второй элемент 5 поступает на вход записи делител  8, коэффициент делени  которого К.увеличиваетс  в два раза. Таким образом, коэффициент делени  делител  8 и значение двоичного кода на выходе второго счетчика 7 совпадают, а количество импульсов на выходе опорного ге- гератора 10 за один период входного сигнала К К К К, где К j - значение двоичного кода на выходе первого
счетчика 6.
I
С приходом очередного импульса с выхода формировател  1 текущие зна чени  Kj и К двоичных кодов с вьЬсо- дов первого 6 и второго 7 счетчиков переписываютс  соответственно в первый 2 и второй 3 регистр|11, а первый 6 и второй 7 счетчики, первый 14 и второй 15 блоки задани  кодов и делитель 8 устанавливаютс  в начальное состо ние, с которого начинаетс  измерение очередного периода входного сигнала. Коэффициент делени  первого управл емого делител  12 принимает значение Kj, а коэффициент делени  второго управл емого делител  13 - К/,. Частота сигнала на выходе УМНОжител  частоты может быть представ- F«r
пена в виде F.,,ноге сигнала F gx
V . ог
частота входК
тогда
F«.K
К, К,
Коэффициент делени  второго управл емого делител  13 принимает значени  К, 1,2,4,...,2 , а максималь ный коэффициент делени  первого управл емого делител  12 К , тогда
ог
&
К«Р()
Указанна  особенность позвол ет реализовать высокие коэффициенты делени  перво го и второго управл емых делителей без снижени  быстродейст10
15
20
вн , что приводит к расширению диапазона частот входного сигнала.

Claims (1)

  1. Формула изобретени 
    Умножитель частоты по авт.св. № 1443121, отличающийс  тем, что, с целью распшрени  частотного диапазона входного сигнала,введены первый и второй блоки задани  кодов, первые входы которых соединены с выходом первого элемента задержки , а вторые входы первого и второго блоков задани  кодов соединены с выходом второго элемента задержки,выход первого блока задани  кодов соединен с информационным входом первого счетчика, выход второго блока задани  кодов соединен с вторым входом блока сравнени  кодов.
SU874220720A 1987-04-02 1987-04-02 Умножитель частоты SU1506504A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874220720A SU1506504A2 (ru) 1987-04-02 1987-04-02 Умножитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874220720A SU1506504A2 (ru) 1987-04-02 1987-04-02 Умножитель частоты

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1443121 Addition

Publications (1)

Publication Number Publication Date
SU1506504A2 true SU1506504A2 (ru) 1989-09-07

Family

ID=21294914

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874220720A SU1506504A2 (ru) 1987-04-02 1987-04-02 Умножитель частоты

Country Status (1)

Country Link
SU (1) SU1506504A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1443121., кл. Н 03 В 19/00, 1985. *

Similar Documents

Publication Publication Date Title
SU1506504A2 (ru) Умножитель частоты
GB1466832A (en) Signal generator
SU1497721A1 (ru) Генератор импульсной последовательности
JPH0411051B2 (ru)
SU1443121A1 (ru) Умножитель частоты
US4001726A (en) High accuracy sweep oscillator system
SU1238194A1 (ru) Умножитель частоты
SU571891A1 (ru) Устройство задержки
SU1211878A1 (ru) Управл емый делитель частоты следовани импульсов
SU1538239A1 (ru) Умножитель частоты следовани импульсов
SU1390771A1 (ru) Двухфазный цифровой генератор
SU1394394A1 (ru) Преобразователь частоты следовани импульсов
SU1506553A1 (ru) Преобразователь частота-код
SU627554A1 (ru) Умножитель частоты
SU1119175A1 (ru) Делитель частоты
SU1693713A1 (ru) Цифровой фазовый дискриминатор
SU1127097A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1522396A1 (ru) Управл емый делитель частоты
SU1273924A2 (ru) Генератор импульсов со случайной длительностью
SU1267285A1 (ru) Калибратор приращений угла фазового сдвига
SU843271A1 (ru) Устройство тактовой синхронизации
SU1622926A2 (ru) Формирователь временных интервалов
SU489238A1 (ru) Устройство фазировани регенераторов цифрового сигнала дл радиоканалов
SU1354386A2 (ru) Цифровой умножитель частоты с переменным коэффициентом умножени
SU1083330A1 (ru) Умножитель частоты