SU1127097A1 - Делитель частоты с переменным коэффициентом делени - Google Patents

Делитель частоты с переменным коэффициентом делени Download PDF

Info

Publication number
SU1127097A1
SU1127097A1 SU833601219A SU3601219A SU1127097A1 SU 1127097 A1 SU1127097 A1 SU 1127097A1 SU 833601219 A SU833601219 A SU 833601219A SU 3601219 A SU3601219 A SU 3601219A SU 1127097 A1 SU1127097 A1 SU 1127097A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
frequency
control code
frequency divider
divider
Prior art date
Application number
SU833601219A
Other languages
English (en)
Inventor
Владимир Сергеевич Гладышев
Дмитрий Егорович Захаров
Original Assignee
Предприятие П/Я Г-4514
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4514 filed Critical Предприятие П/Я Г-4514
Priority to SU833601219A priority Critical patent/SU1127097A1/ru
Application granted granted Critical
Publication of SU1127097A1 publication Critical patent/SU1127097A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержащий первьй и второй yпpaвл e ыe делители частоты, счетные входы которых соединены с шиной опорной частоты, первый и второй счетчики формировани  кода управлени , выходы разр дов которых соединены с входами установки коэффициента делени  соответствующих управл емых делителей частоты, входы.установки начальных значений кода управлени  - с шиной установки. выходна  шина соединена с выходом первого управл емого делител  частоты , отличаю щийс   тем, что, с целью расширени  функциональных возможностей путем обеспечени  линейно-ступенчатого изменени  выходной частоты в функции времени, в него введены два делител  частоты с посто нными коэффициентами делени , вход первого из которых соединен с выходом первого управл емого делител  частоты, выход - со счетным входом второго счетчика формировани  кода управлени , вход второго делител  частоты с посто нным коэффициенi том делени , равным удвоенному значению коэффициента делени  первого (Л делител  частоты с посто нным коэффициентом делени , соединен с выходом второго управл емого делител  частоты, а выход - со счетным входом первого счетчика формировани  кода управлени . NP со

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и электропривода . Известен перестраиваемый делитель частоты, содержащий формирователь сййхросигнапов, двоичный счетчик, буферный и информагщоНньй регистры, сумматор, два элемента И, инвертор, два элемента сравнени , триггер и элементы ИЛИ и И-ШШ ij Недостатком этого устройства  вл  етс  невозиожность формировани  выходной частоты, измен ющейс  в функции времени. Наиболее близким по Технической сущности к предлагаемому  вл етс  устройство, содержащее первый и второй управл емые элементы частоты, счетные входы которых соединены с шиной опорной частоты, первый и второй счетчики форьмировани  кода управ лени  j выходы разр дов которых соединены с входами установки коэффи 1щента делени  соответствующих управл емых делителей частоты, входы установки начального значени  кода управлени  которых соединены с шиной установки, выход первого управл емого делител  частоты соединен с выход ной шиной и со счетным входом второго счетчика формировани  кода управлени , счетный вход первого счетчика формировани  кода управлени  соединен с выходом второго управл емого делител  частоты выходна  шина соеди неНа со счетным входом счетчика зоны допустимого интегрировани , выход которого соединен с входом коммутатора , а вход сброса - с шиной установки 2 . Недостаток этого устройства - нелинейный характер изменени  выходной частоты в функции времени, так как с каждым выходным импульсом частота измен етс  с посто нным ша:гом &i. Цель изобретени  - расширение функциональных возможностей путем обеспечени  линейно-ступенчатого изменени  выходной частоты в функции времени. Поставленна  цель достигаетс  тем,- что в Делитель частоты с переменным коэффициентом делени , Содержащий первьй и второй управл емые делители частоты, счетные входы которых соединены с шиной опорной частоты , первый и второй счетчики фор1 7 мировани  кода управлени , выходы разр дов которых.,соединены с входами установки коэффициента делени  соответствующих управл емых делителей частоты, входы установки начальных значений кода управлени  - с шиной установки, выходна  шина соединена с выходом первого управл емого делител  частоты, введены два делител  частоты с посто нными коэффициентам  делени , вход первого из которых соединен с выходом первого управл емого делител  частоты, выход - Со счетным входом второго счетчика формировани  кода управлени , вход второго делител  частотыс посто нным коэффициентом делени , равным удвоенному значению коэффициента делени  первого делител  частоты с посто нным коэффициентом делени , соединен с выходом второго управл емого делител  частоты а выход - со счетным входом  ервого счетчика формировани  кода управлени . На чертеже приведена.структурна  схема делител  частоты с, переменным коэффициентом делени . Устройство содержит первьй и второй управл емые делители 1 и 2 частоты , счетные входы которых соединены с шиной-3 опорной частоты, первьй и второй счетчики 4 и 5 формировани  кода управлени , выходы разр дов которых соединены с входами установки коэффициента делени  соответствзпощих управл емых делителей частоты, входы установки начальных значений кода управлени  - с шиной 6 установки, а выходна  шина 7 соединена с выходом первого управл емого делител  1 частоты, два делител  8 и 9 частоты с посто нным коэффициентом дер лени , вход первого 8 из которых соеданен с выходом первого управл емого .делител  1 частоты, выход со счетным входом второго счетчика 5 формировани  кода управлени , вход второго делител  9 частоты с посто нным коэффициентом делени  соединен с выходом второго управл емого делител  2 частоты, выход - со счетным входом первого счетчика 4 формировани  кода управлени . Коэффициент делени  делител  9 в два раза больше коэффициента делени  делител  8. Устройство работает следующим образом .
3
в исходном состо нии в счетчиках
А и 5 сигналом по шине 6 записываютс  коды управлени , определ ющие начальные коэффициенты делени  и Нзн делителей 1 и 2 соответственно, причем .
При поступлении по шине 3 импульсов опорной частоты Рд на выходах делителей 1 и 2 формируютс  импульсы с частотами, определ емыми соответствующими начальными значени ми коэффициентов делени  указанных делителей . Эти импульсы поступают на входы делителей 8 и 9 соответственно , с выходов которых импульсы поступают на Счетные входы счетчиков 5 и 4, при этом счетчик 5 работает в режиме пр мого счета, счетчик 4 в режиме обратного счета.
С каждым импульсом входной частоты на счетных входах счетчиков 5 и А коды управл1:ни  на выходах разр -г дов измен ютс  на единицу. Соответ .ственно изменению кодов управлени  счетчиков 5 и 4 измен ютс  коэффициенты делени  делителей 2 и 1, т.е. коэффициент делений делител  1 умень шаетс , а коэффициент делени  делител  2 возрастает, что привадит к изменению частоты импульсов йа выходах управл емых делителей частоты 2 и 1, причем последнего - по линейностзатенчатому закону.
Действительно, дл  обеспечени  изменени  выходной частоты делител  1 по линейному закону
W),
где ff) - начальное значение выходной
частоты - приращение выходной частоты
в единицу времени, - текущее врем , коэффициент делени  Nj делител  1 должен измен тьс  по гиперболическому законур
шт1;
где FQ - опорна  частота.
Учитыва  малые величины относительных пр1фащений выходной частоты при больших значени х коэффициента делени  и изменени  кода управлени  дискретно с шагом, равным единице, с достатрчной дл  практики точностью можно использовать форму записи дл  непрерывных функций.
При изменении выходной частоты д по линейному закону коэффициент
270974
делени  делител  2, определ емый
кодом управлени  счетчика 5 формиро вани  кода управлени , на счетный вход которого поступают импульсы
ui-t + f и
ic(i.
где К с частотой
.коэффициент делени  делител  8, определ етс  вьфажением
t i{--l 2iHt + 2NiH.K
10 fJsW M H Iis Wi-- --1
о : .
где начальное значение коэффициента делител  2, Выходна  частота делител  2 опре- 15 дел етс  выражением:
fo2K
. 2(М-,
Мг()ьН 42 ц1+2М2н1 На счетньй вход счетчика 4 постУ;
1гШ
I
пают импульсы с частотой 11
f - -|-- -I 7
9 к
в соответствии с которой коэффициент делени  делител  1 измен етс  согласч но выражению
I . .
N W--NiH-lf4lt)dl
d
-dt,
J лН 2 „142М2,.К ,
- начальное значение коэффи-, циет1та делени  делител  1.
Определим интеграл F«
3l.
J
t lt 2fH-t+2H2Hl
дл  чего обозначим ui 01, 21 Ь, 2kln К С. Тогда последнее вьфажение. можно записать в виде t р
|а-ьСьЬс Данный интеграл имеет различное значение в зависимости от величины ас-Ь Однако при 7 О и U. О выражений дл  интеграла 3 не имеют физического смысла, при Ь О, т.е. последнее выражение после преобразований приобретает вид
fo« ,,
зЧ
Zl
55 где А - посто нна , котора  находитс  ИЗ начальных условий при t О и равна . Тогда выражение дл  N, (t) будет ..
511270976
fр.. Введение в устройство двух делиN (t)«г -77-т телей частоты с посто нными коэффиet+4 ,циентами делени  позволило добитьс 
которое совпадает с первым выражени- 5 линейно-ступенчатого изменени  часем дп  N (i) . Следовательно BI устройч тоты следовани  выходных импульсов, стве обеспечиваетс  изменение выход- что расширило функциональные возможной частоты по линейно-ступенчатомуйости и область использовани  устзакону в функции времени. ройства.
(при определенных начальньк услови х)

Claims (1)

  1. ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержащий первый и второй управляемые делители частоты, счетные входы которых соединены с шиной опорной частоты, первый и второй счетчики формирования кода управления, выходы разрядов которых соединены с входами установки коэффициента деления соответствующих управляемых делителей частоты, входы установки начальных значений кода управления - с шиной установки, выходная шина соединена с выходом первого управляемого делителя частоты, отличаю щийс я тем, что, с целью расширения функциональных возможностей путем обеспечения линейно-ступенчатого изменения выходной частоты в функции времени, в него введены два делителя частоты с постоянными коэффициентами деления, вход первого из которых соединен с выходом первого управляемого делителя частоты, выход - со счетным входом второго счетчика формирования кода управления, вход второго делителя частоты с постоянным коэффициентом деления, равным удвоенному значению коэффициента деления первого делителя частоты с постоянным коэффициентом деления, соединен с выходом второго управляемого делителя частоты, а выход — со счетным входом первого счетчика формирования кода управления.
    >
    явля· вы25
SU833601219A 1983-04-11 1983-04-11 Делитель частоты с переменным коэффициентом делени SU1127097A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833601219A SU1127097A1 (ru) 1983-04-11 1983-04-11 Делитель частоты с переменным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833601219A SU1127097A1 (ru) 1983-04-11 1983-04-11 Делитель частоты с переменным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU1127097A1 true SU1127097A1 (ru) 1984-11-30

Family

ID=21066957

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833601219A SU1127097A1 (ru) 1983-04-11 1983-04-11 Делитель частоты с переменным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU1127097A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетел1,ство СССР № 661813, кл. Н 03 К 23/00,. 28.03.77. 2. Авторское свидетельство СССР № 570203 кл. Н 03 К 23/00, 15.12.73 (прототип). *

Similar Documents

Publication Publication Date Title
US3096483A (en) Frequency divider system with preset means to select countdown cycle
US4354124A (en) Digital phase comparator circuit
JPH0439690B2 (ru)
US4031476A (en) Non-integer frequency divider having controllable error
US4344036A (en) Skip count clock generator
US3716794A (en) Frequency dividing apparatus
KR101042375B1 (ko) 디지털/주파수 변환기 및/또는 펄스 주파수 변조기를갖는 마이크로컨트롤러
US4114100A (en) Rapid tuning circuit for high frequency receivers
US6108393A (en) Enhanced prescaler phase interface
SU1127097A1 (ru) Делитель частоты с переменным коэффициентом делени
JPH1198007A (ja) 分周回路
US4081755A (en) Baud rate generator utilizing single clock source
SU571891A1 (ru) Устройство задержки
SU1601736A1 (ru) Цифровой генератор качающейс частоты
SU1432754A1 (ru) Умножитель частоты следовани импульсов
SU1506504A2 (ru) Умножитель частоты
SU982200A1 (ru) Управл емый делитель частоты
SU1714785A2 (ru) Формирователь случайных сигналов
SU1149406A1 (ru) Импульсное фазосдвигающее устройство
SU1730713A1 (ru) Цифровой частотный детектор
SU1598165A1 (ru) Делитель частоты следовани импульсов
SU482898A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU847497A1 (ru) Управл емый генератор импульсов
SU944098A1 (ru) Широтно-импульсный модул тор