SU1456947A1 - Устройство дл выборки информации при ее отображении - Google Patents

Устройство дл выборки информации при ее отображении Download PDF

Info

Publication number
SU1456947A1
SU1456947A1 SU864041886A SU4041886A SU1456947A1 SU 1456947 A1 SU1456947 A1 SU 1456947A1 SU 864041886 A SU864041886 A SU 864041886A SU 4041886 A SU4041886 A SU 4041886A SU 1456947 A1 SU1456947 A1 SU 1456947A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
output
information
input
register
Prior art date
Application number
SU864041886A
Other languages
English (en)
Inventor
Юлия Ивановна Зубко
Юрий Максимович Крикун
Лариса Ивановна Сальникова
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU864041886A priority Critical patent/SU1456947A1/ru
Application granted granted Critical
Publication of SU1456947A1 publication Critical patent/SU1456947A1/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Digital Computer Display Output (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть исполь зовано при построении устройств дл  отображени  информации. Цель изобретени  - повышение быстродействи  устройства - достигаетс  введением формировател  10 адреса приоритетной информации, формировател  5 адресных констант и адреса конца кадра и матора 2 с соответствующими функциональными св з ми. В предложенном устройстве реализовано комбинированное последовательное и квазислучайное обращение к пам ти, при котором исключаетс  потер  времени на счты- вание тех  чеек пам ти, в которых нет информации, а также реализован автоматй ческий переход на разные частоты выборки отдельных массивов, а именно информаци  с высоким приоритетом с частотой 50 Гц (в каждом кадре ), ас низким - 25 Гц (через кадр) без существенного ухудшени  изображени  на экране. 3 ил. (Л

Description

4
Фиг. 1
сигнал, сопровождающий информационное слово Строб, и код типа сообщени  считанного слова информации, элемент И 15, на выходе 16 которого формируетс  сигнал Ввод начального адреса при совпадении на входе сигналов Начало кадра (НК) и Конец выборки, элемент И 17, счетчик 18 количества слов в кодограмме, дешиф- ратор 19 и элемент 20, на выходе 21 которого формируетс  сигнал Конец массива при совпадении на его входе позиционного кода типа сообщени  с
Изобретение относитс  к вычислительной технике и может быть использовано при построении устройств дл  отображени  информации,
Цель, изобретени  - повышение быстродействи  устройства.
На фиг,1 представлена структурна  схема устройства; на фиг.2 - временна  диаграмма выдачи информации с различной частотой; на фиг.З - один из возможных вариантов выполнени  распределител  импульсов.
Устройство содержит первый регистр 1 адреса, предназначенный дл  хране- j сигналом, определ ющим количество ни  начального и текущего адресов вслов в кодограмме и формируеьым счеттечение цикла регенерации, сумматорчиком 18 и дешифратором 19, элемент
2, блок 3 пам ти, второй регистр 4И 22, на выходе 23 которого формиру10
етс  сигнал Продолжить при совпадении на входе сигналов Готов, Запрос, Строб и Конец массива.
адреса, предназначенный дл  хранени  результата суммировани  текущего ад- 20 реса с константой, формирователь 5 адресных констант и адреса конца кадра , состо щий из счетчика, шифратора и регистра на одно слово (не показаны ) распределитель 6 импульсов, ре- 25 гистр 7 числа, блок В сравнени , фор-- мирователь 9 текущего адреса и формирователь 10- адреса приоритетной информации , который может быть выполнен на регистре элемента совпадени  JQ и триггере, включенном в счетном режиме ,
На диаграмме ((}иг,2а) показано распределение времени считывани  массива информации дл  случа , когда
етс  сигнал Продолжить при совпадении на входе сигналов Готов, Запрос, Строб и Конец массива.
Устройство работает следукщим образом .
Информаци  дл  отображени  в виде трех массивов записываетс  в блок 3 пам ти, например, с выхода ЭВМ или спецвычислител  (не показаны).
Цикл регенерации, обеспечивающий отображение, начинаетс  с поступлени  на вход устройства сигнала Начало кадра (НК) при наличии сигналов готовности (ГП) устройства отображени  прин ть информацию и сигнала запроса (ЗП) информационного слова. По этому сигналу в распределителе 6 фор
2 СЛ И. I it-4JJjri. jLJf i . л --- у -,- ,-, - . врем  т длительности кадра превыша- мируетс  сигнал Ввод начального адреса (выход 16), поступающий на вход формировател  9, который выраба тывает начальный адрес массива, поступающий на вход первого регистра I адреса.
ет врем  выборки и отображени , т.е. TO T,, , где Т,- врем  выборки первого массива информации; Т - врем  выборки второго массива информации; Tj - врем  выборки третьего массива информации.
На диаграмме (фиг,2б) показано распределение времени считывани  массивов информации дл  случа , когда врем  длительности кадра меньше времени выборки и отображени , т,е,
, Распределитель 6 импульсов содержит дешифратор 11, на нулевом выходе
40
45
реса (выход 16), поступающий на вход формировател  9, который выраба тывает начальный адрес массива, поступающий на вход первого регистра I адреса.
Этот адрес первый в последователь ности адресов цикла участвует в выборке с блока 3 пам ти-. Информаци , считанна  с блока 3, через регистор 7 поступает на вход распределител  6 который анализирует эту информацию и по результатам анализа управл ет формированием последующего адреса .
tVrl i C-lUrA JJJfV - ..-.-,.
12 которого формируетс  сигнал Доба- формировател  9,
при поступлении наЕсли считано информационное словление константы
его вход сигнала разрешени  Строб и нулевого кода типа сообщени , элемент ИЛИ 13, на выходе 14 которого формируетс  сигнал Добавление единицы при поступлении на его вход сигналов с выходов 01-15 дешифратора 11, если на его входы поступают
во, происходит выдача содержимого регистра 7 числа на выход 21 устройства , а последующее счтывание инфор- 55 мации с блока 3 происходит по адресам , которые по сигналу Добавление единицы с выхода 14 распределител  6 формируютс  блоком 9 путем увели72
сигнал, сопровождающий информационное слово Строб, и код типа сообщени  считанного слова информации, элемент И 15, на выходе 16 которого формируетс  сигнал Ввод начального адреса при совпадении на входе сигналов Начало кадра (НК) и Конец выборки, элемент И 17, счетчик 18 количества слов в кодограмме, дешиф- ратор 19 и элемент 20, на выходе 21 которого формируетс  сигнал Конец массива при совпадении на его входе позиционного кода типа сообщени  с
сигналом, определ ющим количество слов в кодограмме и формируеьым счет
И 22, на выходе 23 которого формируетс  сигнал Продолжить при совпадении на входе сигналов Готов, Запрос, Строб и Конец массива.
Устройство работает следукщим образом .
Информаци  дл  отображени  в виде трех массивов записываетс  в блок 3 пам ти, например, с выхода ЭВМ или спецвычислител  (не показаны).
Цикл регенерации, обеспечивающий отображение, начинаетс  с поступлени  на вход устройства сигнала Начало кадра (НК) при наличии сигналов готовности (ГП) устройства отображени  прин ть информацию и сигнала запроса (ЗП) информационного слова. По этому сигналу в распределителе 6 фор- - . мируетс  сигнал Ввод начального ад
реса (выход 16), поступающий на вход формировател  9, который вырабатывает начальный адрес массива, поступающий на вход первого регистра I адреса.
Этот адрес первый в последовательности адресов цикла участвует в выборке с блока 3 пам ти-. Информаци , считанна  с блока 3, через регистор 7 поступает на вход распределител  6, который анализирует эту информацию и по результатам анализа управл ет формированием последующего адреса .
во, происходит выдача содержимого регистра 7 числа на выход 21 устройства , а последующее счтывание инфор- мации с блока 3 происходит по адресам , которые по сигналу Добавление единицы с выхода 14 распределител  6 формируютс  блоком 9 путем увеличени  значени  предыдущего адреса на единицу.
Такой пор док считывани  информации остаетс  до тех пор, пока распределитель не определит признак Конец массива на выходе 23.
После определени  указанного признака в формирователе 9 запрещаетс  действие команды Добавление едини- цы и на выход 24 устройства выдаетс  сигнал Конец передачи с выхода 25, определ ющий конец выданного сообщени , а распределителем 6 вырабатываетс  сигнал Продолжить, по ко- торому адрес формировател  9 увеличиваетс  на единицу. Из блока 3 пам ти считываетс  Очередное слово массива, которое записываетс  в регистр 7 и поступает на информацион- ный вход распределител  6 дл  анализа ,
Если в результате анализа оказываетс , что считанное слово не содержит информации, распределитель 6 фор мирует сигнал Конец массива на выходе 23, и сигнал Добавление константы на эыходе 12, поступающий на формирователь 5 адресных констант и адреса конца кадра.
По этому сигналу блоком 5 формируетс  константа, величина которой равна формату сообщени , которое должно быть записано по данному адресу .
Константа поступает на один вход сумматора 2, а на второй вход сумматора поступает текущий адрес из регистра 1. В результате суммировани  адрес считывани  увеличитс  на ука- занную константу и через регистр 4 поступает на блок 3 пам ти. В процессе считывани  каждый адрес массив одновременно поступает на один вход блока 8 сравнени , на второй вход ко торого поступает адрес конца кадра из формировател  5, а также посто нно хран тс  адреса границ массивов с информацией одинаковых форматов. При совпадении адресов, поступающих с выхода второго регистра, с адресами границ массивов формируетс  сигнал границы массива, используемой в формирователе 5 дл  формировани  адресных констант.
Как только формирователь 9 выдает адрес, код которого совпадает с .кодом адреса конца кадра с выхода формировател  5, блок 8 формирует сиг
5 0
Q g
5
нал Конец выборки, поступающий на вход формировател  10 адреса приоритетной информации и на вход распределител  6,
Если сигнал Конец выборки имеет высокий уровень (кадр информации считываетс  до конца), распределитель 6 формирует сигнал Ввод начального адреса на выходе 16, По этому сигналу в регистр 1 вводитс  с формировател  9 начальный адрес массива, с которого начинаетс  цикл регенерации.
Если сигнал Конец выборки имеет низкий уровень (за врем  цикла считана не вс  информаци ), формирователем 10 вырабатываетс  сигнал Ввод адреса приоритетной информации, по которому формирователь 9 выставл ет на информационные шины адрес приоритетной информации, с которого начинаетс  обращение к пам ти. Этот адрес выбран так, чтобы считывание  чеек пам ти произошло до конца и сформировалс  сигнал Конец выборки высокого уровн , по которому в регистр 1 вводитс  адрес начала массива,
В устройстве реализовано комбинированное последовательное и квазислучайное обращение к пам ти, при котором исключаетс  потер  времени на считывание тех  чеек пам ти , в которых нет информации, а также реализован автоматический переход на разные частоты выборки отдельных массивов . Как следует из фиг.2б, информаци  с высоким приоритетом выбираетс  с частотой 50 Гц (в каждом кадре), а с низким - 25 Гц (через кадр) без существенного ухудшени  изображени  на экране.
Така  система выборки при больщих массивах записи исключает потерю радиолокационных отметок на экране индикатора , t
} 0рмула изобретени 
Устройство дл  выборки информации при ее отображении, содержащее первый регистр адреса, управл ющий вход которого соединен с выходом формировател  текущего адреса, управл ющие входы которого соединены с выходами группы распределител  импульсов, информационный вход которого подключен к выходу регистра числа, а управл ющий вход - к выходу блока сравнени .
первый вход которого подключен к выходу второго регистра адреса,соединенному с управл ющим входом блока пам ти, информационный вход которого  вл етс  входом устройства, первым выходом которого  вл етс  выход регистра числа , отличающее с  тем, что с целью повьппени  быстродействи  устройства, оно содержит формирователь адреса приоритетной информации, формирователь адресных констант и адреса конца кадра и сумматор, выход которого соединен с входом второго регистра адреса, а входы - соответ ffavoMmOtioУ
S Ною о маЛю
Гд
врем  jttm atwaS ПП
4/KfteetamfarMf СЗ С
«, w« лыЛюы
ственно с выходом первого регистра адреса и одним из выходов формировател  адресных констант и адреса конца кадра, другой выход которого подключен к второму входу блока сравнени , а вход его подключен к первому выходу распределител  импульсов, вход формировател  адреса приоритетной информации соединен с выходом блока сравнени , а выход - с информационными входаки формировател  текущего адреса и первого регистра, второй выход распределител  импульсов
вл етс  вторым выходом устройства,.

Claims (1)

  1. (формула изобретения
    Устройство для выборки информации
    50 « при ее отображении, содержащее первый регистр адреса, управляющий вход которого соединен с выходом формирователя текущего адреса, управляющие
    55 входы которого соединены с выходами группы распределителя импульсов, информационный вход которого подключен к выходу регистра числа, а управляющий вход - к выходу блока сравнения,
    1456947 6 первый вход которого подключен к выходу второго регистра адреса,соединенному с управляющим входом блока памяти, информационный вход которого является входом устройства, первым выходом которого является выход регистра числа, отличающее ся тем, что, с целью повышения быстродействия устройства, оно содержит формирователь адреса приоритетной информации, формирователь адресных констант и адреса конца кадра и сумматор, выход которого соединен с входом второго регистра адреса, а входа - соответ ственно с выходом первого регистра адреса и одним из выходов формирователя адресных констант и адреса конца кадра, другой выход которого подключен к второму входу блока сравнения, а вход его подключен к первому выходу распределителя импульсов, вход формирователя адреса приоритетной информации соединен с выходом блока сравнения, а выход - с информационными входаьм формирователя текущего адреса и первого регистра, второй выход распределителя импульсов является вторым выходом устройства,.
SU864041886A 1986-03-25 1986-03-25 Устройство дл выборки информации при ее отображении SU1456947A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864041886A SU1456947A1 (ru) 1986-03-25 1986-03-25 Устройство дл выборки информации при ее отображении

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864041886A SU1456947A1 (ru) 1986-03-25 1986-03-25 Устройство дл выборки информации при ее отображении

Publications (1)

Publication Number Publication Date
SU1456947A1 true SU1456947A1 (ru) 1989-02-07

Family

ID=21228205

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864041886A SU1456947A1 (ru) 1986-03-25 1986-03-25 Устройство дл выборки информации при ее отображении

Country Status (1)

Country Link
SU (1) SU1456947A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 453721, кл. G 09 G 1/16, 1972. Авторское свидетельство СССР № 1022147, кл. G 06 F 3/153, 1976. *

Similar Documents

Publication Publication Date Title
SU1456947A1 (ru) Устройство дл выборки информации при ее отображении
SU783783A1 (ru) Устройство дл ввода информации
SU1429104A1 (ru) Устройство дл вывода информации
SU1022147A1 (ru) Устройство дл выборки информации при ее отображении
SU435563A1 (ru) Многоканальный накопитель информациипо признакам
SU643973A1 (ru) Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации
SU1727118A1 (ru) Устройство дл ввода информации
SU964649A1 (ru) Устройство дл сопр жени блоков пам ти
SU1509908A1 (ru) Устройство дл контрол ЦВМ
SU1080213A1 (ru) Ассоциативное запоминающее устройство
SU1280600A1 (ru) Устройство дл ввода информации
SU798803A1 (ru) Асооциативна однородна среда
SU748303A1 (ru) Устройство функционального контрол интегральных схем с функцией пам ти
SU1497617A1 (ru) Устройство дл отладки программно-аппаратных блоков
SU1287165A1 (ru) Устройство дл измерени временных характеристик программ
SU1688252A1 (ru) Процессор дл мультипроцессорной системы
SU1129633A1 (ru) Устройство дл подсчета объектов,расположенных беспор дочно
SU1265782A1 (ru) Устройство дл ввода-вывода информации
SU1612290A2 (ru) Многоканальное устройство дл ввода информации
SU1575190A1 (ru) Устройство дл управлени динамической пам тью
SU1312587A1 (ru) Устройство дл ввода информации
SU1275523A1 (ru) Устройство дл индикации
SU1725394A1 (ru) Счетное устройство
SU1341668A1 (ru) Устройство дл учета выдачи топлива
SU746691A1 (ru) Устройство дл контрол знаний учащихс