SU1439746A1 - Преобразователь информации - Google Patents
Преобразователь информации Download PDFInfo
- Publication number
- SU1439746A1 SU1439746A1 SU874245957A SU4245957A SU1439746A1 SU 1439746 A1 SU1439746 A1 SU 1439746A1 SU 874245957 A SU874245957 A SU 874245957A SU 4245957 A SU4245957 A SU 4245957A SU 1439746 A1 SU1439746 A1 SU 1439746A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- trigger
- shift register
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и мог . жет . быть использовано в аппаратуре обработки и регистрации электрических сигналов, регистрируемых на различного вида носите л х , например на магнитной ленте. или передаваемых по лини м св зи, когда необходима точна прив зка событий эксперимента к шкале времени. Цель изобретени - повышение достоверности преобразовани . Преобразователь содержит оптоэлектронный ключ 2, элемент 3 задержки, элементы И 4- 7, триггеры 8-10, регистр сдвига 11, схему сравнени 12, блок 13 задани константы, счетчики 14, 15, генератор тактовых импульсов 16, дифференцирующий блок 17, элемент НЕ 18, с соответствующими св з ми. Преобразователь позвол ет повысить достоверность преобразовани кодовых посг ледовательностей времени и обеспечить точную прив зку получаемых результатов обработки в шкале времени. 1 ил. § (Л с
Description
4
00
со J
О)
Изобретение относитс к автоматике и вычислительной тех}1ике, может быть использовано в аппаратуре обработки и регистрации электрических сигналов, кроме того, особое значение предлагаемое устройство приобретает при автоматизации получени различных характеристик нестационарных случайных процессов, требующих точной прив зки событий эксперш- ента к шкале времени, когда большие обтэемы экспериментальной информации вынуждены регистрировать параллельно с сигналами времени на различного ни да носител х, например на магнитной ленте.
Цель изобретени - повышение достоверности преобразовани .
На чертеже представлена структур- на схема п реобразовател .
Преобразователь имеет информационный вход 1, оптоэлектронный ключ 2, элемент 3 задержки, элементы И 4-7, триггеры 8-10, регистр 11 сдвига, схему 12 сравнени , блок 13 задани константы, счетчики 14 и 15, генератор 16 тактовых импульсов, дифференцирующи блок 17 , элемент НЕ 18, выходы 1 9 и 20.
Преобразователь работает следу- ющим образом.
По входу 1 подаетс сообщение о текущем времени в виде кодовой посылки . Сообщение о текущем времени состоит из посто нной части, например двоичное число 11, и переменной части , число позиций которой определ етс количеством разр дов, необходимых дл кодировани всего отрезка времени, в течение которого происхо- дит регистраци данньк проводимого эксперимента. Последовательный код времени с входа 1 проходит через оптоэлектронный ключ 2, который открываетс разрешающим напр жением с вы- хода элемента НЕ 18, К выходу опто- электронного ключа 2 параллельно подсоединены первый вход первого триггера 8 и вход элемента 3 задержки, кодова последовательность с выхода которой подаетс на первый вход первого элемента И 4, на второй вход которого подаетс разрешающий потенциал с выхода первого триггера 8.
С выхода оптоэлектронного ключа 2 подаетс последовательный код времени , который имеет, например дл нача ла отсчета, следующий вид: 1100,,,00 а дл первой единицы времени - 1100
01 и т,д. Триггер 8 при поступлении на него первой единицы посто нной части кодовой последовательности пере- брасьшаетс и напр жение с выхода триггера В разрешает прохождение через элемент И 4 прин той кодовой последовательности времени.
Последовательный код с выхода элемента И 4 параллельно подаетс на первый вход регистра 11 сдвига, и S-вход второго триггера 9, который перебрасываетс первым импульсом прин той последовательности и разрешает запись последовательности в регистр 11 сдвига, одновремецно от- крьгоает третий элемент И 6, на первый вход которого подаютс тактовые импульсы с выхода генератора 16 тактовых импульсов. Тактовые импульсы с выхода тротьего элемента И 6 параллельно подаютс на первый вход второго счетчика 15 и третий вход регистра 11 сдвига. Таким образом осуществл етс запись прин того последовательного кода в регистре 11 сдвига. Второй счетчик 15 отсчитьшает N тактовых импульсов, N равно числу позиций прин той последовательности, включа посто нную и переменную части кодовой посыпки. После того, как второй счетчик 15 отсчитывает N импульсов , с выхода счетчика подаетс импульс на R-вход второго триггера 9 который опрокидываетс и запрещает прохождение через третий элемент И 6 тактовых импульсов, которые подавались на третий вход регистра 11 сдвига, одновременно снимаетс напр жение разрешени записи с второго входа регистра 11 сдвига. В этот момент в регистре 11 сдвига произведена запись прин той кодовой последовательности текущего времени. К выходам (п + 1)-го и (п + 2)-го разр дов регистра 11 сдвига параллельно подключены первый и второй входы второго элемента И 5 и схемы 12 сравнени , выход которой подсоединен к З-ВХОДУ третьего триггера 10.
При совпадении значений, записанных в (п + I) и (п + 2) разр дах регистра сдвига с соответствующими значени ми, записанными в блоке 13, с выхода схемы 12 сравнени поступает импульс, который подаетс на S-вход триггера 10. Одновременно на первый и второй входы второго элемента И 5 подаютс высокие потенциалы
с выходов (п + 1) и (п + 2) разр дов регистра П сдвига, которые в свою очередь соответствуют значени м посто нной части прин той кодовой последовательности.
С выхода второго элемента И 5 на выход сигнала достоверности 19 подаетс сигнал, который подверждает верность преобразовани и приема кодовой последовательности. С выхода третьего триггера 10 подаетс сигнал через элемент НЕ 18 на оптоэлектрон- ный ключ 2, который дл него вл етс сигналом, запрещающим прием, и на дифференцирующий блок 17 и второй вход четвертого элемента И 7, дл которого он вл етс разрешающим.
Через четвертый элемент И 7 проход т тактовые импульсы от генератора 16 на первьм вход первого счетчика 14, который отсчитывает М импульсов, после чего выдает сигнал о завершении цикла приема преобразовани и хранени кодовой последовательности времени . Импульс об окончании счета с- выхода первого счетчика 14 подаетс на второй вход третьего триггера 10, который перебрасьтаетс и закрывает четвертый элемент И 7, обнул ет первый и второй счетчики 14 и 15, регистр 11 сдвига и т.д. Соответственно , напр жение с выхода третьего триггера 10 через элемент НЕ 18 открывает оптоэлектронный ключ 2. Преобразователь готов к приему и преобразованию новой кодовой последовательности времени. Выходами преобразовател информации вл ютс выходы п разр дов регистра 11 сдвига.
Дифференцирующий блок представл ет собой последовательно соединенные RC-цепочку и инвертор, выход которого вл етс выходом блока, а его входом вл етс вход дифференцирующей КС-цепочки. Блок 13 может быть, например , выполнен на двух позиционных переключател х, одна позици которых соединена с напр жением, соответствующим логической 1, а втора позици - с напр жением, соответствующим логическому
должно соответствовать числу разр дов посто нной части кодовой последовательности времени.
Ф о
р м у л а изобретени
10
15
20
Преобразователь информации, содержащий регистр сдвига, первый информационный вход которого подключен к выходу первого элемента И, первый вход которого подключен к выходу первого триггера, генератор тактовых импульсов , отличающийс тем, что, с целью повышени достоверности преобразовани , в него введена схема сравнени , второй и третий триггеры, элемент задержки, оптоэлектронный ключ, первый и второй счетчики , второй, третий и четвертый элементы И, блок задани константы, дифференцирующий блок, элемент НЕ, пы- ход которого соединен с первым входом оптоэлектронного ключа, второй вход которого подключен к информационному входу преобразовател , а выход соединен с входом элемента задержки и 5-иходом первого триггера, 25 R-вход которого и R-вход второго
триггера подключены к выходу второго :Счетчика, счетный вход которого сое- |динен с выходом третьего элемента И, |первый вход которого и первый вход 30 четвертого элемента И подключены к ВЫХОДУ генератора тактовых импульсов, выход четвертого элемента И соединен со счетным входом первого счетчика, вход обнулени которого и входы обнулени второго счетчика и регистра сдвига подключены к выходу дифферен- цир тощего блока, вход которого и входы элемента НЕ и четвертого элемента И подключены к выходу третьего триггера, R- и S-входы которого соединены соответственно с выходом первого счетчика и выходом схемы сравнени , первый вход которой подключен к выходу блока задани константы , а второй и третий входы объединены соответственно с первым и вторым входами второго элемента И и подключены к выходам (п + 1)-го и (п + 2)-го разр дов регистра сдвига, первый и второй входы сдвига которого соединены соответственно с выходом третьего элемента И и выходом второго триггера, выходом подключенного к второму входу третьего элемен-,
О, число переключателей 55 S-вход второго триггера
соединен с выходом первого элемента И, второй вход которого подключен к выходу элемента задержки.
35
40
45
50
Ф о
р м у л а изобретени
10
25
15
25
20
25
30
35
30
40
30
45
30
50
Claims (1)
- Преобразователь информации, содержащий регистр сдвига, первый информационный вход которого подключен к выходу первого элемента И, первый вход которого подключен к выходу первого триггера, генератор тактовых импульсов, отличающийся тем, что, с целью повышения достоверности преобразования, в него введена схема сравнения, второй и третий триггеры, элемент задержки, оптоэлектронный ключ, первый и второй счетчики, второй, третий и четвертый элементы И, блок задания константы, дифференцирующий блок, элемент НЕ, выход которого соединен с первым вхо дом оптоэлектронного ключа, второй вход которого подключен к информационному входу преобразователя, а выход соединен с входом элемента задержки и S-входом первого триггера, R-вход которого и R-вход второго триггера подключены к выходу второго счетчика, счетный вход которого соединен с выходом третьего элемента И, 'первый вход которого и первый вход четвертого элемента И подключены к •выходу генератора тактовых импульсов, 'выход четвертого элемента И соединен со счетным входом первого счетчика, вход обнуления которого и входы обнуления второго счетчика и регистра сдвига подключены к выходу дифференцирующего блока, вход которого и входы элемента НЕ и четвертого элемента И подключены к выходу третьего триггера, R- и S-входы которого соединены соответственно с выходом первого счетчика и выходом схемы сравнения, первый вход которой подключен к выходу блока задания константы, а второй и третий входы объединены соответственно с первым и вторым входами второго элемента И и подключены к выходам (п + 1)-го и (п + 2)-го разрядов регистра сдвига, первый и второй входы сдвига которого соединены соответственно с выходом третьего элемента И и выходом второго триггера, выходом подключенного к второму входу третьего элемент та И, S-вход второго триггера соединен с выходом первого элемента И, второй вход которого подключен к выходу элемента задержки.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874245957A SU1439746A1 (ru) | 1987-05-15 | 1987-05-15 | Преобразователь информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874245957A SU1439746A1 (ru) | 1987-05-15 | 1987-05-15 | Преобразователь информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1439746A1 true SU1439746A1 (ru) | 1988-11-23 |
Family
ID=21304637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874245957A SU1439746A1 (ru) | 1987-05-15 | 1987-05-15 | Преобразователь информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1439746A1 (ru) |
-
1987
- 1987-05-15 SU SU874245957A patent/SU1439746A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 628485, кл. Н 03 М 9/00, 1976. Авторское свидетельство СССР № 809160, кл. Н 03 М 9/00, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1053189A (ru) | ||
US3737895A (en) | Bi-phase data recorder | |
GB1071692A (en) | Digital signal processing system | |
SU1439746A1 (ru) | Преобразователь информации | |
US3237171A (en) | Timing device | |
GB1363707A (en) | Synchronous buffer unit | |
GB894935A (en) | Electrical parallel to serial converter | |
GB947430A (en) | Improvements in or relating to pulse-code modulation transmission systems | |
US3327224A (en) | Apparatus for producing time scale markings on magnetic records | |
ES399374A1 (es) | Instalacion de lectura a distancia de las informaciones contenidas en puestos locales en cascada, especialme nte en la lectura de contadores. | |
RU2023309C1 (ru) | Устройство для приема команд телеуправления | |
SU1483636A1 (ru) | Многостоповый преобразователь временных интервалов в цифровой код | |
SU1283976A1 (ru) | Преобразователь кода в период повторени импульсов | |
SU1732451A1 (ru) | Селектор сигналов | |
SU926784A1 (ru) | Детектор частотно-манипулированных сигналов | |
SU1334159A1 (ru) | Статистический анализатор временных интервалов | |
SU402865A1 (ru) | УСТРОЙСТВО дл РЕГИСТРАЦИИ ЦИФРОВОЙ ИНФОРМАЦИИ | |
SU684710A1 (ru) | Фазоимпульсный преобразователь | |
RU2047272C1 (ru) | Реверсивный двоичный счетчик | |
SU1688438A1 (ru) | Устройство дл приема и передачи данных | |
SU1354194A1 (ru) | Сигнатурный анализатор | |
SU736370A1 (ru) | Конвейерно-циклический преобразователь временного интервала в цифровой код | |
SU570211A1 (ru) | Устройство анализа статистических характеристик фазы радиосигналов | |
SU566363A1 (ru) | Устройство асинхронного приема периодических импульсных последовательностей | |
SU1675948A1 (ru) | Устройство дл восстановлени тактовых импульсов |