SU1413590A2 - Устройство дл коррекции шкалы времени - Google Patents

Устройство дл коррекции шкалы времени Download PDF

Info

Publication number
SU1413590A2
SU1413590A2 SU864073323A SU4073323A SU1413590A2 SU 1413590 A2 SU1413590 A2 SU 1413590A2 SU 864073323 A SU864073323 A SU 864073323A SU 4073323 A SU4073323 A SU 4073323A SU 1413590 A2 SU1413590 A2 SU 1413590A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
correction
inputs
pulse
Prior art date
Application number
SU864073323A
Other languages
English (en)
Inventor
Александр Николаевич Судаков
Аркадий Евгеньевич Тюляков
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU864073323A priority Critical patent/SU1413590A2/ru
Application granted granted Critical
Publication of SU1413590A2 publication Critical patent/SU1413590A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к измерительной технике и может быть использовано в хронометрических системах дл  коррекции вторичных шкал времени. Целью изобретени   вл етс  повьппение-- быстродействи  коррекции при значитель

Description

eooff коррекции
в
9 -Чи
го
ных расхождени х шкал времени. В устрой- стве предусмотрены последовательный и параллельный вводы комагщ коррекции вторичной шкалы времени, содержащей генератор 1, фазосдвигающий блок 2 и делитель 3 частоты. При последовательном вводе код коррекции проходит через преобразователь 6 кода коррекции и заполн ет регистр 5 сдвига. Сигнал окончани  ввода формируетс  счетчиком 8, дешифратором 9 и формирователем 10 одиночного импульса. По этому сигналу на выходе формировател  1 1 сигналов управлени  устанавливаетс  разрешающий потенциал, после чего код коррекции переписываетс  из регистра 5 сдвига в реверсивный счетчик 4 с помощью элемента И 7. Фазосдвигающий
блок 2 измен ет свой коэффициент делени  на врем , соответствующее значению корректирующей информации, записанной в реверсивном счетч1-1ке 4. При параллельном, вводе в регистр 5 сдвига из блока 12 пам ти быстро записываетс  посто нное значение кода коррекции, равное его полному диапазону . Запись происходит с помощью элемента ИЛИ 13, формировател  14 импульсов р инвертора 15 и второго элемента И 16. При этом, если расхожде - ние шкал времени превышает более чем в 2 раза диапазон коррекции, то совокупность из нескольких быстрых параллельных и одного медленного последовательного вводов повьшгают скорость коррекции. 5 ил.
1
Изобретение относитс  к о бласти измерительной техники и может быть . использовано в хронометрических системах дл  коррекции вторичных шкал времени.
Целью изобретени   вл етс  повышение быстродействи  коррекции при значительных расхождени х шкал времени.
На фиг. 1 изображена структурна  схема устройства; на фиг.2 - функциональна  схема преобразовател  кода коррекции; на фиг.3-5 - временные диаграммы работы устройства.
Устройство содержит генератор 1, фазосдвигающий блок 2, делитель частоты 3, реверсивный счетчик 4, регистр сдвига 5, преобразователь кода коррекции 6, первый элемент И7, счетчик 8, дешифратор 9, формирователь одиночных импульсов 10, формирователь сигналов управлени  1Л, блок пам ти 12, элемент ИЛИ 13, формирователь импульсов 14, инвертор 15 и второй элемент И 16. Преобразователь кода коррекции 6 содержит триггер 17, элемент ИЛИ 18 и элемент задержки 19.
Входы положительной и отрицательной коррекции устройства соединены с двум  входами элемента ИЛИ 13 -и двум  одноименньми входами блока пам ти 12, параллельные выходы которого, подключены к соответствующим параллельным
входам регистра сдвига 5, соединенного входом предварительной записи с -: выходом формировател  импульсов 14 и входом инвертора 15. Выход дешифратора 9 подключен к входу формировател  одиночных импульсов 10 через элемент И 16, второй вход которого соединен с выходом инвертора 15, а вьпсод эле-, мента ИЛИ 13 подключен к входу формировател  импульсов 14.
Формирователь сигнала управлени  11 выполнен на УК-триггере, при этом вход Р триггера  вл етс  первым входом формировател  11, вход С - вторым
входом, выход триггера - выходом формировател  11. На вход К подан О, на другой вход триггера 1.
Устройство работает следующим образом .
Генератор 1  вл етс  источником импульсов (фиг.4 м) дл  запуска фазо- сдвигающего блока 2, который вьшолнен в виде делител  частоты с переменным коэффициентом делени . В исходном состо нии коэффициент делени  равен К, что определ етс  наличием на втором управл ющем входе фазосдвигающего блока 2 уровн  О (фиг.4 л), независимо от сигнала на первом управл ющем
входе. С выхода фазосдвигающего блока 2 импульсы подаютс  на делитель частоты 3 (фиг,4 н).
Устройство имеет два режима работы: коррекци  шкалы времени на величину , определ емую вводимым в устройство кодом коррекции; коррекци  шкалы времени на фиксированную величину , хран щуюс  в блоке пам ти 12, без ввода в устройство кода коррекции .
В первом режиме работа осуществл етс  следующим образом.
На шину Ввод коррекции подаетс  команда (фиг.4 а), котора  поступает на вход установки разр дов счетчика 7. При этом происходит сброс счетчи- ка 8 и на выходе дешифратора 9 по вл етс  уровень О (фиг.4 в). Этот сигнал подаетс  на первый вход элемента И 16, на втором входе которого присутствует уровень Л с выхода ин вертора 15. На выходе элемента И 16 по вл етс  уровень О (фиг.4 а), который подаетс  на первый вход формировател  10.
По шине Код коррекции в устрой- ство вводитс  п-разр дный последовательный и иIyльcный двоичный код кор- .рекции старшими разр дами вперед по двум лини м св зи в виде пр мого и инверсного кода, В младшем разр де кода содержитс  информаци  о знаке коррекции. Код коррекции поступает на преобразователь 6.
Импульсы пр мого кода (фиг.3 а) подаютс  на S-вход триггера 17 (фиг.. преобразовател  кода коррекции 6,а импульсы инверсного кода (фиг.36) - на R-вход триггера 17. Эти же им- пульсы подаютс  на входы элемента ИЛИ 18, на выходе которого формируетси тактова  сери  импульсов (фиг.Зг). На выходе триггера 1-7 формируютс  импульсы пр мого кода (фиг.З в), причем их длительность увеличена до периода повторени  импульсов тактовой серии на выходе элемента ИЛИ 18. С выхода триггера 17 импульсы пр мого кода подаютс  на информационный выход преобразовател  6 и затем на информационный вход регистра сдвига 5. Импульсы тактовой серии с выхода элемента ИЛИ 18 через элемент задержки 19 подаютс  на тактовый выход преобразовател  6 (фиг.З д) и затем, на тактовый вход регистра сдвига 5. При этом задержки
тактовых импульсов относительно им- йульсов пр мого кода обеспечивают надежную запись информации в регистр сдвига 5.
д
15 20
5 ЗО
о 45 CQ i
5
Пр мой код коррекции записываетс  в регистр сдвига 5. Одновременно - счетчик 8 подсчитывает число импульсов тактовой серии. Как только в регистр сдвига 5 запишутс  все п разр дов кода, на выходе дешифратора 9 по вл етс  уровень 1 (фиг.4 в), который поступает на первый вход элемента И 16. На выходе элемента И 16 по вл етс  уровень 1 (фиг.4 з), который подаетс  на первый вход формиро- ватап  10. Формирователь 10 выдел ет второй после по влени  1 импульс (фиг.4 и) из серии импульсов на втором входе. Этот импульс (фиг. 4 и) подаетс  на второй вход формировател  I на вход предварительной записи реверсивного счетчика 4, причем по фронту импульса происходит перепись кода из старших п-1 разр дов регистра сдвига 5 в реверсивный счетчик 4. При записи в реверсивный счетчик 4 числа, отличного от О, на его выходе по вл етс  уровень 1 (фиг.4 к), который, поступа  на первый вход формировател  11, разрешает формирование на его выходе сигнала управлени . Сигнал управлени  в виде уровн  I по вл етс  на выходе формировател  11 по срезу импульса на выходе формировател  10 (фиг.4 л).
Сигнал управлени  подаетс  на второй управл ющий вход фазосдвигающего блока 2 и измен ет его коэффициент делени  на K+I в зависимости от знака , поступающего с выхода младшего разр да регистра сдвига 5 (фиг.4 и). Одновременно сигнал управлени  открывает элемент И 7, импульсы с выхода фазосдвигающего блока 2 начинают проходить на вход вычитани  реверсивного счетчика 4 (фиг. 4 о).
При коэффициенте делени  К-1 первый после изменени  коэффициента делени  импульс на выходе фозосдвигаю- щего блока 2 по витс  на врем  Tf- раньше, чем при исходном коэффициенте делени , второй - на 2Т раньше и т.п. При коэффициенте делени  К+1, наоборотJ происходит задержка по влени  импульсов. Таким образом i-и импульс на выходе фазосдвигающего бло- ка 2 по витс  на врем  +i T|. раньше или позже, чем при исходном коэффициенте делени , что приводит к сдвигу шкалы времени.
Как только число, записанное в реверсивный счетчик 4, считаетс , на
514
выходе последнего по вл етс  уровень о (фиг. 4 к), который возвращает формирователь 1 1, в исходное состо ние . На его выходе по вл етс  уровень О (фиг.4 л), при этом восстанавливаетс  исходный коэффициент делени  фазосдвигающего блока 2 (фиг,4 н) и закрываетс  элемент И 7 (фиг.4 о). Вэличйна коррекции At равна
fi.t ± N.T,
где N - число, записанное в п- старших разр дах регистра сдвига j Т - период повторени  импульсов
на выходе генератора 1. Во втором режиме работы устройство работает следующим образом.
При уходе хранимой шкалы времени эа пределы допуска на одну из шин Коррекци  или Коррекци  - в зависимости от знака ухода подаетс  команда (фиг.5 г Коррекци -и ). На выходе блока пам ти 12 по вл етс  код коррекции, причем в t-тадшем разр де кода содержитс  информаци  о знаке, определ ема  поданной командой, а в старших п-1 разр дах - величина коррекции , равна  допустимому расхожде- нию между хранимой и эталонной шкалами времени. Одновременно команда через элемент ИЛИ 13 подаетс  на формирователь 4 (фиг.5 д), на выходе которого формируетс  одиночный импульс (фиг.Зе).. Этот импульс постзшает на вход предварительной записи регистра сдвига 5, при этом код коррекции переписываетс  из блока пам ти 12 в регистр сдвига 5.
Одновременно импульс с выхода формировател  14 через инвертор 15 подафиг . 2
06
етс  на второй вход элемента И 16 (фиг,5 ж), на первом в-ходе которого присутствует уровень 1 с выхода дешифратора 9. На выходе элемента И 16 на врем , равное длительности импульса на выходе формировател  14, по вл етс  уровень О (фиг.5 з). После по влени  1 и на первом входе формировател  10 последний вьщел ет второй импульс из серии импульсов на втором входе (фиг.5 и). В дальнейшем работа устройства происходит так же, как и в первом режиме (фиг.5 а, л,
Hj с).

Claims (1)

  1. Формула изобретени 
    Устройство дл  коррекции шкалы .
    времени по авт.св. № 1095431, отличающеес  тем, что, с - целью повышени .быстродействи  кор- рекции при значительных расхождени х шкал времени, в него введены блок
    пам ти, элемент ИЛИ, формирователь импульсов, инвертор и второй элемент И, причем входы положительной и отрицательной коррекции устройства соединены с двум  входами элемента ИЛИ
    и двум  одноимёнными входами блока пам ти, выходы которого подклзочены к соответствующим параллельным входам регистра сдвига, соединенного своим входом предварительной записи с выходом формировател  импульсов и входом инвертора, выход дешифратора подключен к входу формировател  одиночных импульсов через второй элемент совпадени , второй вход которого соединен с выходом инвертора, а выход элемента ИЛИ подключен к входу форми- ровател  импульсов.
    ФиаЛ
    п
    н
    СР тй
    5Тг
    ПППППППППППППППППППППППППП..ПППППППППППППП J
    п
    гЧ гг
    5Тг
    tTr,. 7г... Гг 1 . 5Гг , ., 5Тг
    жн
    m п
    и.
    а
    фиг.5
    tTr,. 7г... Гг 1 . 5Гг , ., 5Тг
    жн
    m п
    и.
    гл гл.. m
SU864073323A 1986-06-02 1986-06-02 Устройство дл коррекции шкалы времени SU1413590A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864073323A SU1413590A2 (ru) 1986-06-02 1986-06-02 Устройство дл коррекции шкалы времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864073323A SU1413590A2 (ru) 1986-06-02 1986-06-02 Устройство дл коррекции шкалы времени

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1095431A Addition SU209703A1 (ru)

Publications (1)

Publication Number Publication Date
SU1413590A2 true SU1413590A2 (ru) 1988-07-30

Family

ID=21239876

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864073323A SU1413590A2 (ru) 1986-06-02 1986-06-02 Устройство дл коррекции шкалы времени

Country Status (1)

Country Link
SU (1) SU1413590A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1095431, кл. G 04 С 11/02, 1982. *

Similar Documents

Publication Publication Date Title
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU744948A1 (ru) Устройство дл задержки импульсов
SU1166311A1 (ru) Преобразователь частоты в код
SU1370643A2 (ru) Устройство дл коррекции шкалы времени
SU824419A2 (ru) Устройство дл умножени частотыСлЕдОВАНи пЕРиОдичЕСКиХиМпульСОВ
SU1132351A1 (ru) Способ цифрового умножени частоты
SU928353A1 (ru) Цифровой умножитель частоты
SU1100577A1 (ru) Преобразователь фаза-код
SU1506553A1 (ru) Преобразователь частота-код
SU949823A1 (ru) Счетчик
RU1783451C (ru) Цифровой частотомер мгновенных значений
SU1506435A1 (ru) Цифровой измеритель отношени временных интервалов
SU1427370A1 (ru) Сигнатурный анализатор
SU736099A1 (ru) Дискретный умножитель частоты
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU980279A1 (ru) Преобразователь интервала времени в цифровой код
SU441642A1 (ru) Лини задержки
SU1653153A1 (ru) Делитель частоты с переменным коэффициентом делени
SU943599A1 (ru) Преобразователь сдвига фаз в код
SU1307598A1 (ru) Устройство дл коррекции шкалы времени
SU840900A1 (ru) Устройство дл делени
SU1277413A2 (ru) Устройство дл коррекции шкалы времени
SU661812A2 (ru) Устройство дл изменени частоты следовни импульсов
SU1431069A1 (ru) Делитель частоты следовани импульсов
SU917172A1 (ru) Цифровой измеритель временных интервалов