SU1392631A1 - Phase telegraphy signal demodulator - Google Patents

Phase telegraphy signal demodulator Download PDF

Info

Publication number
SU1392631A1
SU1392631A1 SU864110717A SU4110717A SU1392631A1 SU 1392631 A1 SU1392631 A1 SU 1392631A1 SU 864110717 A SU864110717 A SU 864110717A SU 4110717 A SU4110717 A SU 4110717A SU 1392631 A1 SU1392631 A1 SU 1392631A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
phase
low
block
Prior art date
Application number
SU864110717A
Other languages
Russian (ru)
Inventor
Владимир Ервандович Мартиросов
Original Assignee
Московский авиационный институт им.Серго Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский авиационный институт им.Серго Орджоникидзе filed Critical Московский авиационный институт им.Серго Орджоникидзе
Priority to SU864110717A priority Critical patent/SU1392631A1/en
Application granted granted Critical
Publication of SU1392631A1 publication Critical patent/SU1392631A1/en

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Изобретение относитс  к технике св зи. Цель изобретени  - повьшение помехоустойчивости. Демодул тор содержит фазовый детектор 1, фильтр 4 нижних частот, подстраиваемый генератор 6. С целью повьппени  помехоустойчивости в устр-во введены амплитудный компаратор 2 и коммутатор пол рности 3, устран ющие вли ние информационной манипул ции фазы входного сигнала на процесс формировани  и фильтрации опорного колебани , а также блока 7 поиска и фиксации фазового рассогласовани . Блок 7 содержит два фильтра нижних частот 8 и 14, источник 9 опорного напр жени , ai4- плитудный компаратор 10, генератор 11 счетных импульсов, реверсивный счетчик 12, ЦАП 13. Введение блока 7 позвол ет устранить  влвнке ложных захватов и обеспечить высокую помехоустойчивость при значительных скорост х передачи информации и в больших диапазонах начальных частотных расстроек . 1 з.п. ф-лы, 1 ил. ЛThe invention relates to communication technology. The purpose of the invention is to improve noise immunity. The demodulator contains a phase detector 1, a low-pass filter 4, an adjustable oscillator 6. To increase the noise immunity, an amplitude comparator 2 and a polarity switch 3 are inserted into the device, eliminating the influence of the informational manipulation of the phase of the input signal on the formation and filtering of the reference signal. oscillation, as well as block 7 search and fixation of the phase mismatch. Block 7 contains two low-pass filters 8 and 14, a voltage source 9, ai4-advanced comparator 10, a generator of 11 counting pulses, a reversible counter 12, a DAC 13. The introduction of block 7 makes it possible to eliminate spurious grips and ensure high noise immunity with significant information transfer rates and in large ranges of initial frequency detunings. 1 hp f-ly, 1 ill. L

Description

fS I-IFS I-I

i -47Ii -47I

Изобретение относитс  к технике св зи и может использоватьс  в радиосистемах дл  приема сигналов фазовой телеграфии.The invention relates to communication technology and can be used in radio systems for receiving phase telegraphy signals.

Цель изобретени  - повышение помехоустойчивости .The purpose of the invention is to improve noise immunity.

На чертеже изображена структурна  электрическа  схема предложенного демодул тора.The drawing shows a structural electrical circuit of the proposed demodulator.

Демодул тор содержит фазовый детектор 1, амплитудный компаратор 2, коммутатор пол рности 3, фильтр А нижних частот, сумматор 5, подстраиваемый генератор 6, блок 7 поиска и фиксации фазового рассогласовани , состо щий из первого фильтра 8 нижних частот, источника 9 опорного напр жени , амплитудного компаратора 10, генератора 11 счетных импульсов реверсивного счетчика 12, цифроана- логового преобразовател  13 и второго фильтра 14 нижних частот.The demodulator contains a phase detector 1, an amplitude comparator 2, a polarity switch 3, a low-pass filter A, an adder 5, an adjustable oscillator 6, a phase mismatch block 7 and a fixation of the phase mismatch 8, a source 9 of the reference voltage amplitude comparator 10, the generator 11 of the counting pulses of the reversible counter 12, the digital-analog converter 13 and the second filter 14 of the lower frequencies.

Демодул тор работает следую1цим образом.The demodulator works as follows.

При отсутствий входного сигнала демодул тора на вход блока 7 поиска и фиксации фазового рассогласовани  поступает нулевое напр жение, реверсивный счетчик 12 включен на счет в одном направлении и на выходе блока 7 формируетс  непрерывно повтор ющеес  линейно нарастающее напр жение которое через сумматор 5 модулирует частоту подстраиваемого генератора 6, осуществл   таким образом поиск входного сигнала демодул тора по частоте. Диапазон частот и скорость перестройки подстраиваемого генератора 6 определ ютс  размахом выходного сигнала цифроаналогового преобразовател  13 и частотой следовани  импульсов с генератора 11 соответственно ,When there is no demodulator input signal, zero voltage is applied to the input of block 7 for searching and fixing the phase mismatch, a reversible counter 12 is turned on in one direction, and at the output of block 7 a continuously repetitive ramp voltage is generated which through the adder 5 modulates the frequency of the tunable oscillator 6, thus searching for the input signal of the demodulator in frequency. The frequency range and tuning rate of the adjustable oscillator 6 are determined by the sweep of the output signal of the D / A converter 13 and the pulse frequency from oscillator 11, respectively,

При по влении сигнала на входе 15 демодул тора на вьгходе фазового детектора 1 по вл етс  напр жение биений с линейно измен ющейс  частотой. Первый амплитудный компаратор 2 совместно с коммутатором пол рности 3 осуществл ют выпр мление напр жений биений. При сближении частот входного и опорного колебаний биени  прекращаютс , на выходе фазового детектора 1 и соответственно коммутатора пол рности 3 возникает измен ющеес  по уровню посто нное напр жение. В момент превьш1ени  этого напр жени When a signal appears at the input 15 of the demodulator at the input of phase detector 1, a beat voltage with a linearly varying frequency appears. The first amplitude comparator 2, in conjunction with the polarity switch 3, rectifies the beat stresses. As the frequencies of the input and reference oscillations of the beats come together, the output voltage of the phase detector 1 and, correspondingly, of the polarity switch 3, disappears at a constant voltage level. At the time of the increase of this voltage

над опорным уровнем, задаваемым источником 9, осуществл етс  останов однонаправленного счета реверсивногоabove the reference level specified by source 9, the unidirectional counting of the reverse

счетчика 12, прекращаетс  режим поиска и демодул тор переходит в режим синхронной работы.counter 12, the search mode is terminated and the demodulator enters the synchronous operation mode.

В данном устройстве происходит фиксаци  фазового рассогласовани In this device, the phase mismatch is fixed.

на входах фазового детектора 1 на уровне, задаваемом напр жением с выхода источника 9, В демодул торе невозможен ложный захват на боковых дискретных составл ющих спектраat the inputs of the phase detector 1 at the level specified by the voltage from the output of the source 9; In the demodulator, false capture on the lateral discrete components of the spectrum is impossible

входного сигнала, что обусловлено подачей на вход второго амплитудного компаратора 10 посто нной составл ющей выпр мленного напр жени  биений (сигнала с выхода фильтра 8),the input signal, which is due to the input to the input of the second amplitude comparator 10 of the constant component of the rectified voltage of the beats (the signal from the output of the filter 8),

При манипул ции фазы на 180° входного сигнала демодул тора, наход щегос  в синхронном режиме работы, напр жение на выходе фазового детектора 1 сохран ет свое значение, но измен ет пол рность на противоположную, что приводит к изменению состо ни  логического выхода первого амплитудного компаратора 2 (сигнал на выходе 16 демодул тора). Сигнал на выходеWhen the 180 ° phase of the demodulator input signal is in synchronous operation, the voltage at the output of phase detector 1 retains its value, but reverses polarity, which leads to a change in the state of the logical output of the first amplitude comparator 2 (signal at the output of 16 demodulator). Output signal

коммутатора пол рности 3 остаетс  неизменным за счет управл ющего воздействи  с выхода первого амплитудного компаратора 2, т,е, таким образом, обеспечиваетс  нечувствительностьthe polarity switch 3 remains unchanged due to the control action from the output of the first amplitude comparator 2, t, e, thus, insensitivity is ensured

подстраиваемого генератора 6 к информационной манипул ции фазы входного сигнала демодул тора.adjustable oscillator 6 to the informational manipulation of the phase of the input signal of the demodulator.

Наличие блока поиска и фиксации фазового рассогласовани  позвол ет обеспечить значительные полосы частот захвата и удержани  синхронного режима работы при произвольно малых значени х эквивалентной шумовой по- лосы, и кроме того, устранить  вление ложных захватов, т,е, значительно улучшить качество фильтрации опорного колебаний и повысить помехоустойчивость предложенного устройства , The presence of a block for searching and fixing the phase mismatch makes it possible to provide significant frequency bands for capturing and holding a synchronous mode of operation at arbitrarily small values of the equivalent noise band, and in addition, to eliminate the phenomenon of false grips, t, e, to significantly improve the filtering quality of the reference oscillations and improve the noise immunity of the proposed device,

Кроме того, в предложенном устройстве фиксирован уровень фазового рассогласовани  между входным и опорным колебани ми, что позвол ет фик- сировать веро тность ошибки посимвольного приема во всем диапазоне частот синхронной работы демодул тора и, следовательно, дополнительноIn addition, in the proposed device, the level of the phase mismatch between the input and reference oscillations is fixed, which makes it possible to fix the probability of a character-receive error in the entire frequency range of the demodulator's synchronous operation and, therefore, additionally

повысить помехоустойчивость предло женного устройства.improve the noise immunity of the proposed device.

Claims (2)

Формула изобретени  Invention Formula I.Демодул тор сигналов фазовой телеграфии, содержащий последонатель но соединениые подстраиваемый генератор и фазовый детектор, второй вход которого  вл етс  входом демодул тора сигналов фазовой телеграфии , а также фильтр нижних частот, отличающийс  тем, что, с целью повьш1ени  помехоустойчивости введены последовательно соединенные коммутатор пол рности, сигнальный вход которого подключен к выходу фазового детектора, блок поиска и фиксации фазового рассогласовани  и сумматор, второй вход которого соединен с выходом фильтра нижних частот и выход подключен к управл ющему входу подстраиваемого генератора, а также амплитудный компаратор, пер- вый и второй входы которого подключены к выходу фазового детектора и к шине нулевого потенциала соответственно , а выход соединен с управл ющим входом коммутатора пол рности и  вл етс  выходом демодул тора сигнл- лов фазовой телеграфии, вход фильтрат И1ГЖНИХ частот соединен с выходом кoм ryтaтopa пол рности.I. Phase telegraphy signal demodulator, containing subsequently connected oscillator and phase detector, the second input of which is the input of phase telegraphy signal demodulator, as well as a low-pass filter, which in order to increase noise immunity, serially connected switch fields are introduced phasedness, the signal input of which is connected to the output of the phase detector, the block for searching and fixing the phase error and the adder, the second input of which is connected to the output of the lower filter The frequencies and the output are connected to the control input of the adjustable oscillator, as well as the amplitude comparator, the first and second inputs of which are connected to the output of the phase detector and the zero potential bus, respectively, and the output is connected to the control input of the polarity switch and is the output of the demodule the torus of signals of phase telegraphy, the input of the filtrate of H1 frequency is connected to the output of the polarity rotor. 2.Демодул тор по п.1, отличающийс  тем, что блок поис- кт и фиксации р ссогласовани  содержит первьй Лильтр нижних частот, вход которого  вл етс  входом блока поиска и фиксации фазового рассогласовани , амплитудньй компаратор, источник опорного напр жени , генератор счетных импульсов, а также последовательно соединенные реверсивный счетчик, цифроаналоговый преобразователь и второй фильтр нижних частот, выход которого  вл етс  выходом блока поиска и фиксации фазового рассогласовани , причем входы амплитудно-; го компаратора объединены с выходами первого фильтра нижних частот и источника опорного напр жени  соответственно , управл ющий вход реверсивного счетчика соединен с вьгходом амплитудного компаратора, а его счетный вход подключен к выходу генератора счетных импульсов.2. A demodulator according to claim 1, characterized in that the search and latch block of the matching unit contains the first low-pass filter, whose input is the input of the phase-matching block and fixer, amplitude comparator, reference voltage source, and generator of counting pulses as well as a series-connected reversible counter, a digital-to-analog converter, and a second low-pass filter, the output of which is the output of the phase-difference search and latching unit, the amplitude inputs; The comparator is combined with the outputs of the first low-pass filter and the source of the reference voltage, respectively, the control input of the reversible counter is connected to the input of the amplitude comparator, and its counting input is connected to the output of the counting pulse generator.
SU864110717A 1986-09-10 1986-09-10 Phase telegraphy signal demodulator SU1392631A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864110717A SU1392631A1 (en) 1986-09-10 1986-09-10 Phase telegraphy signal demodulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864110717A SU1392631A1 (en) 1986-09-10 1986-09-10 Phase telegraphy signal demodulator

Publications (1)

Publication Number Publication Date
SU1392631A1 true SU1392631A1 (en) 1988-04-30

Family

ID=21253997

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864110717A SU1392631A1 (en) 1986-09-10 1986-09-10 Phase telegraphy signal demodulator

Country Status (1)

Country Link
SU (1) SU1392631A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 180644, кл. Н 04 L 27/22, 1964. *

Similar Documents

Publication Publication Date Title
US4855894A (en) Frequency converting apparatus
SU1329631A3 (en) Device for generating pseudoerror signal
SU1392631A1 (en) Phase telegraphy signal demodulator
SU1392630A1 (en) Duplex phase telegraphy signal demodulator
US4218776A (en) Parametric optical detector
GB2242105A (en) Multi-level linecoding
US4547751A (en) System for frequency modulation
SU907859A1 (en) Frequency-manipulated signal receiving device
SU1587658A1 (en) Device for receiving phase telegraphy signals
GB2213026A (en) Control arrangement for a phase shift keying system
SU1392627A1 (en) Frequency telegraphy signal demodulator
SU1223395A1 (en) Device for synchronous detecting of phase-shift keyed signals
SU559422A2 (en) Device for receiving pseudo-random delay-modulated signals
SU489197A1 (en) Signal extraction device
SU1392628A1 (en) Phase telegraphy signal modulator
SU1019580A1 (en) Noise generator
SU665392A1 (en) Phase modulator
SU738486A1 (en) Radio interference suppressor for communication systems with angle modulation
SU1109913A1 (en) Digital frequency synthesizer
SU985945A1 (en) Phase-lock loop
SU801286A1 (en) Device for monitoring time delay
SU1417186A2 (en) Digital frequency synthesizer
SU500570A1 (en) Device for converting input signal in synchronization systems
SU1390785A1 (en) Device for automatic tuning of oscillatory circuit
SU1202018A1 (en) Adaptive frequency discriminator