SU1368975A1 - Pulsed logic - Google Patents

Pulsed logic Download PDF

Info

Publication number
SU1368975A1
SU1368975A1 SU864100175A SU4100175A SU1368975A1 SU 1368975 A1 SU1368975 A1 SU 1368975A1 SU 864100175 A SU864100175 A SU 864100175A SU 4100175 A SU4100175 A SU 4100175A SU 1368975 A1 SU1368975 A1 SU 1368975A1
Authority
SU
USSR - Soviet Union
Prior art keywords
logic element
output
capacitor
logic
transistor
Prior art date
Application number
SU864100175A
Other languages
Russian (ru)
Inventor
Леонтий Константинович Самойлов
Сергей Павлович Тяжкун
Ирина Петровна Сорокина
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU864100175A priority Critical patent/SU1368975A1/en
Application granted granted Critical
Publication of SU1368975A1 publication Critical patent/SU1368975A1/en

Links

Landscapes

  • Inverter Devices (AREA)

Abstract

Изобретение относитс  к цифровой технике и предназначено дл  согласовани  уровней логических злементов с индуктивной нагрузкой. Устройство содержит инвертор 1, логический злемент (расширитель по ИЛИ) 2, конденсатор 4, резисторы 5 и 6, п-р-п-транзистор 7 и трансформатор 8. Введение диода 3 снижает мощность, потребл емую устройством . 1 ил.The invention relates to digital technology and is intended to match the levels of logic elements with inductive loads. The device contains an inverter 1, a logic element (expander by OR) 2, a capacitor 4, resistors 5 and 6, a pn-transistor 7 and a transformer 8. The introduction of diode 3 reduces the power consumed by the device. 1 il.

Description

tt

ёyo

(L

If-LIf-l

0000

9t 00 СО9t 00 CO

J елJ ate

Изобретение относитс  к цифровой технике и предназначено дл  согласовани  уровней логических элементов с индуктивной нагрузкой: микродвигател ми , реле, трансформаторами.The invention relates to digital technology and is intended to match the levels of logic elements with inductive loads: micromotors, relays, transformers.

Цель изобретени  - снижение мощности , потребл емой устройством.The purpose of the invention is to reduce the power consumed by the device.

На чертеже изображена схема устройства .The drawing shows a diagram of the device.

Устройство содержит первый логический элемент (инвертор) 1, второй логический элемент (расширитель по ИЛИ) 2, диод 3, конденсатор 4, резисторы 5 и 6, п-р-п-транзистор 7 и тран-it этом случае в выходную цепь логичес- сформатор 8, причем вход устройства кого элемента 1 можно включать допол10The device contains the first logic element (inverter) 1, the second logic element (OR expander) 2, diode 3, capacitor 4, resistors 5 and 6, the pn-transistor 7 and trans-it in this case to the output logic circuit the spformer 8, and the input of the device of whom element 1 can include additional 10

текает ток в первичной обмотке трансформатора 8.current flows in the primary winding of the transformer 8.

Если режим открытого транзистора 7 продолжаетс  дольше допустимого t (больша  длительность уровн  Лог.1 на входе устройства), то конденсатор 4 разр жаетс  и транзистор 7 закрываетс . Таким образом обеспечена защита от режима перегрузки транзистора 7. В случае большой допустимой длительности t(, , т.е. при низких частотах работы устройства, необходим конденсатор 4 большого номинала ;и вIf the open transistor 7 mode lasts longer than the allowable t (longer duration of the level Log.1 at the input of the device), the capacitor 4 is discharged and the transistor 7 closes. Thus, protection against overload conditions of the transistor 7 is provided. In the case of a large permissible duration t (,, i.e. at low frequencies of the device, a large capacitor 4 is required; and

соединен с входами логических элементов 1 и 2, выход логического элемента 1 соединен с анодом диода 3, катод которого через конденсатор 4 св зан с общей щиной, а через резистоо 5 с вторым выходом логического элемента 2, первый выход которого через резистор 6 св зан с общей шиной и соединен с базой п-р-п-транзистора 7, эмиттер которого соединен с общей шиной , а коллектор через трансформатор 8 св зан с шиной питани .connected to the inputs of logic elements 1 and 2, the output of logic element 1 is connected to the anode of diode 3, the cathode of which is connected to a common length through capacitor 4, and through resistor 5 to the second output of logic element 2, the first output of which is connected to resistor 6 common bus and connected to the base of pn-p-transistor 7, the emitter of which is connected to the common bus, and the collector through the transformer 8 is connected to the power bus.

Устройство работает следующим об - разом.The device works as follows.

При подаче на вход устройства уровн  Лог.О на выходе логического элемента 1 по вл етс  инверсньй уровень Лог.1 и через диод 3 зар жаетс  конденсатор 4. Через оба выхода логического элемента 2, выполненного по схеме расширител  по ИЛИ, ток не протекает. Поэтому транзистор 7 закрыт , а конденсатор 4 не разр жаетс  через резистор 5.When a device Log. O is applied to the input, the inverse level of Log.1 appears at the output of logic element 1 and capacitor 4 is charged through diode 3. Through both outputs of logic element 2, performed according to the OR expander circuit, no current flows. Therefore, the transistor 7 is closed, and the capacitor 4 is not discharged through the resistor 5.

При по влении на входе устройства уровн  Лог.1 на выходе логиче/;кого элемента 1 уровень Лог.О, который не вли ет на напр жение конденсатора 4. Через выходы логического элемента 2 протекает ток по цепи конденсатор 4 - резистор 5 - второй выход - первый выход - база транзистора 7, Этим током открываетс  транзистор 7 и проit этом случае в выходную цепь логичес- кого элемента 1 можно включать допол0When a device appears at the input of a level Log.1 at the output of a logic element 1 whose level is Log.O, which does not affect the voltage of the capacitor 4. A current flows through the outputs of logic element 2 through the circuit 4 - resistor 5 - second output - the first output is the base of the transistor 7, This current opens the transistor 7 and in this case it is possible to switch on the output circuit of the logic element 1

текает ток в первичной обмотке трансформатора 8.current flows in the primary winding of the transformer 8.

Если режим открытого транзистора 7 продолжаетс  дольше допустимого t (больша  длительность уровн  Лог.1 на входе устройства), то конденсатор 4 разр жаетс  и транзистор 7 закрываетс . Таким образом обеспечена защита от режима перегрузки транзистора 7. В случае большой допустимой длительности t(, , т.е. при низких частотах работы устройства, необходим конденсатор 4 большого номинала ;и вIf the open transistor 7 mode lasts longer than the allowable t (longer duration of the level Log.1 at the input of the device), the capacitor 4 is discharged and the transistor 7 closes. Thus, protection against overload conditions of the transistor 7 is provided. In the case of a large permissible duration t (,, i.e. at low frequencies of the device, a large capacitor 4 is required; and

2020

нительный токоограничивающий резистор .wearable current-limiting resistor.

Claims (1)

Формула изобретени Invention Formula Импульсное логическое устройство, содержащее два логических элемента, конденсатор, два резистора, п-р-п5 транзистор и трансформатор, входPulse logic device containing two logic elements, a capacitor, two resistors, a p-p5 transistor and a transformer, input первого логического элемента соединен с входом устройства, выход второго логического элемента соединен с базой п-р-п-транзистора, эмиттер которогоthe first logic element is connected to the input of the device, the output of the second logic element is connected to the base of a pnp transistor, the emitter of which 0 соединен с общей шиной, а коллектор через первичную обмотку трансформатора соединен.с шиной питани , первый вывод конденсатора и первый вывод первого резистора соединены с общей шиной, отличающеес  тем, что, с целью снижени  мощности, потребл емой устройством, введен диод, анод которого соединен с выходом первого логического элемента, а катод соединен с вторым вьгоодом конденсатора и через второй резистор соединен с вторым выходом второго логического элемента, вход которого соединен с входом устройства, а первьш выход соединен с вторым выводом.первого резистора , первый логический элемент вылолнен в виде инвертора, а второй логический элемент - расширител  по ИЛИ.0 is connected to the common bus and the collector is connected to the power bus through the primary winding of the transformer, the first capacitor lead and the first lead of the first resistor are connected to a common bus, characterized in that, in order to reduce the power consumed by the device, a diode is inserted connected to the output of the first logic element, and the cathode is connected to the second end of the capacitor and through the second resistor is connected to the second output of the second logic element, the input of which is connected to the input of the device, and the first output is connected to the second with the output pin of the first resistor, the first logic element is filled as an inverter, and the second logic element is an OR-expander. 5five 00 5five
SU864100175A 1986-07-25 1986-07-25 Pulsed logic SU1368975A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864100175A SU1368975A1 (en) 1986-07-25 1986-07-25 Pulsed logic

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864100175A SU1368975A1 (en) 1986-07-25 1986-07-25 Pulsed logic

Publications (1)

Publication Number Publication Date
SU1368975A1 true SU1368975A1 (en) 1988-01-23

Family

ID=21249997

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864100175A SU1368975A1 (en) 1986-07-25 1986-07-25 Pulsed logic

Country Status (1)

Country Link
SU (1) SU1368975A1 (en)

Similar Documents

Publication Publication Date Title
KR880013251A (en) Monolithic Integrated Circuit Devices
SU1368975A1 (en) Pulsed logic
KR900013699A (en) Power circuit
SU903838A1 (en) Voltage stabilizer with smooth start-up
JPS57147278A (en) Protecting device for mis integrated circuit
SU1081761A1 (en) Pulse power source
SU995237A2 (en) Self-sustained inverter with transistor protection
SU1527626A1 (en) Pulsed dc voltage stabilizer
SU1325446A2 (en) Stabilizing power supply source
SU1674090A1 (en) Dc pulse control device
SU706930A1 (en) Switch for switching inductive loads
RU1830620C (en) Electronic switch
SU1413719A1 (en) Automatic switch
SU1636838A1 (en) Parametric dc voltage regulator
SU1471183A1 (en) Dc secondary power supply
SU961031A1 (en) Load protection apparatus
RU1818665C (en) Driving circuit of unit for control of power switching transistor
SU1173545A1 (en) Transistorized switch
SU1026226A2 (en) Device for overvoltage and undervoltage protection of electric device
SU1370776A1 (en) High-voltage logical gate
SU845285A1 (en) Transistorized switch
SU1206762A2 (en) D.c.voltage stabilizer
SU146354A1 (en) Voltage stabilizer
SU1576966A1 (en) Device for overvoltage protection of load connected to power supply source
SU1035589A1 (en) Stabilized voltage converter