SU1363511A1 - Устройство дл испытани клавиатур телеграфных аппаратов - Google Patents

Устройство дл испытани клавиатур телеграфных аппаратов Download PDF

Info

Publication number
SU1363511A1
SU1363511A1 SU864106257A SU4106257A SU1363511A1 SU 1363511 A1 SU1363511 A1 SU 1363511A1 SU 864106257 A SU864106257 A SU 864106257A SU 4106257 A SU4106257 A SU 4106257A SU 1363511 A1 SU1363511 A1 SU 1363511A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
outputs
signature
Prior art date
Application number
SU864106257A
Other languages
English (en)
Inventor
Александр Алексеевич Федосеенко
Евгений Павлович Старкин
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU864106257A priority Critical patent/SU1363511A1/ru
Application granted granted Critical
Publication of SU1363511A1 publication Critical patent/SU1363511A1/ru

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

Изобретение относитс  к электросв зи и обеспечивает расширение функциональных возможностей путем обеспечени  проверки работоспособности шифратора клавиатуры и диагностики неисправностей и сокращение времени диагностики. Устр-во содержит генератор 1 импульсов, электронный распределитель 2 ш пульсов, блок 3 усилителей мощности с исполнительньми электромагнитами, блок 4 индикации, делитель 5 частоты, матрицу 6 коммутационных переключателей, мультиплексор 7, формирователь 8 сигнатуры, дешифратор 9, формирователь 10 временного интервала, блок 11 управлени , щуп 12, блок 13 токовых ключей. Формирователь 8 содержит регистр сдвига с сумматором по модулю два в цепи обратной св зи, эл-т 2И-ИЛИ и инвертор. Провер емый шифратор клавиатуры обозначен позицией 14. 2 ил. tg (Л

Description

Изобретение относитс  к электросв зи и.может быть использовано дл  контрол  работоспособности электронно-механических клавиатур телеграфных аппаратов с выводом информации в параллельном коде и дл  диагностики при дастройке.
Цель изобретени  - расширение функциональных возможностей.путем обеспечени  проверки работоспособности шифратора клавиатуры и диагно- стики неисправностей и сокращение времени диагностики неисправностей.
На фиг. 1 приведена структурна  электрическа  схема предлагаемого устройства; на фиг, 2 - структурна  электрическа  схема формировател  сигнатуры.
Устройство дл  испытани  клавиатур телеграфных аппаратов содержит генератор 1 импульсов, электронный распределитель 2. импульсов, блок 3 усилителей мощности с исполнительными электромагнитами, блок 4 индикации, делитель 5 частоты, матрицу 6 коммутационных переключателей, мультиплексор 7, формирователь 8 сигнатуры, дешифратор 9, формирователь,10 временного интервала, блок 11 управлени , щуп 12, блок 13 токовых ключей., и провер емый шифратор 14 клавиатуры, причем формирователь 8 сигнатуры со- держит регистр 15 сдвига -с сумматором 16 по модулю два в цепи обрат- -ной св зи, элемент 2И-ИЛИ 17 и инвертор 18.
Устройство работает следующим образом .
При подаче питани  сигнал с первого выхода блока 11 управлени , поступа  на входы сброса делител  5 частоты, электронного распределител  2 импульсов, формировател  10 временного интервала и провер емого шифратора- 14 клавиатуры устанавли- вает их в исходное состо ние и запрещает работу. При пуске блок 11 управлени  снимает запрещающий сигнал на первом выходе, и устройство начинает цикл проверки. Импульсы с выхода генератора 1 импульсов поступают на вход делител  5 частоты. Импульсы с частотой, необходимой дл  обеспечени  скорости проверки, начинают поступать на переключающий вход электронного распределител  2 импульсов , Количество выходов электронного распределител  2 импульсов равно
5
0
количеству переключателей матрицы 6 коммутационных переключателей и количеству TcfKOBbrx ключей в блоке 13. Импульсы с выходов электронного распределител  2 импульсов последовательно поступают на входы блока 3 усилителей мощности с исполнительными электромагнитами и на соответствующие входы блока 13 токовых ключей. На третьем выходе блока 11 управлени  формируетс  сигнал режима работы: контрол  работоспособности шифратора 14 или диагностики неисправностей. При режиме контрол  работоспособности шифратора 14 клавиатуры к его входам подключаетс  матрица 6 коммутационных переключателей. При режиме диагностики неисправностей шиф- ратора 14 клавиатуры к его входам подключаетс  блок токовых ключей. Импульсы, последовательно поступающие на входы блока 3 усилителей мощности с исполнительными электромагни- 5 тами, вызывают срабатывание электромагнитов , включенных на выходах .усилителей , последовательность срабатывани  задаетс  коммутацией выходов электронного распределител  2 импульсов . Электромагниты дав т своими штоками на переключатели матрицы 6 коммутационных переключателей, вызыва  их срабатывание. Срабатывание токовых ключей происходит в несколько раз быстрее, чем срабатывание коммутационных переключателей, так как срабатывание электромагнитов имеет большую инерционность. Вследствие этого при диагностике не- исправно.стей, где требуетс  повъшен- ное быстродействие, используетс  блор 13 токовых ключей. Матрица 6 коммутационных элементов используетс  в режиме контрол  работоспособности шифратора 14 клавиатуры при имитации реальных условий работы его в аппаратуре св зи (где клавиши нажимаютс  вручную), При срабатывании коммут - ционных переключателей, (или токовых ключей) на выходе шифратора 14 клавиатуры формируетс  параллельньш код, соответствующий символу нажимаемого переключател , состо щий из комбинаций О и 1 с выводом каждого разр да на отдельную шину. Каждар шина подключена к одному из информационных входов мультиплексор 7. Сигналы, поступающие с группы выходов делител  5 частоты, поочередно коммутируют
0
5
0
5
0
информационные входы мультиплексора 7 с его выходом,Режим выбран таким, чтобы при формировании одной выходной комбинации шифратором 14 клавиатуры произошел опрос всех его выходных шин мультиплексора 7. Сформированна  комбинаци  О и 1 полученного последовательного кода поступает
на первый вход формировател  8 сигна- ю жащее генератор импульсов,- блок интуры . В режиме проверки работоспособности сигнал с третьего выхода блока 11 управлени  разрешает прохождение информации с первого входа формировател  8 сигнатуры через элемент 2И- ИЛИ 17 на вход сумматора 16 по модулю два и через инвертор 18 блокирует прохождение информации с второго входа . Информаци  через сумматор 16 по
модулю два поступает на вход регист- 20 остей, введены последовательно соера 15 сдвига с обратными св з ми, на вход сдвига которого поступают импульсы с второго выхода формировател  10 временного интервала. По сигналам с выхода генератора 1 импульсов и делител  5 частоты формирователь 10 временного интервала после окончани  полного цикла проверки работоспособ- ности шифратора 14 клавиатуры формирует на своем первом выходе сигнал, поступающий в блок 11 управлени . Блок 11 управлени  вырабатывает сигнал на своем первом выходе, который устанавливает устройство в исходное состо ние, и работа прекращаетс . Сформированна  сигнатура, записанна  в регистре 15 сдвига, с обратными св з ми , дешифрируетс  дешифратором 9 и поступает в блок 4 индикации. Индикаторы блока 4 индикации высвечивают состо ние сигнатуры, по которой даетс  заключение о рабо оспособнос- ,ти шифратора 14 клавиатуры. При пов- торньк циклах проверки сигнал с второго выхода блока 11 управлени  стирает сформированную сигнатуру,и весь цикл контрол  повтор етс . При работе в режиме диагностики сигнал с тре-. тьего выхода блока 11 управлени  блокирует первый вход формировател  8 сигнатуры и разрешает прохождение информации со щупа 12 через третий вход элемента 2И-ИЛИ 17 на вход сумматора 16 по модулю два. Каса сь щупом 12 контрольных точек шифратора 14 клавиатуры, наход т точки, в которых сигнатуры фop шpyютc  неверно , и определ ют неисправные элементы . Цикл проверки аналогичен опи35
диненные делитель частоты, мультиплексор , формирователь сигнатуры и дешифратор, матрица коммутационных переключателей, щуп и последователь25 но соединенные формирователь временного интервала и блок управлени , при этом выходы дешифратора подключены к соответствующим входам блока индикации, выход генератора импуль30 сов подключен к входам синхронизации делител  частоты, формировател  временного интервала и блока управлени , первый выход которого подключен к входам сброса формировател  временного интервала, делител  частоты, электронного распределител  импульсов и провер емого шифратора клавиатуры, выходы которого подключены к соот- ветствуюшлм информационным в ходам мультиплексора, соответствующий выход делител  частоты подключен к сигнальным входам электронного распределител  импульсов и формировател  временного интервала, второй выход которого подключен к входу синхронизации формировател  сигнатуры, второй сиг- нальньм вход, вход сброса и управл ю- шдй вход которого соединены соответственно с выходом щупа и с вторым и третьим выходами блока управлени , третий выход которого подключен к управл ющему входу блока усилителей мощности с исполнительными электромагнитами , выходы которого через матрицу коммутационных переключателей подключены к соответствующим входам провер емого шифратора клавиатуры.
2. Устройство по п. 1, отличающеес  тем, что, с целью
40
45
50
55
санному , но дл  увеличени  скоростн, контрол  и диагностики коммутаци  осуществл етс  блоком 13 токовых ключей .
Формула изoбpefeни 
1. Устройство дл  испытани  клавиатур телеграфных аппаратов, содердикации и последовательно соединенные электронный распределитель импульсов и блок усилителей мощности с исполнительными электромагнитами, отличающеес  тем, что, с целью, расширени  функциональных возможностей путем обеспечени  проверки работоспособности шифратора клавиатуры и диагностики неисправ
35
диненные делитель частоты, мультиплексор , формирователь сигнатуры и дешифратор, матрица коммутационных переключателей, щуп и последователь25 но соединенные формирователь временного интервала и блок управлени , при этом выходы дешифратора подключены к соответствующим входам блока индикации, выход генератора импуль30 сов подключен к входам синхронизации делител  частоты, формировател  временного интервала и блока управлени , первый выход которого подключен к входам сброса формировател  временного интервала, делител  частоты, электронного распределител  импульсов и провер емого шифратора клавиатуры, выходы которого подключены к соот- ветствуюшлм информационным в ходам мультиплексора, соответствующий выход делител  частоты подключен к сигнальным входам электронного распределител  импульсов и формировател  временного интервала, второй выход которого подключен к входу синхронизации формировател  сигнатуры, второй сиг- нальньм вход, вход сброса и управл ю- шдй вход которого соединены соответственно с выходом щупа и с вторым и третьим выходами блока управлени , третий выход которого подключен к управл ющему входу блока усилителей мощности с исполнительными электромагнитами , выходы которого через матрицу коммутационных переключателей подключены к соответствующим входам провер емого шифратора клавиатуры.
2. Устройство по п. 1, отличающеес  тем, что, с целью
40
45
50
55
сокращени  времени диагностики неисправностей , введен блок токовых ключей , сигнальные и управл ющие входы и выходы которого соединены соответственно с выходами электронного распределител  импульсов, с третьим выходом блока управлени  и с соответствующими входами провер емого шифратора клавиатуры.
3. Устройство по пп. 1 и 2, о т - личающ.еес  тем, что формирователь сигнатуры содержит регистр сдвига с сумматором по модулю два в
13
1363511
цепи обратной св зи, инвертор и эле- мент 2И-ИЛИ, первый, второй и третий входы котброго  вл ютс  соответствен- но первым сигнальным, управл ющим и вторым сигнальным входами формировател  сигнатуры, входами синхронизации и сброса и выходами которого  вл ютс  соответственно входы синхронизации и сброса и выходы регистра сдвига , а вход и выход инвертора соединены соответственно с вторым и четвертым входами элемента 2И-ИЛИ, выход которого подключен к cooтвeтctвyющeмy
входу сумматора по модулю два.
бмд1
BwdZ
Сан. ЫоВ cuHKpQHuz. / ДхоЭ сброса. :
Фил.г

Claims (3)

  1. Формула изобретения
    1. Устройство для испытания клавиатур телеграфных аппаратов, содержащее генератор импульсов,- блок индикации и последовательно соединенные электронный распределитель импульсов и блок усилителей мощности с исполнительными электромагнитами, отличающееся тем, что, с целью, расширения функциональных возможностей путем обеспечения проверки работоспособности шифратора клавиатуры и диагностики неисправностей, введены последовательно соединенные делитель частоты, мультиплексор, формирователь сигнатуры и дешифратор, матрица коммутационных переключателей, щуп и последовательно соединенные формирователь временного интервала и блок управления, при этом выходы дешифратора подключены к соответствующим входам блока индикации, выход генератора импульсов подключен к входам синхронизации делителя частоты, формирователя временного интервала и блока управления, первый выход которого подключен к входам сброса формирователя временсостояние, и работа прекращается. Сформированная сигнатура, записанная в регистре 15 сдвига, с обратными связями, дешифрируется дешифратором 9 и поступает в блок 4 индикации. Индикаторы блока 4 индикации высвечивают состояние сигнатуры, по которой дается заключение о работоспособности шифратора 14 клавиатуры. При пов- ; торных циклах проверки сигнал с второго выхода блока 11 управления стирает сформированную сигнатуру,и весь цикл контроля повторяется. При работе в режиме диагностики сигнал с тре-. тьего выхода блока 11 управления блокирует первый вход формирователя 8 сигнатуры и разрешает прохождение информации со щупа 12 через третий вход элемента 2И-ИЛИ 17 на вход сумматора 16 по модулю два. Касаясь щупом 12 контрольных точек шифратора 14 клавиатуры, находят точки,.в которых Сигнатуры формируются неверно, и определяют неисправные элементы. Цикл проверки аналогичен опи ного интервала, делителя частоты,
    35 электронного распределителя импульсов и проверяемого шифратора клавиатуры, выходы которого подключены к соответствующим информационным входам
    40 мультиплексора, соответствующий выход делителя частоты подключен к сигнальным входам электронного распределителя импульсов и формирователя временного интервала, второй выход которо45 го подключен к входу синхронизации формирователя сигнатуры, второй сигнальный вход, вход сброса и управляющий вход которого соединены соответ ственно с выходом щупа и с вторым и 'третьим выходами блока управления, третий выход которого подключен к управляющему входу блока усилителей мощности с исполнительными электромагнитами, выходы которого через матрицу коммутационных переключателей подключены к соответствующим входам проверяемого шифратора клавиатуры.
  2. 2. Устройство по п. 1, отличающееся тем, что, с целью сокращения времени диагностики неисправностей, введен блок токовых ключей, сигнальные и управляющие входы и выходы которого соединены соответственно с выходами электронного распределителя импульсов, с третьим выходом блока управления и с соответствующими входами проверяемого шифратора клавиатуры.
  3. 3. Устройство по пп. 1 и 2, о т личающ.ееся тем, что формирователь сигнатуры содержит регистр сдвига с сумматором по модулю два в цепи обратной связи, инвертор и эле1 мент 2И-ИЛИ, первый, второй и третий входы которого являются соответственно первым сигнальным, управляющим и 5 вторым сигнальным входами формирователя сигнатуры, входами синхронизации и сброса и выходами которого являются соответственно входы синхронизаjQ ции и сброса и выходы регистра сдвига, а вход и выход инвертора соединены соответственно с вторым и четвертым входами элемента 2И-ИЛИ, выход которого подключен к соответствующему 15 входу сумматора по модулю два.
    Фиг. 2
SU864106257A 1986-05-11 1986-05-11 Устройство дл испытани клавиатур телеграфных аппаратов SU1363511A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864106257A SU1363511A1 (ru) 1986-05-11 1986-05-11 Устройство дл испытани клавиатур телеграфных аппаратов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864106257A SU1363511A1 (ru) 1986-05-11 1986-05-11 Устройство дл испытани клавиатур телеграфных аппаратов

Publications (1)

Publication Number Publication Date
SU1363511A1 true SU1363511A1 (ru) 1987-12-30

Family

ID=21252327

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864106257A SU1363511A1 (ru) 1986-05-11 1986-05-11 Устройство дл испытани клавиатур телеграфных аппаратов

Country Status (1)

Country Link
SU (1) SU1363511A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 777847, кл. Н 04 L 13/02, 1979. Авторское свидетельство СССР № 1169187. кл. Н 04 L 13/02, 1-984. *

Similar Documents

Publication Publication Date Title
WO1980000375A1 (en) Hybrid signature test method and apparatus
SU1363511A1 (ru) Устройство дл испытани клавиатур телеграфных аппаратов
SU503242A1 (ru) Устройство дл поиска неисправностей
SU1348758A1 (ru) Устройство дл контрол и диагностики многоканальной цифровой аппаратуры
JPS637630B2 (ru)
SU896627A1 (ru) Устройство дл контрол и диагностики цифровых узлов
SU503189A1 (ru) Устройство дл проверки работоспособности электрического монтажа
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
SU1019454A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU1176333A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU902018A1 (ru) Устройство дл контрол логических блоков
SU875390A1 (ru) Устройство дл контрол логических блоков
SU1515175A2 (ru) Устройство дл диагностики неисправностей технических объектов
SU1499519A1 (ru) Устройство дл контрол параметров знакосинтезирующего узла печатающего механизма
SU1070562A1 (ru) Устройство дл контрол логических блоков
SU746553A1 (ru) Устройство дл контрол цифровых блоков
SU669921A1 (ru) Устройство дл диагностики каналов ввода-вывода
SU1149266A1 (ru) Устройство дл контрол логических блоков
SU1388871A1 (ru) Устройство дл контрол и диагностики цифровых блоков
SU1231504A1 (ru) Устройство дл контрол логических блоков
SU528570A1 (ru) Устройство дл определени функциональных тестов контрол исправности релейных структур
SU962961A1 (ru) Устройство дл обнаружени неисправностей в блоках коммутации цифровых интегрирующих структур
SU890398A1 (ru) Устройство дл контрол логических узлов
SU1566353A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU1388869A1 (ru) Сигнатурный анализатор