SU1363432A1 - Frequency-phase discriminator - Google Patents

Frequency-phase discriminator Download PDF

Info

Publication number
SU1363432A1
SU1363432A1 SU864101632A SU4101632A SU1363432A1 SU 1363432 A1 SU1363432 A1 SU 1363432A1 SU 864101632 A SU864101632 A SU 864101632A SU 4101632 A SU4101632 A SU 4101632A SU 1363432 A1 SU1363432 A1 SU 1363432A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency
triggers
inverse
Prior art date
Application number
SU864101632A
Other languages
Russian (ru)
Inventor
Юрий Николаевич Гривва
Василий Семенович Диордица
Original Assignee
Предприятие П/Я В-2144
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2144 filed Critical Предприятие П/Я В-2144
Priority to SU864101632A priority Critical patent/SU1363432A1/en
Application granted granted Critical
Publication of SU1363432A1 publication Critical patent/SU1363432A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радиотехнике и повьшает помехоустойчивость . Устр-во содержит входы 1 и 2, четыре одновибратора 3 и 4, 14 и 20, шесть эл-тов И-НЕ 5,6, 15,16, 21 и 22, инверторы 7 и 8, четыре триггера 9, 10, 17 и 18, четыре эл-та И 11-13 и 19, выходы 23 и 24. Устр-во имеет два режима работы: режим сравнени  частот и режим сравнени  фаз. Переход от 1-го режима к 2-му режиму происходит автоматически при сближении частот входных последовательностей. 3 ил. (Л иг. 1This invention relates to radio engineering and enhances noise immunity. The device contains inputs 1 and 2, four single-oscillators 3 and 4, 14 and 20, six I-NE 5.6, 15.16, 21 and 22, inverters 7 and 8, four trigger 9, 10, 17 and 18, four electrodes And 11-13 and 19, outputs 23 and 24. The device has two operating modes: frequency comparison mode and phase comparison mode. The transition from the 1st mode to the 2nd mode occurs automatically when the frequencies of the input sequences converge. 3 il. (L ig. 1

Description

Изобретение относитс  к радиотехнике и может быть использовано в устройствах автоподстройки частоты и фазы.The invention relates to radio engineering and can be used in devices for automatic frequency and phase control.

Цель изобретени  - повьшение помехоустойчивости .The purpose of the invention is to improve noise immunity.

На фиг,1 представлена электрическа  структурна  схема частотно-фазового дискриминатора , на фиг.2 - зависимость коэффициентов заполнени  по первому и второму выходам; на фиг.3 - движение рабочей точки по статической фазовой характеристике.Fig. 1 shows the electrical structural scheme of the frequency-phase discriminator; Fig. 2 shows the dependence of the fill factors on the first and second outputs; figure 3 - movement of the working point on the static phase characteristic.

Частотно-Фазовый дискриминатор со- 5 го и четвертого триггеров 9 и 10, держит первый и второй входы 1 и 2, чем обеспечиваетс  высока  точность первый и второй одновибраторы 3 и 4, первый и третий элементы И-НЕ 5 и 6, первый и второй инверторы 7 и 8, треработы в зоне малых фазовых рассогласований и исключаютс  сбои, когд в нулевое состо ние установлен лишь один из этих триггеров, а на выходе другого из них будет существовать ложна  информаци  в течение целого периода 21Г. The frequency-phase discriminator of the 5th and the fourth flip-flops 9 and 10, holds the first and second inputs 1 and 2, which ensures high accuracy of the first and second single-oscillators 3 and 4, the first and third elements AND-HE 5 and 6, the first and second the inverters 7 and 8, the trips in the zone of small phase mismatches, and failures are eliminated, when only one of these triggers is set to the zero state, and at the output of the other one there will be false information for the whole 21G period.

тий и четвертый триггеры 9 и 10, первьй, второй и третий элементы И 11 - 13, третий одновибратор 14, п тый и шестой элементы И-НЕ 15 и 16, первый и второй триггеры 17 и 18, четвертый элемент И 19, четвертый одновибратор 20, второй и четвертьш элементы И-НЕ 21 и 22, первьш и второй выходы 23 и 24.the third and fourth triggers 9 and 10, the first, the second and the third elements And 11 - 13, the third one-shot 14, the fifth and sixth elements AND-NOT 15 and 16, the first and second triggers 17 and 18, the fourth element And 19, the fourth one-shot 20, second and quarter elements AND-NOT 21 and 22, first and second outputs 23 and 24.

Частотно-фазовьй дискриминатор работает следующим образом.The frequency-phase discriminator works as follows.

Частотно-фазовьй дискриминатор имеет два режима работы: режим срав- ..нени  частот и режим сравнени  фаз. Переход от режима сравнени  частот к режиму сравнени  фаз происходит автоматически при сближении частот входных импульсных последовательностей .The frequency-phase discriminator has two modes of operation: the mode of comparison of frequencies and the mode of comparison of phases. The transition from the mode of comparison of frequencies to the mode of comparison of phases occurs automatically when the frequencies of the input pulse sequences approach each other.

В исходном состо нии все триггеры наход тс  в нулевом состо нии. Пред- , положим, что импульсна  последова- . тельность по входу 1 опережает импульсную последовательность по входу 2. Импульс со входа 1, сформированный первым одновибратором 3, задним фронтом через первьй инвертор 7 устанавливает третий триггер 9 в единичное состо ние и высокий потенциал с его пр мого выхода через первьй элемент И 11 подготавливает третий одновибратор 14 к запуску и поступает на первьй выход 23 частотно-фазового дискриминатора через п тьй и второй элементы И-НЕ 15 и 21, Импуль со входа 2, сформированньй вторым одновибратором 4s задним фронтом через второй инвертор В устанавливает четвертьй триггер 10 также в единичное состо ние и высокий потенциал сIn the initial state, all the triggers are in the zero state. We assume that the pulse is sequential. On input 1, ahead of the pulse sequence on input 2. A pulse from input 1 formed by the first one-shot 3, the falling edge through the first inverter 7 sets the third trigger 9 into a single state and high potential from its direct output through the first element 11 prepares the third one-shot 14 to start and enters the first output 23 of the frequency-phase discriminator through the fifth and second elements AND-NOT 15 and 21, Impulse from the input 2, formed by the second single-oscillator 4s falling front through the second inverter In mouth navlivaet fourth flip-flop 10 is also a single state and with a high potential

его пр мого выхода через первьм элемент И 11 запускает третий одновиб- ратор 14, формирующий короткий, им-, пульс, который блокирует поступление высокого потенциала с пр мого выхода четвертого триггера 10 через третий элемент И 13 и прерывает поступление высокого потенциала с пр мого выхода третьего триггера 9 через второй элемент И 12 на первый выход дискримийа- тора. Одновременно с этим импульс третьего одновибратора 14, действующий по входам установки нул  третье5 го и четвертого триггеров 9 и 10, чем обеспечиваетс  высока  точность its direct output through the first element And 11 triggers the third single-oscillator 14, which forms a short, pulse, which blocks the flow of high potential from the direct output of the fourth trigger 10 through the third element And 13 and interrupts the flow of high potential from the direct output the third trigger 9 through the second element I 12 to the first output of the discriminator. At the same time, the pulse of the third one-shot 14, acting on the inputs of the zero setting of the third and fourth triggers 9 and 10, ensures high accuracy

00

5five

00

работы в зоне малых фазовых рассо ; гласований и исключаютс  сбои, когда в нулевое состо ние установлен лишь один из этих триггеров, а на выходе другого из них будет существовать ложна  информаци  в течение целого периода 21Г. work in the area of small phase diss; Clans are eliminated when only one of these triggers is set to the zero state, and at the output of the other of them there will be false information for the whole 21G period.

По окончании импульса на выходе третьего одновибратора 14 со второго и третьего элементов И 12 и 13 снимаетс  запрет на прохождение сигналов с основных выходов третьего и четвертого триггеров 9 и 10 на первьй и второй выходы 23 и 24 и частотно-фазовый дискриминатор готов к измерению фазового рассогласовани  следующей пары входных импзшьсов.At the end of the pulse at the output of the third one-shot 14 from the second and third elements 12 and 13, the prohibition on passing signals from the main outputs of the third and fourth triggers 9 and 10 to the first and second outputs 23 and 24 is removed and the frequency-phase discriminator is ready to measure the phase error the next pair of inputs.

В результате на первом выходе 23 частотно-фазового дискриминатора существует последовательность поло си- тельных импульсов, длительность которых точно соответствует фазовому рассогласованию между импульснымиAs a result, at the first output 23 of the frequency-phase discriminator there is a sequence of positive pulses, the duration of which exactly corresponds to the phase mismatch between the pulsed

Q последовательност ми, поступающими на первьй и второй входы 1 и 2 частотно-фазового дискриминатора. Это соответствует зависимости коэффициента заполнени  периода импульсной J Последовательности К по-первому вы ходу 23 частотно-фазового дискрими-т натора в диапазоне фазовых рассогласований по входам 2 i (или в общем виде n2T-ig (п+1)2Т, где п 0, ±1, ±2, ... (фиг.2).Q sequences arriving at the first and second inputs 1 and 2 of the frequency-phase discriminator. This corresponds to the dependence of the filling factor of the pulse period J of the Sequence K at the first output 23 of the frequency-phase discriminator in the range of phase mismatches at the inputs 2 i (or in general, n2T-ig (n + 1) 2T, where n 0, ± 1, ± 2, ... (figure 2).

5five

00

5five

Если импульсна  последовательность по первому входу 1 отстает от импульсной последовательности по второму входу 2, то первым будет срабатывать четвертьй триггер 10, а возвращатьс  в исходное состо ние после срабатывани  третьего триггера 9. В результате На втором выходе 24 будет последовательность положительных импуль31If the pulse sequence on the first input 1 lags behind the pulse sequence on the second input 2, then the quarter trigger 10 will be triggered first, and return to the initial state after the third trigger 9 triggers. As a result, on the second output 24 there will be a sequence of positive pulses31

сов, длительность которых точно соответствует фазовому рассогласованию между импульсными последовательност ми , поступающими на второй и первый входы 2 и 1 частотно-фазового дискрИ минатора. На фиг.2 это соответствует зависимости коэффициента заполнени  периода импульсной последовательности по второму выходу 24 частотно-фа зового дискриминатора в диапазоне фазовых рассогласований по входам О S (-Р 2 и (или в общем виде п2 i ср (n-1)2 ir, где , +1, +2, + ,..).. В случае повышени  частоты следовани  импульсов, поступающих на первый вход 1, на инверсном вьгходе первого триггера 17 устанавливаетс  уровень логического нул , который через второй элемент И-НЕ 21 устанавливает уровень логической единицы на первом выходе 23 и через четвертый и шестой элементы И-НЕ 22 и 16 устанавливает уровень логического нул  на втором выходе 24, что соответствует режиму насьпцени  дискриминатора по его первому выходу 23. Аналогично , в случае повышени  частоты импульсов, поступающих на второй вход 2, на инверсном выходе второго триггера 18 устанавливаетс  уровень логического нул , который через четвертый элемент И-НЕ 22 устанавливает уровень логической единицы на втором вьгходе 24 и через п тьй и четвертый элементы И-НЕ 15 и 22 устанавливает уровень логического нул  на первом вьгходе 23, что соответствует режиму насыщени  дискриминатора по его второму выходу 24. В обоих случа х осуществл етс  переход к режиму сравнени .The coefficients whose duration exactly corresponds to the phase mismatch between the pulse sequences arriving at the second and first inputs 2 and 1 of the frequency-phase disc of the minator. In Fig. 2, this corresponds to the dependence of the filling factor of the pulse sequence period on the second output 24 of the frequency-phase discriminator in the range of phase mismatches at the inputs O S (-P 2 and (or in general, n2 i cf (n-1) 2 ir, where, +1, +2, +, ..) .. In the case of an increase in the frequency of the pulses arriving at the first input 1, the inverse trigger of the first trigger 17 sets the logical zero level, which through the second AND-21 element sets the logical level units on the first exit 23 and through the fourth and sixth the elements AND-NOT 22 and 16 sets the logic zero level at the second output 24, which corresponds to the discriminator's mode at its first output 23. Similarly, if the frequency of the pulses at the second input 2 increases, the logic level is set to the inverse output of the second trigger 18 zero, which through the fourth element IS-NOT 22 establishes the level of the logical unit on the second run 24 and through the fifth and fourth elements AND-NOT 15 and 22 sets the level of the logical zero on the first run 23, which corresponds to Modes saturation discriminator by its second outlet 24. In both cases, the operation proceeds to the comparison mode.

В случае повьшенной частоты следовани  импульсов по первому входу 1 над частотой следовани  ш.тульсов по второму входу 2 об зательно возникает состо ние, при котором между двум  импульсами по второму входу 2 присутствуют два импульса по первому входу 1.- Первый импульс по первому входу 1, сформированный первым одно- вибратором 3, через первый инвертор- 7 устанавливает третий триггер 9 в единичное состо ние, что разрешает i прохождение второго импульса первого одновибратора 3 через первьй элемент И-НЕ 5. Второй импульс по первому- входу 1, сформированный первым одно- вибратором 3, передним фронтом черезIn the case of an increased pulse frequency at the first input 1 above the pulse frequency at the second input 2, a condition arises in which between two pulses at the second input 2 there are two pulses at the first input 1.- The first pulse at the first input 1 , formed by the first single-vibrator 3, through the first inverter-7 sets the third trigger 9 to one state, which allows i passing the second pulse of the first one-oscillator 3 through the first AND-NOT element 5. The second pulse on the first input 1, forms Rowan one first vibrator 3 through the leading edge

634324634324

первый элемент И-НЕ 5 устанавливает первьш триггер 17 в единичное состо ние , что приводит к по влению уровн  логической едини1ц на первом выходе 23 и уровн  логического нул  на втором вьгходе 24, а через четвертьй элемент И 19 подготавливает к запуску четвертый одновибратор 20. В ре- 10 зультате первьй и второй выходы 23 и 24 станов тс  нечувствительными к изменени м состо ни  третьего и четвертого триггеров 9 и 10, При смене знака частотной расстройки, т.е. ког15 да частота следовани  импульсов по второму входу 2 становитс  выше частоты следовани  импульсов по первому входу 1, между двум  импульсами по первому входу 1 по вл ютс  два им20 пульса по второму входу 2. Первьй импульс по второму входу 2, сформированный BTopbiM одновибратором 4, защ- ним фронтом устанавлршает четвертый триггер 10 в единичное состо ние,The first element AND-NOT 5 sets the first trigger 17 to the single state, which leads to the appearance of the logic unit level at the first output 23 and the logic level zero at the second start 24, and after the fourth element And 19 prepares the fourth one-shot 20 for launch. As a result, the first and second outputs 23 and 24 become insensitive to changes in the state of the third and fourth triggers 9 and 10. When the sign of the frequency detuning changes, i.e. when the pulse frequency on the second input 2 becomes higher than the pulse frequency on the first input 1, between two pulses on the first input 1 there appear two 20 pulses on the second input 2. The first pulse on the second input 2 formed by the BTopbiM one-shot 4, protect - it is the front to set the fourth trigger 10 to one state,

25 что разрешает прохождение вггорого импульса второго одновибратора 4 через третий элемент И-НЕ 6. Второй импульс по второму входу 2, сформированньй вторьм одновибратором 4, через тре30 тий элемент .И-НЕ 6 передним фронтом устанавливает второй триггер 18 в единичное состо ние, которое через четвертый элемент И 19 вызывает по вление короткого импульса на выходе четвертого одновибратора 20 и обнуление первого и второго триггеров 17 и 18. На их инверсных выходах по вл ютс  уровни логической единицы, которые перевод т частотно-фазовьй дискриминатор из зоны насыщени  в режим сравнени  фаз.25 which allows the second single vibrator 4 to pass through the third element AND – NOT 6. The second pulse through the second input 2, formed by the second single vibrator 4, through the third element. AND – NO 6 sets the second trigger 18 to the one state, which through the fourth element AND 19 causes the appearance of a short pulse at the output of the fourth one-shot 20 and zeroing the first and second triggers 17 and 18. At their inverse outputs, there appear levels of a logical unit that translate the frequency-phase discriminate p from the saturation zone in the phase comparing mode.

Аналогично дискриминатор работает и при насыщении по второму выходу 24.Similarly, the discriminator works with saturation on the second output 24.

Фазовьй режим характеризуетс -на- 45 личием на инверсных выходах первого и второго триггеров 17 и 18 уровней логической единицы. При равенстве фаз импульсных последовательностей по первому и второму входам 1 и 2, gQ третий и четвертьй триггеры 9 и 10 одновременно устанавливаютс  в единичное состо ние, третий одновибратор 14 вырабатывает короткий импульс, который блокирует через второй и тре- gg тий элементы И 12 и 13 прохождение высоких потенциалов с пр мых выходов третьегЪ и четвертого триггеров 9 и 10 на первьй и второй выходы 23 и 24 и одновременно с этим устанавливаетPhase mode is characterized by -45 on the inverse outputs of the first and second triggers 17 and 18 levels of the logical unit. When the phases of the pulse sequences are equal in the first and second inputs 1 and 2, the gQ third and quarter triggers 9 and 10 are simultaneously set to one, the third one-shot 14 produces a short pulse that blocks the second and third elements from the second and third gates. passing high potentials from direct outputs of the third and fourth triggers 9 and 10 to the first and second outputs 23 and 24, and at the same time sets

3535

4040

третий и четвертьй триггеры 9 и 10 в нулевое состо ние. В результате на первом и втором выходах 23 и 24 сигналы будут отсутствовать, что н соответствует нулевому фазовому рассогласованию входных импульсньк последовательностей .the third and fourth triggers 9 and 10 are in the zero state. As a result, there will be no signals at the first and second outputs 23 and 24, which n corresponds to a zero phase mismatch of the input pulse sequences.

Описанные режимы работы частотно- фазового дискриминатора соответствуют движению рабочей точки по статической фазовой характеристике, приведенной на фиг.З, где частотно-фазовьй дискриминатор входит в насыщение по первому выходу 23 в точке А, доходит до точки Б и выходит из зоны насыщени  не в точку О через точку А, как это обычно ПРОИСХОДИТ) а в ближай- щую точку п2 1, где , i1, ±2, + .. . минимального фазового рассогласовани . В данном случае это точка 2п1| . Это увеличивает быстродействие дискриминатора. Высока  точность работы в зоне малых фазовых рассогласований , т.е. в точках П 2 ir, где п 0, +1, +2, + ... и исключение сбоев когда в нулевое состо ние установлен лишь один фазовый триггер достигаетс  использованием третьего одновиб- ратора 14 в цепи обнулени  и четвертого триггеров 9 и 10.The described operation modes of the frequency-phase discriminator correspond to the movement of the operating point according to the static phase characteristic shown in Fig. 3, where the frequency-phase discriminator is saturated at the first output 23 at point A, reaches point B and leaves the saturation zone not to the point О through point A, as it usually goes) and to the nearest point n2 1, where, i1, ± 2, + ... minimal phase mismatch. In this case, this is the point 2n1 | . This increases the speed of the discriminator. High accuracy of work in the zone of small phase mismatches, i.e. at points P 2 ir, where n 0, +1, +2, + ... and the elimination of failures when only one phase trigger is set to the zero state is achieved using the third one-shot 14 in the zeroing circuit and the fourth trigger 9 and 10.

Claims (1)

Формула изобретени Invention Formula Частотнотфазов ый дискриминатор, содержащий последовательно соединенные первый одновибратОр, вход которого  вл етс  первым входом частотно- фазового дискриминатора, и первьй элемент И-НЕ., первый триггер, вход установки в единичное состо ние которого соединен с выходом первого элемента И-НЕ, и второй элемент И-НЕ, первый вход которого соединен с инверсным входом первого триггера, последовательно соединенные второй од- новибратор, вход которого  вл етс  вторым входом частотно-фазового дискриминатора , и третий элемент И-НЕ, второй триггер, вход установки в единичное состо ние которого соединен с выходом третьего элемента И-НЕ, и четвертый элемент И-НЕ, первый вход которого соединен с инверсным выхоA frequency-phase discriminator containing a series-connected first one-way fiber, whose input is the first input of the frequency-phase discriminator, and the first AND-NO element, the first trigger, the installation input to which it is connected to the output of the first AND-NO element, and the second an IS-NOT element, the first input of which is connected to the inverse input of the first trigger, serially connected to the second one-oscillator, the input of which is the second input of the frequency-phase discriminator and the third IS-NE element, the second three the generator, the installation input in the unit state of which is connected to the output of the third NAND element, and the fourth NAND element, the first input of which is connected to the inverse output 5five 00 5five 00 5five 00 5five 00 дом второго триггера, отличающийс  тем, что, с целью повышени  помехоустойчивости, введены по.- следовательно соединенные первый элемент И и третий одновибратор, последовательно соединенные второй элемент И, первый вход которого соединен с инверсным вьгходом третьего од- новибратора, и п тый элемент И-НЕ, выход которого соединен с вторым входом второго элемента И-НЕ, выход которого  вл етс  первым выходом частотно-фазового дискриминатора, последовательно соединенные третий элемент И, первый вход которого соединен с инверсным выходом третьего одновибратора, и шестой элемент И-НЕ, выход которого соединен с вторым входом четвертого элемента И-НЕ, выход которого  вл етс  вторым выходом частотно-фазового дискриминатора, последовательно соединенные четвертьй элемент И, первьй и второй входы которого соединены с пр мыми выходами соответственно, первого и второго триггеров, и четвертьй одновибратор, инверсньй выход которого соединен с входами установки в нулевое состо ние первого и второго триггеров, а также первьй и второй инверторы и третий и четвертьй триггеры, при этом вход первого инвертора соединен с выходом первого одновибратора, а выход - со счетньм входом третьего триггера, выход которого соединен с первым входом первого элемента И и с другим входом второго элемента И, выход которого соединен с другим входом первого элемента И-НЕ, вход второго инвертора соединен с вькодом второго одновибратора, а выход - со счетным входом четвертого триггера, выход которого соединен с вторым входом первого элемента И и вторым входом третьего элемента И, выход котррого подключен к второму входу установки третьего элемента И-НЕ, при этом входы установки третьего и четвертого триггеров подключены к инверсному выходу третьего одновибратора , а вторые входы п того и шесто- , го элементов И-НЕ подключены к инверсным , выходам второго и первого триггеров соответственно.The house of the second trigger, characterized in that, in order to improve the noise immunity, the first And and the third single vibrators, the second And, the third input connected in series, the first input of which is connected to the inverse run of the third single vibrator, and the fifth And -NON, the output of which is connected to the second input of the second NAND element, the output of which is the first output of the frequency-phase discriminator, the third AND element serially connected, the first input of which is connected to the inverse output the third one-shot, and the sixth element IS-NOT, the output of which is connected to the second input of the fourth element IS-NOT, the output of which is the second output of the frequency-phase discriminator, the fourth element AND connected in series, the first and second inputs of which are connected to the direct outputs , the first and second triggers, and a quarter one-shot, the inverse output of which is connected to the inputs of the installation in the zero state of the first and second triggers, as well as the first and second inverters and the third and quarter triggers, with The input of the first inverter is connected to the output of the first one-shot, and the output is connected to the counter input of the third flip-flop, the output of which is connected to the first input of the first element I and the other input of the second element AND whose output is connected to another input of the first element NAND, the second the inverter is connected to the second one-shot code and the output is connected to the fourth trigger input, the output of which is connected to the second input of the first element And the second input of the third element And, the output of which is connected to the second input of the third unit About the NAND element, while the installation inputs of the third and fourth triggers are connected to the inverse output of the third one-shot, and the second inputs of the fifth and sixth elements AND-NAND are connected to the inverse, outputs of the second and first triggers, respectively. tttt ii -2jrii -2jr ii /r, / r, Фиг.З Fig.Z Редактор И.Сегл никEditor I. Segl Nick Составитель Э.БорисовCompiled by E. Borisov Техред М.Ходанич Корректор А.ОбручарTehred M. Khodanich Proofreader A.Obruchar Заказ 6378/52Тираж 900ПодписноеOrder 6378/52 Circulation 900 Subscription БНИИПИ Государственного комитета СССРBNIIPI USSR State Committee по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5for inventions and discoveries 113035, Moscow, Zh-35, Raushsk nab., 4/5 Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4Production and printing company, Uzhgorod, Projecto st., 4
SU864101632A 1986-05-30 1986-05-30 Frequency-phase discriminator SU1363432A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864101632A SU1363432A1 (en) 1986-05-30 1986-05-30 Frequency-phase discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864101632A SU1363432A1 (en) 1986-05-30 1986-05-30 Frequency-phase discriminator

Publications (1)

Publication Number Publication Date
SU1363432A1 true SU1363432A1 (en) 1987-12-30

Family

ID=21250546

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864101632A SU1363432A1 (en) 1986-05-30 1986-05-30 Frequency-phase discriminator

Country Status (1)

Country Link
SU (1) SU1363432A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 936376, кл. Н 03 D 13/00, 1982. Авторское свидетельство СССР №566301, кл. Н 03 D 13/00, 1972. *

Similar Documents

Publication Publication Date Title
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
SU1363432A1 (en) Frequency-phase discriminator
SU1185644A1 (en) Device for detecting errors
SU1243128A1 (en) Pulse repetition frequency divider
SU1228249A1 (en) Device for generating difference frequency signals
SU864538A1 (en) Device for tolerance checking
SU1042184A1 (en) Stand-by scaling device
SU1307585A1 (en) Frequency conversion device 15:1 countdown based on ik-flip -flops
SU1243105A1 (en) Pulse shaper
SU1425823A1 (en) Pulsed phase detector
SU1274135A1 (en) Pulse shaper
SU1228228A1 (en) Pulse train generator
SU839067A1 (en) Frequency divider with either integer countdown ratio
SU1026283A1 (en) Phase discriminator
SU1241486A1 (en) Digital asynchronous regenerator of discrete signals
SU1231604A1 (en) Pulse repetition frequency divider
SU1215170A1 (en) Pulse-position modulation device
SU1261092A1 (en) Method and apparatus for converting short time interval
SU515289A1 (en) Pulse frequency divider
SU1182667A1 (en) Frequency divider with variable countdown
SU1707734A1 (en) Multiplier of sequence frequency of pulses
SU815862A1 (en) Frequency discriminator
SU1298878A1 (en) Periodic pulse repetition frequency multiplier
SU924867A1 (en) Modulo 6 scaling device
SU1067610A2 (en) Discriminator of frequency-shift keyed signals