SU1363268A1 - Функциональный усилитель - Google Patents
Функциональный усилитель Download PDFInfo
- Publication number
- SU1363268A1 SU1363268A1 SU864093599A SU4093599A SU1363268A1 SU 1363268 A1 SU1363268 A1 SU 1363268A1 SU 864093599 A SU864093599 A SU 864093599A SU 4093599 A SU4093599 A SU 4093599A SU 1363268 A1 SU1363268 A1 SU 1363268A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- amplifier
- inputs
- address register
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относитс к автоматике , вычислительной технике и радиотехнике . Целью изобретени вл етс расширение области применени за счет управлени амплитудной характеристикой и повышение точности. Функциональный усилитель содержит каскады усилени 1,, ..,,1, пороговые элементы 2 о, ключи 31 пр жени 5д, .,., 5, дешифратор 6, посто нное запоминающее устройство 7, генератор 8 импульсов, регистр 9 адреса , счетчик 10 команд и распределитель 11 тактовых импульсов. Принцип действи усилител основан на выборе в зависимости от величины входного напр жени соответствующего канала формировани выходного сигнала , коэффициент передачи по которому устанавливаетс выходным кодом запоминающего устройства, что позвол ет обеспечить высокую точность формировани амплитудной характеристики усилител , а также изменение формы этой характеристики в зависимости от условий применени функционального усилител . 3 ил. S (Л с: оо 05 со ю 05 00
Description
Изобретение относитс к автоматике , вычислительной технике, радиотехнике и может найти применение при создании усилителей, обладающих про- извольной, наперед заданной амплитудной характеристикой и обеспечивающих оперативное изменении ее в процессе работы.
Целью изобретени вл етс рас- ширёние области применени за счет управлени амплитудной характеристикой и повышение точности.
На фиг,1 изображена блок-схемы функциональньго усилител ; на фиг,2 - возможные амплитудные характеристики усилител ; на фиг.З - реальна форма амплитудной характеристики, реа-пи- зуемой в рассматриваемом функциональном усилителе.
Функциональный усилитель (фиг,1) содержит п каскадов 1 , - 1 усилени (п+1 ) пороговых элементов (п+) ключей, 3 о - 3, (n+l) регистров 4о - 4 1 хранени коэффициентов, (n+l) управл емых делителей 5 - 5, напр жений, дешифратор 6, посто нное запоминающее устройство 7, генератор 8 импульсов, регистр 9 адреса, счетчик 10 команд и распределитель 11 тактовых импульсов, .
Функциональный усилитель работает следующим образом.
Входной сигнал усиливаетс п каскадами 1 - 1 усилени . Дл получе ни минимальной задержки сигнала в каскадах усилени последние должны иметь достаточно широкую полосу пропускани . При малых сигналах на входе усилител видеосигналы на вы- ходе каждого каскада имеют уровень, постепенно понижаюгцийс от выхода усилител к его входу. Пороги срабатывани элементов Z - 2 имеют оди- наковую величину. По мере роста вход ного сигнала наблюдаетс последовательное срабатывание пороговых элементов исоответственно по вление на их выходе 1, начина с последнего 2, При этом выходы остальных элементов имеют уровень, равный О, Таким образом, происходит преобразование амплитуды видеосигнала в цифровой позиционный код, который поступает на вход дешифратора 6. Де- шифратор вырабатывает сигнал управлени , поступаюищй на управл ющий вход одного из ключей 3(, .соответствующий последнему из сработавших пороговых
элементов 2 (,- 2„, Сигнал через открытый ключ 3 поступает на управл емый делитель 5 ( и далее на выход усилител . Величина ослаблени сигнала определ етс кодом, записанным в регистрах 4,
При усилении быстромен ющихс или импульсных сигналов необходимо компенсировать задержку, возникающую в каскадах усилени 1., - 1, элементах 2„- 2 J,, ключах 3„, дешифраторе 6 и управл емых делител х 5с,- 5п (схемы дополнительных задержек сигнала,-поступающего на управл емые делители, на фиг,1 не показаны, Формирование требуемой амплитудной характеристики производитс по командам , поступаюш 1М от внешних устройств Цикл установки амплитудной характеристики состоит из двух тактов. Рассмотрим последовательность выполнени , операций, задаваемую тактовыми импульсами.
При включении электропитани в источнике питани вырабатываетс одиночный импульс сброса, поступающий на регистры 4 - 4, регистр 9 адреса, счетчик 10 команд и устанавливающий их в О (на фиг,1 цепи сброса не показаны), С задерж $ой в один период повторени начинают работать генератор 8 импульсов и распределитель 11 тактовых импульсов, посы каждый первый тактовый импуль цикла на регистр 9 адреса, а второй импульс - на регистры 4 - 4, Код адреса команды, соответствующий типу амплитудной характеристики, поступает от внешних устройств на счетчик 1U команд, где хранитс до прихода следующей команды. Следующа команда может измен ть полностью код счетчика 10 команды или увеличивать его содержимое на 1 в младшем разр де, С приходом первого тактового импульса производитс запись кода команда в регистр 9 адреса, где информаци хранитс до начала следующего цикла работы.
Посто нное запоминающее устройство ПЗУ 7 преобразует адрес искомого слова в его код. Выход ПЗУ состоит из (п+1) 1-разр дных шин, в которых записан код ослаблени , соот ветствуюш 1й выбранной амплитудной характеристике. Выходное слово состоит из п+1) слогов. Каждый слог
состоит из 1 разр дов и св зан с соответствующим регистром 4.
С приходом второго тактового импульса производитс запись по слогам слова из ПЗУ в соответствующие регистры 4. Код ослаблени , записанный в регистрах управл емые делители
0
жение , соответствующее выбранной амплитудной характеристике. На этом формирование амплитудной характерис тики заканчиваетс , В случае, когда счетчик 10 команд находитс в положении О, т.е. команд от внешних устройств не поступает, из ПЗУ считываетс слово, соответствующее линейной амплитудной характеристике.
В случае использовани функционального усилител в качестве адап- тивного порогового устройства (фиг. 26 ) степень подавлени начального участка характеристики зависит от уровн помех. При сопровождении подвижного объекта по дацьно- сти в радиолокационных станци х информаци о дальности преобразуетс в соответствующий управл ющий сигнал поступающий в счетчик 10. При этом. формируетс .характеристика типа 2в, котора смещаетс вдоль оси входных сигналов в зависимости от дальности до объекта.
Таким образом, амплитудна характеристика предлагаемого усилител представл ет собой ступенчатую функ- цию входного сигнала (фиг.З. Величина ступени строго посто нна дл данного усилител и тем меньше, чем больше число каскадов. Это позвол ет обеспечить требуемую точность форми- ,ровани амплитудной характеристики.
Claims (1)
- Формула изобретениФункциональней усилитель, содержащий группу последовательно соединенных каскадов усилени , вход первогоиз которых вл етс сигнальным входом функционального усилител , (п+1) ключей, (где п - количество каскадовусилени ), подключенных управл ющими входами к выходам дешифратора, соединенного входами с выходами (п+1) пороговых элементов, первый из которых подключен входом к сигнальному0 входу функционального усилител , а вход каждого из последующих пороговых элементов соединен с выходом соответствующего каскада усилени , отличающийс тем, что,5 с цейью расширени области применени за счет управлени амплитудной характеристикой и повьшени точности, в него введены (п+1) управл емых делителей напр жени , (п+1) регист0 ров хранени коэффициентов, посто нное запоминающее устройство, регистр адреса, счетчик команд, распределитель тактовых импульсов и генератор импульсов, выход которого подключен5 к входу распределител тактовых импульсов , соединенного первым выходом с входом управлени записью регистра адреса, а вторым выходом - с входом управлени записью регистров хране0 ни коэффициентов, подключенных информационными входами к соответствующим выходам посто нного запоминающего устройства, соединенного адресным входом с выходом регистра адреса, информационный вход которого.подключен к выходу счетчика команд, счетныйустановочный входы которого вл ютс входами управлени амплитудной характеристикой функционального уси0 лител , при этом выход каждого изрегистров хранени коэффициентов соединен с управл ющим входом соответствующего управл емого делител напр жени , подключенного выходом кg выходу функционального усилител , а сигнальным входом - к выходу соответствующего ключа, соединенного сигнальным входом с входом соответствующего порогового элемента.5и&Фиг. 2.ариг.ЗСоставитель С.Казинов Редактор Е.Копча Техред А.Кравчук Корректор А.ОбручарЗаказ 6365/43 Тираж 671ПодписноеВНШШИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, П-Ъ5, Раушска наб., д. 4/5Прризводственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864093599A SU1363268A1 (ru) | 1986-07-22 | 1986-07-22 | Функциональный усилитель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864093599A SU1363268A1 (ru) | 1986-07-22 | 1986-07-22 | Функциональный усилитель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1363268A1 true SU1363268A1 (ru) | 1987-12-30 |
Family
ID=21247515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864093599A SU1363268A1 (ru) | 1986-07-22 | 1986-07-22 | Функциональный усилитель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1363268A1 (ru) |
-
1986
- 1986-07-22 SU SU864093599A patent/SU1363268A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 801229, кл. Н 03 G 3/20, 1979. .Авторское свидетельство СССР № 317015, кл. G 01 V 1/16, Н 03 G 3/22, 1969. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5933048A (en) | Data output circuit with reduced output noise | |
EP0359551A3 (en) | Semicoductor memory circuit | |
KR100355229B1 (ko) | 카스 명령의 동작 지연 기능을 구비한 반도체 메모리 장치및 이에 적용되는 버퍼와 신호전송 회로 | |
US3999171A (en) | Analog signal storage using recirculating CCD shift register with loss compensation | |
SU1363268A1 (ru) | Функциональный усилитель | |
EP0393716B1 (en) | Delay circuit | |
AU2001263347A1 (en) | Burst architecture for a flash memory | |
US5740212A (en) | Delay circuit of PCM data | |
SU1538236A1 (ru) | Устройство дл формировани временных интервалов | |
JPH04324563A (ja) | デジタルicおよびそれに使用するシリアル通信回路 | |
US5587653A (en) | Sensor characteristic adjustment circuit for adjusting output characteristics of a semiconductor sensor | |
SU1554021A1 (ru) | Устройство коррекции сигнала записи цифровой информации | |
SU961123A1 (ru) | Дискретна лини задержки | |
SU1088135A1 (ru) | Управл емый делитель частоты импульсов | |
SU1197121A1 (ru) | Устройство тактовой синхронизации | |
JPH0427040Y2 (ru) | ||
SU1262724A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU1221723A1 (ru) | Устройство задержки | |
SU1547081A1 (ru) | Устройство дл исправлени ошибок | |
SU1167556A1 (ru) | Устройство обработки сигналов | |
SU1338020A1 (ru) | Генератор М-последовательностей | |
SU1012239A1 (ru) | Устройство дл упор дочивани чисел | |
SU1324112A1 (ru) | Аналого-цифровой преобразователь | |
SU1425755A2 (ru) | Устройство дл сокращени избыточности информации | |
SU1195435A1 (ru) | Устройство задержки импульсов |