SU1302267A1 - Information input device - Google Patents

Information input device Download PDF

Info

Publication number
SU1302267A1
SU1302267A1 SU853999387A SU3999387A SU1302267A1 SU 1302267 A1 SU1302267 A1 SU 1302267A1 SU 853999387 A SU853999387 A SU 853999387A SU 3999387 A SU3999387 A SU 3999387A SU 1302267 A1 SU1302267 A1 SU 1302267A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
trigger
outputs
Prior art date
Application number
SU853999387A
Other languages
Russian (ru)
Inventor
Сергей Викторович Смирнов
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU853999387A priority Critical patent/SU1302267A1/en
Application granted granted Critical
Publication of SU1302267A1 publication Critical patent/SU1302267A1/en

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может найти применение в устройствах управлени . Целью изобретени   вл етс  повышение помехоустойчивости передачи. Устройство содержит реверсивный счетчик 1, регистр 2, триггер 3, элемент задержки 4, два элемента И 5, 6, шифратор 7. Устройство обеспечивает выдачу единичного бита слова двум  импульсами на двух выходах устройства и передачу нулевого бита импульсом на одном выходе устройства. 1 ил. 00 о 1чЭ to О5 The invention relates to the field of automation and computer technology and can be used in control devices. The aim of the invention is to improve the noise immunity of the transmission. The device contains a reversible counter 1, register 2, trigger 3, delay element 4, two elements AND 5, 6, encoder 7. The device provides for the issuance of a single word bit by two pulses at the two outputs of the device and the transmission of the zero bit by a pulse at one output of the device. 1 il. 00 about 1 pce to O5

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах управление.The invention relates to automation and computing and can be used in control systems.

Целью изобретени   вл етс  повышение помехоустойчивости ввода информации.The aim of the invention is to improve the noise immunity of the input information.

Устройство содержит реверсивный счетчик 1, регистр 2, триггер 3, элемент 4 задержки , элементы И 5 и 6, шифратор 7 разр дности передачи, вход 8 «Начало ввода , первую группу информационных входов устройства 9, группу 10 входов задани  разр дности кода устройства, информационные выходы 11 и 12 устройства, режимный .вход 13 устройства.The device contains a reversible counter 1, register 2, trigger 3, delay element 4, elements 5 and 6, transfer bit coder 7, input 8 “Start of input, first group of information inputs of device 9, group 10 of the device code input inputs, information outputs 11 and 12 of the device, mode. Input 13 of the device.

Регистр 2 имеет возможность работать в режимах параллельного ввода и последовательного сдвига информации.Register 2 has the ability to work in the modes of parallel input and sequential shift of information.

Устройство работает следующим образом.The device works as follows.

На входы 9 устройства поступает в параллельном коде информаци , подлежаща  записи в регистр 2 и последующей передаче . На входы 10 устройства поступает код, определ ющий в данном цикле разр дность передаваемой информации.At the inputs 9 of the device, information is sent in parallel code to be written to register 2 and then transmitted. The inputs 10 of the device receive a code that determines in this cycle the width of the transmitted information.

При поступлении на вход 8 устройства управл ющего импульса «Начало ввода триггер 3 переключаетс  и высоким потенциалом , устанавливающимс  на его выходе, переключаетс  элемент И5, так как на выходе элемента 4 задержки, св занном с элементом 5, первоначально имеетс  высокий потенциал . На выходе 11 устройства формируетс  выходной импульс. С выхода элемента 5 высокий потенциал поступает на первый вход элемента И6. Если на выходе регистра 2 присутствует нулевой, бит кодового слова, то на выходе 12 остаетс  низкий потенциал. В противном случае на второй вход элемента И6 поступает высокий потенциал, который далее поступает на выход 12 устройства . В то же врем , с выхода элемента И. 5. высокий потенциал поступает на вход элемента 4 задержки. Элемент 4 задержки осуществл ет задержку и инвертирование входного сигнала. Через врем  задержки на выходе элемента 4 по витс  низкий потенциал, который переключает элемент И 5 и устанавливает на его выходе низкий потенциал , поступающий на выход 11 устройства.When a control pulse arrives at input 8, the start of input trigger 3 switches and a high potential set at its output switches element I5, since the output of delay element 4 associated with element 5 initially has a high potential. An output pulse is generated at the device output 11. From the output of element 5, the high potential arrives at the first input of element I6. If the output of register 2 is zero, the bit of the code word, then the output 12 remains low potential. Otherwise, a high potential arrives at the second input of element I6, which then goes to the output 12 of the device. At the same time, from the output of the element I. 5. high potential arrives at the input of the element 4 of the delay. The delay element 4 delays and inverts the input signal. After the delay time at the output of the element 4, the potential is low, which switches the element I 5 and sets at its output a low potential arriving at the output 11 of the device.

Таким образом, передача единичного бита кодового слова осуществл етс  в устройстве двум  импульсами: на выходах 11 и 12 устройства. Передача нулевого бита кодового слова осуществл етс  одним импульсом на выходе 11 устройства.Thus, the transmission of a single bit of the code word is carried out in the device by two pulses: at the outputs 11 and 12 of the device. The zero bit of the code word is transmitted by a single pulse at the output 11 of the device.

Импульс с выхода элемента 5 поступает на счетный вход счетчика 1 и тактовый вход регистра 2 и от числа, записанного в счетчике 1 импульсов, вычитаетс  1, а информаци  в регистре 2 сдвигаетс  на один разр д. Низкий потенциал сThe pulse from the output of element 5 is fed to the counting input of counter 1 and the clock input of register 2, and 1 is subtracted from the number recorded in counter 1 of pulses, and the information in register 2 is shifted by one bit. Low potential

ВНИИПИЗаказ 948/47Тираж 673ПодписноеVNIIPIZakaz 948/47 Circulation 673 Subscription

Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4Production and printing company, Uzhgorod, st. Project, 4

00

5five

00

5five

00

5five

00

5five

00

выхода элемента 5 поступает на вход элемента 4 задержки. Через врем  задержки, на выходе элемента 4 задержки по вл етс  высокий потенциал, который переключает элемент 5 и устанавливает на его выходе высокий потенциал, поступающий на выход 11 устройства, осуществл   передачу следующего разр да аналогично описанному..output element 5 is fed to the input element 4 delay. After a delay time, a high potential appears at the output of the delay element 4, which switches the element 5 and sets a high potential at its output to the device output 11, transmitting the next bit as described.

Поступающие с выхода элемента 5 импульсы вычитаютс  из числа, записанного в счетчике 1 импульсов, и этими импульсами производитс  сдвиг кодового слова в регистре 2. По заднему фронту импульса, соответствующего последнему биту кодового слова в регистре 2, счетчик 1 выдает сигнал на вход сброса триггера 3. Триггер 3 устанавливаетс  в исходное состо ние . Низким потенциалом с выхода триггера 3 запрещаетс  формирование импульсов на выходах 11 и 12 устройства, которое приводитс  в исходное состо ние.The pulses coming from the output of element 5 are subtracted from the number recorded in pulse counter 1, and these pulses shift the code word in register 2. On the falling edge of the pulse corresponding to the last bit of the code word in register 2, counter 1 outputs a signal to the reset input of trigger 3 Trigger 3 is reset. The low potential from the output of the trigger 3 prohibits the formation of pulses at the outputs 11 and 12 of the device, which is brought to its initial state.

На этом передача одного кодового слова заканчиваетс . Следующее кодовое слово под действием управл ющих сигналов записываетс  в регистр 2, а в счетчик 1 записываетс  число разр дов следующего кодового слова, определ ющее его длину, и передача осуществл етс  аналогичным образом .This completes the transmission of a single codeword. The next code word is written into register 2 by the action of control signals, and the number of bits of the next code word that determines its length is written to counter 1, and the transmission is carried out in a similar way.

Claims (1)

Формула изобретени Invention Formula Устройство дл  ввода информации, содержащее реверсивный .счетчик, регистр, элемент задержки и два элемента И, причем выход первого элемента И соединен со счетным входом реверсивного счетчика, с тактовым входом регистра, с входом элемента задержки, с первым входом второго элемента И, второй вход которого соединен с выходом регистра, информационные входы которого  вл ютс  группой информационных входов устройства, а выходы первого и второго элементов И образуют информационные выходы устройства, выход элемента задержки соединен с первым входом первого элемента И, отличающеес  тем, что, с целью повышени  помехоустойчивости ввода, в устройство введены триггер и щифратор разр дности передачи, информационные входы которого  вл ютс  группой входов задани  разр дности кода устройства, а выходы шифратора разр дности передачи соединены с информационными входами реверсивного счетчика, режимный вход которого  вл етс  режимным входом устройства, выход обнулени  реверсивного счетчика соединен с первым входом триггера, второй вход которого  вл етс  входом начала ввода устройства, а выход триггера соединен с вторым входом первого элемента И.A device for entering information containing a reversible. Counter, register, delay element and two elements And, the output of the first element And connected to the counting input of the reversible counter, with the clock input of the register, with the input of the delay element, with the first input of the second element And, the second input which is connected to the output of the register, the information inputs of which are a group of information inputs of the device, and the outputs of the first and second elements And form the information outputs of the device, the output of the delay element is connected to the first the input of the first element AND, characterized in that, in order to improve the noise immunity of the input, a trigger and a transmission bit digitizer are entered into the device, the information inputs of which are a group of inputs of the device code setting, and the outputs of the transmission digit encoder are connected to the reverse information inputs a counter whose mode input is a mode input of the device, the zero output of the reversible counter is connected to the first trigger input, the second input of which is the input of the start of device input and the trigger output is connected to the second input of the first element I.
SU853999387A 1985-12-29 1985-12-29 Information input device SU1302267A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853999387A SU1302267A1 (en) 1985-12-29 1985-12-29 Information input device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853999387A SU1302267A1 (en) 1985-12-29 1985-12-29 Information input device

Publications (1)

Publication Number Publication Date
SU1302267A1 true SU1302267A1 (en) 1987-04-07

Family

ID=21213417

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853999387A SU1302267A1 (en) 1985-12-29 1985-12-29 Information input device

Country Status (1)

Country Link
SU (1) SU1302267A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 834691, кл. G 06 F 13/00, 1981. Авторское свидетельство СССР № 1037234, кл. G 06 F 13/00, 1983. *

Similar Documents

Publication Publication Date Title
SU1302267A1 (en) Information input device
SU1345350A1 (en) Device for varying binary code sequence
SU1727200A1 (en) Device for conversion of series code to parallel code
SU1174919A1 (en) Device for comparing numbers
SU898419A1 (en) Parallel-to-series code converter
SU1156057A1 (en) Translator of n-bit binary code to p-bit code
RU1784963C (en) Code translator from gray to parallel binary one
SU1689962A1 (en) Device for interfacing interfaces of different digits
SU1196884A1 (en) Device for input of information from discrete transducers
SU1264157A1 (en) Device for generating combinations
SU1672567A1 (en) Code-to-time interval converter
SU1179276A1 (en) Device for monitoring parameters
SU1430946A1 (en) Digital generator of periodic functions
SU1317436A1 (en) Device for servicing interrogations
SU1599858A1 (en) Device for cyclic interrogation of initiative signals
SU1216830A1 (en) Device for converting codes
SU1474853A1 (en) Parallel-to-serial code converter
SU997024A1 (en) Information input device
SU1651383A1 (en) Bipulse-to-binary code converter
SU1206784A1 (en) Device for generating and storing modulo 3 residues
SU1310822A1 (en) Device for determining the most significant digit position
SU1368880A1 (en) Control device
SU741322A1 (en) Shifting memory
SU1302437A1 (en) Device for converting parallel code to serial code
SU1022149A2 (en) Device for comparing numbers