SU1264328A1 - Импульсный ключ с запоминанием сигнала управлени - Google Patents
Импульсный ключ с запоминанием сигнала управлени Download PDFInfo
- Publication number
- SU1264328A1 SU1264328A1 SU833679971A SU3679971A SU1264328A1 SU 1264328 A1 SU1264328 A1 SU 1264328A1 SU 833679971 A SU833679971 A SU 833679971A SU 3679971 A SU3679971 A SU 3679971A SU 1264328 A1 SU1264328 A1 SU 1264328A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bus
- signal
- elements
- output
- switching
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к импульсной технике, в частности.к электронным коммутационным переключател м на цифровых микросхемах. Цель изобретени - повышение быстродействи путем уменьшени времени задержки при формировании переднего фронта сигналов прекращени коммутации. 1 ункциональНа схема импульсного ключа с запоминанием сигнала управлени состоит из семи элементов ИЛИ-НЕ н одного элемента НЕ. На вход коммутации устройства поступает последовательность импульсов, а на два дополнительных входа - парафазный сигнал управлени . Фронты импульсов коммутируютс одновременно на пары выходов (в устройстве четыре выхода). На всех выходах формируютс сигналы, передние фронты которых задержаны относительно сигналов, присутствзгю§ щих на входе коммутации, на 27 , (Л где t- средн задержка логического элемента. 1 ил.
Description
ю
О5
со
1C
Claims (2)
- 00 Изобретение относитс к импульсной технике и может быть использовано дп коммутации в устройствах автоматики и вьгаислительной техники Цель изобретени - повьшение быстродействи устройства путем уменьшени времени задержки при формировании переднего фронта сигналов прекращени коммутации. На чертеже представлена функциональна схема импульсного ключа с запоминанием сигнала управлени . .Импульсный ключ с запоминанием сигнала управлени содержит элементы ИПИ-НЕ .1-7, элемент НЕ 8, шину 9 коммутации, пр мую 10 и инверсную 1I Ш1НЫ управлени , а также выходные шины 12-15. Импульсный ключ с запоминанием сигнала управлени работает следующим образом. В исходном состо нии на шине 9 коммутации присутствует сигнал О. Независимо от значени сигнала на гаи нах 10 и 11 на выходе элемента НЕ 8 присутствует сигнал 1, который устанавливает элементы ШТИ-НЕ 3.. 4, 6 и 7 в состо ние О. При этом в исходном состо нии на шине 10 управлени имеетс сигнал О, а на шине 11 управлени - сигнал ., Импульсы коммутации с шины 9 поступают через элементы ИЛИ-НЕ 3 и 6 на выходные шины 12 и 14 соответстве но. На выходных шинах 13 и 15 сохра- н етс нулевой потенциал за счет дей стви единичного сигнала на выходе элемента ИЛИ-НЕ 2. При этом задержка формировани переднего фронта сигналов на выходных шинах 12 и 14 составл ет 2Г , где Т- средн задержка логического элемента. При изменении сигнала на парафаз- ных шинах управлени во. врем деист- сигнала на шине 9 на шине 14 действие сигнала прекращаетс , а на шине 12 сигнал запоминаетс до окончани импульса на шине 9. Последуюпще импульсы, присутствующие на шине 9, проход т на выходные шины 13 и 15 через элементы ИЛИ-НЕ 4 и 7 соответственно . При этом задержка переднего фронта сигналов составл ет 27 .При очередном изменении сигнала на шинах 10 и 11 управлени действие сигнала на шине 15 прекр 31даетс , а на шине 13 запоминаетс -до окончани импульса на шине 9. Таким образом, на всех выходных шинах 12-15 формируютс сигналы, передний фронт которых задержан отно .сительно сигнала на шине 9 на
- 2. Формула изобретени Импульсный ключ с запоминанием сигнала управлени , содержащий п ть элементов ИЛИ-НЕ и элемент НЕ, вход которого соединен с шиной коммутации , а выход - с первыми входами первого , второго и третьего элементов ИПИ-НЕ, выход первого элемента ШШ-НЕ подключен к второму входу второго элемента ИЛИ-НЕ и к первому входу четвертого элемента ИЛИ-НЕ, выход которого соединен с вторьй-ш входами первого и третьего элементов ИЛИ-НЕ, выход п того элемента ИЛИ-НЕ соединен с третьими входами второго и третьего элементов ИЛИ-НЕ, выход второго элемента ШШ-НЕ соединен с первым входом п того элемента ИЛИ-НЕ и третьим входом первого элемента ИЛИ-НЕ, выход третьего элемента ИЛИ-НЕ подключен к вторым входам четвертого и п того элементов ИЛИ-НЕ, третьи входы которых соединены соответственно с инверсной и пр мой шинат управлени , отличающийс тем, что, с целью повьщ1ени быстродействи путем уменьшени времени задержки при формировании переднего фронта сигналов прекращени коммутации, в него дополнительно введены два элемента ИЛИ-НЕ, первые входы которых подключены к выходам соответственно четвертого и п того элементов РШИ-НЕ, вторые и третьи входы первого и второго дополнительных элементов ИЛИ-НЕ соединены с выходами соответственно третьего элемента ИЛИ-НЕ и элемента НЕ, а четвертые входы первого и второго дополнительных элементов ИЛИ-НЕ соединены с выходами соответственно второго и первого дополнительных элементов ИЛИ-НЕ-, причем выходы первого, второго и двух дополнительных элементов ИЛИ-НЕ вл ютс выходами импульсного ключа.11
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833679971A SU1264328A1 (ru) | 1983-12-26 | 1983-12-26 | Импульсный ключ с запоминанием сигнала управлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833679971A SU1264328A1 (ru) | 1983-12-26 | 1983-12-26 | Импульсный ключ с запоминанием сигнала управлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1264328A1 true SU1264328A1 (ru) | 1986-10-15 |
Family
ID=21095664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833679971A SU1264328A1 (ru) | 1983-12-26 | 1983-12-26 | Импульсный ключ с запоминанием сигнала управлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1264328A1 (ru) |
-
1983
- 1983-12-26 SU SU833679971A patent/SU1264328A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 1007189, кл. Н 03 К 5/26, 1981. Авторское свидетельство СССР 1037424, кл. Н 03 К 17/60, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4912420A (en) | Comparator circuits | |
US5585742A (en) | Bus drivers using skew compensation delay circuits for enabling tristate output buffers | |
SU1264328A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
JPH0628882A (ja) | サンプルホールド回路 | |
SU1182632A1 (ru) | Триггерное устройство | |
SU1158968A1 (ru) | Устройство дл коррекции сигналов времени | |
SU632061A1 (ru) | Д- триггер | |
SU1491308A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU940309A1 (ru) | Т-триггер | |
SU1069138A1 (ru) | Триггерное устройство | |
SU1241424A1 (ru) | Триггерное устройство | |
SU1175021A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1075396A1 (ru) | Устройство дл защиты от импульсных помех | |
SU1173540A1 (ru) | Селектор импульсов по длительности | |
SU1137569A1 (ru) | Триггерное устройство | |
SU1167556A1 (ru) | Устройство обработки сигналов | |
SU1478303A1 (ru) | Триггерное устройство | |
SU1444955A1 (ru) | Устройство дл приема информации | |
SU780207A1 (ru) | Троичный счетный триггер | |
SU1167523A1 (ru) | Фазовый дискриминатор | |
SU1128378A2 (ru) | Устройство дл разделени двух последовательностей импульсов | |
SU1007189A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
SU1119196A1 (ru) | Мажоритарное устройство | |
SU834856A2 (ru) | Генератор синхроимпульсов | |
SU1422366A1 (ru) | Резервированный триггер |