SU1238151A1 - Device for regenerating information - Google Patents
Device for regenerating information Download PDFInfo
- Publication number
- SU1238151A1 SU1238151A1 SU843707213A SU3707213A SU1238151A1 SU 1238151 A1 SU1238151 A1 SU 1238151A1 SU 843707213 A SU843707213 A SU 843707213A SU 3707213 A SU3707213 A SU 3707213A SU 1238151 A1 SU1238151 A1 SU 1238151A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- outputs
- inputs
- counter
- Prior art date
Links
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Abstract
Изобретение относитс к области вычислительной техники, а именно к устройствам дл регенерации информации, и может быть использовано в динамических за- поминаюихих устройствах. Изобретение позвол ет повысить быстродействие динамических запоминающих устройств за счет уменьшени времени, отводимого на регенерацию информации при изменении температуры окружающей среды. Устройство содержит коммутатор , блок управлени , счетчик, триггер, делитель частоты, блок синхронизации, датчик температуры, управл ющие входы и выходы устройства. 1 ил. кэ оо 00The invention relates to the field of computer technology, namely, devices for the regeneration of information, and can be used in dynamic memory devices. The invention makes it possible to increase the speed of dynamic storage devices by reducing the time allowed for the regeneration of information when the ambient temperature changes. The device contains a switch, a control unit, a counter, a trigger, a frequency divider, a synchronization unit, a temperature sensor, control inputs and outputs of the device. 1 il. ke oo 00
Description
Изобретение относитс к вычислительной технике, а именно к устройствам дл регенерации информации, и может быть использовано в динамических запоминающих уст- ройствахЦелью изобретени вл етс повышение быстродействи устройства.The invention relates to computing technology, namely, devices for the regeneration of information, and can be used in dynamic storage devices. The purpose of the invention is to increase the speed of the device.
На чертеже представлена блок-схема уст- юйства.The drawing shows the block diagram of the device.
Устройство дл регенерации информации содержит коммутатор 1, выходы которого выходами устройства, входы первой группы вл ютс входами 2 устройства , управл ющий вход подключен к первому выходу блока 3 управлени , а входы второй группы соединены с выходами счетчика 4, вход которого соединен с первым входом триггера 5 и выходом делител 6 частоты, входы которого подключены к выходам реверсивного счетчика 7, выход и второй вход триггера соединены соответст- : енг:о с первым входом и вторым выходом блока 3 управлени , второй вход ко- TopotT) вл етс управл ющим входом 8 уст- рой:;тва, блок 9 синхронизации, первый 10 ;: о:1 которого И лервый 11 выход соедине- пы с выходами датчика 12 температуры со- огветственио, второй 13 и третий 4 выходы блока синхронизации соединены с входами реверсивного счетчика 7, второй 15 вход блоки 9 синхронизации соединен с од- iniM из выходов счетчика 4.The device for information regeneration contains a switch 1, the outputs of which are the outputs of the device, the inputs of the first group are inputs 2 of the device, the control input is connected to the first output of the control unit 3, and the inputs of the second group are connected to the outputs of the counter 4, the input of which is connected to the first trigger input 5 and the output of the frequency divider 6, the inputs of which are connected to the outputs of the reversible counter 7, the output and the second input of the trigger are connected respectively: Eng: 0 to the first input and the second output of the control unit 3, the second input to (TopotT) is TC control input 8 device:; TWA, block 9 synchronization, the first 10;: О: 1 which And the first 11 output of the connection with the outputs of the temperature sensor 12, respectively, the second 13 and third 4 outputs of the synchronization unit are connected to the inputs of the reversible counter 7, the second 15 input of the synchronization blocks 9 are connected to one of the outputs of the counter 4.
На гертеже также представлен генератор 16 имггульсов, выход которого соединен со счетным зходом делител 6 частоты, де- 11(ифрат(.)р 17 номера модул , входы которого подключены к входам 2 устройства, а управл ющий вход соединен с третьим выходом блока 3 управлени , накопитель 18. осто пхий из модулей (микросхемы) 19 пам ти (БИС)..The hermetic is also represented by a 16 emguls generator, the output of which is connected to the counting input of a divider 6 frequency, 11 (if) p 17 module number, the inputs of which are connected to the inputs 2 of the device, and a control input connected to the third output of the control unit 3 , drive 18. Osto pkhy from modules (chips) 19 memory (LSI) ..
R качестве датчика температуры может быть использовано, например, БИС (микро- Слсмь) пам ти ана. югичного типа с нако- iHifc; eM 8.R quality of the temperature sensor can be used, for example, LSI (micro Sms) memory ana. yugichnogo type with inco-iHifc; eM 8.
/I.: 1 и а 1.1 и чес кое з а поми н а ющее устройст- -;0 р;1б(таот слсдующпм образом./ I .: 1 and a 1.1 and a special memory device - -; 0 p; 1b (this way).
;. C l paTfip; 16 г;асту1 ают с периодом Т импульсь;, которые далее поступают на вход программируемого делител 6 частоты . Последний уменьшает частоту fren им- isy. fbcoB .в зависимости от кода М в ревер- cfiBiiOM счетчике 7;. C l paTfip; 16 g; are output with a period T pulse ;, which are then fed to the input of a programmable frequency divider 6. The latter reduces the frequency of fren-isy. fbcoB .depending on the code M in the reverse -fiBiiOM counter 7
М Г,е„M G, e „
ЬB
6464
обесие - ИЕза ка выходе период следовани tV .v Т |.-и , :ьсов, равныйObesiye - IESa exit time period tV .v T |.-и,: сс, equal to
где ;. г период регенерации микросхемыwhere g the period of regeneration of the chip
ди.чамичсской пам ти; L -- количество строк в запоминающей матрице микросхемы динамической па.ч ти.d.chamychs memory; L is the number of rows in the storage matrix of the dynamic memory chip.
Блок 9 формирует сигналы выборки команды (RAS, CAS, WE) датчика 12 температуры запоминающего узла. Если врем периода Трег/К при данной температуре окружающей среды обеспечивает сохранность данных в датчике 12 температуры запо- минающего узла, то с. его информационного выхода (Do) считываетс «1, что приводит к поступлению импульса с второго выхода 13 блока 9 на вход в режиме вычитани реверсивного счетчика 7 и уменьшению кода М и частоты fper.Unit 9 generates the command sampling signals (RAS, CAS, WE) of the temperature sensor 12 of the memory node. If the time period Treg / K at a given ambient temperature ensures the safety of the data in the storage site temperature sensor 12, then c. its information output (Do) is read "1", which leads to the arrival of a pulse from the second output 13 of block 9 to the input in the subtraction mode of the reversible counter 7 and a decrease in the M code and frequency fper.
0 Если врем периода Трег/К при данной температуре окружающей среды не обеспечивает сохранение данных в дополнительной микросхеме пам ти, то с ее информационного выхода DO считываетс «О, что приводит к поступлению импульса с третьего0 If the time period Treg / K at a given ambient temperature does not ensure the storage of data in an additional memory chip, then DO reads “O” from its information output, which leads to the arrival of a pulse from the third
выхода 14 блока 9 на вход в режиме суммировани реверсивного счетчика 7 и увеличению кода М и частоты . При этом происходит перезапуск блока 9 в режим записи «1 Б датчик 12 температуры (восQ становление потер нных данных). output 14 of block 9 to the input in the mode of summing the reversible counter 7 and an increase in the M code and frequency. When this occurs, the block 9 is restarted in the recording mode “1B temperature sensor 12 (recovery of lost data).
С выхода программируемого делител 6 частоты импульсы поступают us вход установки триггера 5 регенерации в «1 и на входе счетчика 4 адресов регенерации фор- мируют1; адреса регенерации микросхемFrom the output of the programmable frequency divider 6, the pulses go to us, the input of the regeneration trigger 5 is set to “1, and 4 inputs to the regeneration addresses are formed1; chip regeneration addresses
5 19 динамической пам ти. После перебора всех L адресов регенерации счетчик 4 адресов регенерации устанавливаетс в «О и цикл перебора адресов регенерации повтор етс . В режиме регенерации блок 3 управлени устройством обеспечивает поступление5 19 dynamic memory. After iterating through all the L regeneration addresses, the regeneration address counter 4 is set to " O and the cycle of iterating the regeneration addresses is repeated. In the regeneration mode, the device control unit 3 ensures the supply
0 через коммутатор адресов на адресные входы микросхем 19 динамической пам ти адресов регенерации с выходов счетчика 4 адресов регенерации, а также сигналов выборки на все группы микросхем 9 пам ти одновременно, чем обеспечиваетс переэа5 пись хран щихс в них данных.0 through the address switch to the address inputs of the dynamic memory chip 19 of the regeneration addresses from the outputs of the counter 4 of the regeneration addresses, as well as the sampling signals to all groups of memory chips 9 at the same time, which ensures the overwriting of the data stored in them.
При поступлении на первый управл ющий вход 8 устройства сигналов обращени к устройству блок 3 управлени обеспечивает поступление с адресных входов 2Upon receipt of the device access signals to the first control input 8 of the device, the control unit 3 ensures receipt from the address inputs 2
0 устройства адреса через коммутатор i адресов на адресные входы микросхем 19 пам ти с дешифратора 17 тактовых сигналов - сигнала выборки определенной группы микросхем 19 пам ти.0 address devices through the switch i of addresses to the address inputs of memory chips 19 from a decoder of 17 clock signals — a sampling signal of a certain group of memory chips 19.
Технико-экономическое преимущество уст5 ройства заключаетс в том, что оно обеспечивает более быструю регенерацию информации в динамическом ЗУ.The technical and economic advantage of the device is that it provides faster information regeneration in dynamic memory.
5050
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843707213A SU1238151A1 (en) | 1984-03-06 | 1984-03-06 | Device for regenerating information |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843707213A SU1238151A1 (en) | 1984-03-06 | 1984-03-06 | Device for regenerating information |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1238151A1 true SU1238151A1 (en) | 1986-06-15 |
Family
ID=21106012
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843707213A SU1238151A1 (en) | 1984-03-06 | 1984-03-06 | Device for regenerating information |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1238151A1 (en) |
-
1984
- 1984-03-06 SU SU843707213A patent/SU1238151A1/en active
Non-Patent Citations (1)
Title |
---|
Патент US № 3705292, кл. 340-173, опублик. 1972. Авторское свидетельство СССР № 1101894, кл. G 11 С 11/00, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1238151A1 (en) | Device for regenerating information | |
SU1689957A1 (en) | Device for direct accessing in computer memory | |
SU1425789A1 (en) | Device for shaping rapid-access memory test | |
SU1488816A1 (en) | Processor/memory exchange controller | |
SU1187207A1 (en) | Magnetic recording device | |
RU1798901C (en) | Single-pulse frequency multiplier | |
SU1249583A1 (en) | Buffer storage | |
SU1280600A1 (en) | Information input device | |
RU2108659C1 (en) | Adjustable digital delay line | |
SU1522225A1 (en) | Device for interfacing processor with video monitor | |
SU1494007A1 (en) | Memory addressing unit | |
SU1317486A1 (en) | Device for checking memory blocks | |
SU1287236A1 (en) | Buffer storage | |
SU1376074A1 (en) | Device for programmed delay of information | |
SU1691891A1 (en) | Buffer memory | |
SU1183979A1 (en) | Device for gathering information on processor operation | |
SU1283760A1 (en) | Control device for microprocessor system | |
SU932566A1 (en) | Buffer storage device | |
SU407316A1 (en) | DEVICE FOR CONTROL AND SYNCHRONIZATION OF COMPLEX INFORMATION EXCHANGE | |
SU1275536A1 (en) | Device for controlling buffer storage unit for domain storage | |
SU424196A1 (en) | DEVICE FOR READING AND CONTROL OF INFORMATION WITH PERFOCART | |
SU1594548A1 (en) | Device for monitoring of processor addressing the memory | |
SU1418699A1 (en) | Device for retrieving information from punched tape | |
SU1647575A1 (en) | Television-type memory device | |
SU567174A1 (en) | Datacompressor |