SU1213531A1 - Device for selecting single pulses - Google Patents

Device for selecting single pulses Download PDF

Info

Publication number
SU1213531A1
SU1213531A1 SU843768933A SU3768933A SU1213531A1 SU 1213531 A1 SU1213531 A1 SU 1213531A1 SU 843768933 A SU843768933 A SU 843768933A SU 3768933 A SU3768933 A SU 3768933A SU 1213531 A1 SU1213531 A1 SU 1213531A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
bus
output
pulse
Prior art date
Application number
SU843768933A
Other languages
Russian (ru)
Inventor
Владимир Вениаминович Лапин
Original Assignee
Предприятие П/Я В-2097
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2097 filed Critical Предприятие П/Я В-2097
Priority to SU843768933A priority Critical patent/SU1213531A1/en
Application granted granted Critical
Publication of SU1213531A1 publication Critical patent/SU1213531A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано дл  согласовани  асинхронных импульсных сигналов с тактовой частотой внешнего источника импульсов. Цель изобретени  - расширение функ-. циональных возможностей - достигаетс  путем формировани  одиночных импульсов по переднему и заднему фронтам входного импульса. Устройство содержит триггеры 1-5, казкдый из которых выполнен на логических элементах И-НЕ, шину 6 управлени , шину 7 тактовых импульсов и выходнзпо шину 8. В устройство введены инвертор 9 и дополнительна  выходна  шина 10. 2 ил. О)The invention relates to a pulse technique and can be used to match asynchronous pulse signals with a clock frequency of an external pulse source. The purpose of the invention is the expansion of functions. national capabilities — achieved by forming single pulses along the leading and trailing edges of the input pulse. The device contains triggers 1-5, some of which are made on the NAND logic elements, control bus 6, bus 7 clock pulses and output bus 8. The inverter 9 and additional output bus 10 are inserted into the device. 2 Il. ABOUT)

Description

Изобретение относитс  к импульсной технике « может быть использовано дл  согласовани  асинхронного импульсного сигнала с тактовой частотой внешне г о источника импульсов.The invention relates to a pulse technique which can be used to match an asynchronous pulse signal with a clock frequency of an external pulse source.

Цель изобретени  - расширение 1функциональных возможностей за счет формировани  одиночных импульсов к переднему и заднему фронтам входного импульса.The purpose of the invention is the expansion of functional capabilities due to the formation of single pulses to the front and rear edges of the input pulse.

На фиг. 1 представлена электрическа  функциональна  схема устройства j на фиг. 2 - временные диаграммы , по сн ющие его работу.FIG. 1 is an electrical functional diagram of the device j in FIG. 2 - time diagrams that show his work.

Устройство дл  вьщелени  одиночных импульсов содержит п ть триггеров 1-5, каждый из которых RS-типа выполнен на элементах И-НЕ, первьй 5-вход первого из которых соединен шиной 6 управлени , пр мой выход которого соединен с S-входом второго триггера 2, R-вход которого соединен сR -входом первого триггераThe device for isolating single pulses contains five triggers 1-5, each of which is RS-type made on the elements AND-NOT, the first 5-input of the first of which is connected by control bus 6, the direct output of which is connected to the S-input of the second trigger 2 , R-input of which is connected with R-input of the first trigger

1и с шиной 7 тактовых импульсов, выходную шину 8, котора  соединена сR-входом п того триггера 5, пр мой выход которого соединен с пер . вым S-входом третьего триггера 3, R-вход которого соединен с ft-входом четвертого триггера 4, S-вход которого соединён с пр мым выходом третьего триггера 3, инвертор 9, вход которого соединен с шиной 6 управлени , вьпсод - с вторым S-входом третьго триггера 3, R-вход которого соединен сR -входом второго триггера 2, инверсный выход которого соединен с дополнительной выходной шиной 10 и с инверсным выходом п того триггера 5.1 and with the bus 7 clock pulses, the output bus 8, which is connected to the R-input of the fifth trigger 5, the direct output of which is connected to the lane. vy S-input of the third flip-flop 3, R-input of which is connected to the ft-input of the fourth flip-flop 4, S-input of which is connected to the direct output of the third flip-flop 3, inverter 9, whose input is connected to the control bus 6, vpspod - to the second S - input of the third trigger 3, the R-input of which is connected to the R-input of the second trigger 2, the inverse output of which is connected to the additional output bus 10 and to the inverse output of the fifth trigger 5.

Устройство работает следующим образом.The device works as follows.

Низким потенциалом на шине 6 |(фиг.. 2а) управлени  и тактовой частотой, присутствующей на шине 7 (фиг, 2§), устройство устанавливаетс  в исходное состо ние, при котором на выходах триггеров 1-4 и инверсном выходе триггеров 5 присутствуют единичные потенциалы, и импульсы на выходных шинах 8 и 10 отсутствуют . При поступлении на шину 6 управлени  единичного потенциала в паузе между тактовыми импульсами на шине 7 срабатьгаает триггер 1, нулевой потенциал с пр мого выхода которого разрешает срабатывание триггераThe low potential on the bus 6 | (Fig. 2a) control and the clock frequency present on the bus 7 (FIG. 2§), the device is reset, in which the outputs of the triggers 1-4 and the inverse output of the triggers 5 are single potentials, and pulses on the output tires 8 and 10 are missing. When a single potential is applied to the bus 6 in the pause between the clock pulses on the bus 7, trigger 1 triggers, the zero potential from the direct output of which allows the trigger to be triggered.

2при наличии тактового импульса на шине 7. При этом на выходной шине 102 if there is a clock pulse on the bus 7. At the same time on the output bus 10

5five

00

5five

00

5five

00

5five

00

5five

по вл етс  импульс отрицательной пол рности , длительность которого равна длительности тактового импульса, а триггер 5 переключаетс  в единичное состо ние, разреша  срабатывание триггера 3 при по влении нулевого уровн  импульса на шине 6 в паузе между импульсами на шине 7. При этом нулевой потенциал с выхода триггера 3 разрешает срабатывание триггера 4 при наличии тактового импульса на шине 7, на шине 9 устройства при этом формируетс  импульс отрицательной пол рности длительностью, равной длительности тактового импульса, и устройство возвращаетс  в исходное состо ние.a negative polarity pulse appears, the duration of which is equal to the duration of the clock pulse, and trigger 5 switches to one state, allowing triggering of trigger 3 when a zero pulse appears on bus 6 during a pause between pulses on bus 7. At the same time, the zero potential from the output of the trigger 3 enables the triggering of the trigger 4 in the presence of a clock pulse on the bus 7, on the bus 9 of the device a negative pulse of a duration equal to the duration of the clock pulse is generated, and the device raschaets to its original state.

Таким образом, на вьпсодных шинах 8 и 10 формируютс  одиночные импульсы (фиг. 2i,b) по переднему и заднему фронтам сигнала на шине 6 управлени  соответственно, длительность которых определ етс  длительностью тактовых импульсов на шине 7.In this way, single pulses (Fig. 2i, b) are generated on the leading tires 8 and 10 on the leading and trailing edges of the signal on the control bus 6, respectively, the duration of which is determined by the duration of the clock pulses on the bus 7.

Claims (1)

Формула изобретени Invention Formula Устройство дл  вьщелени  одиночных импульсов, содержащее п ть триггеров , каждый из которых RS-типа выполнен на элементах И-НЕ, шину тактовых импульсов, шину управлени , котора  соединена с первым S-входом первого триггера, пр мой выход которого соединен с S-входом второго триггера, I. -вход которого соединен с R-входом первого триггера и с шиной тактовых импульсов, выходную шину, котора  соединена с R -входом п того триггера, пр мой выход которого соединен с S-входом третьего триггера, R-вход которого соединен сR -входом четвертого триггера, S- вход которого соединен с пр мым выходом третьего триггера, о т л и- чающеес  тем, что, с целью расширени  его функциональных возможностей за счет формировани  одиночных импульсов, по переднему и заднему фронтам входного импульса введены дополнительна  выходна  шина, инвертор, вход которого соединен с шиной управлени , выход - с вторым S -входом третьего триггера,R-вход которого Соединен cR -входом второго триггера, инверсный выход которого соединен с дополнительной выходной шиной и инверсным выходом п того триггера.A device for isolating single pulses containing five flip-flops, each of which is RS-type, is made on AND-NOT elements, a clock pulse bus, a control bus that is connected to the first S input of the first trigger, the direct output of which is connected to the S input the second trigger, I., the input of which is connected to the R input of the first trigger and the clock pulse bus, the output bus connected to the R input of the fifth trigger, the direct output of which is connected to the S input of the third trigger, whose R input connected to the R-input of the fourth trigger, S- the input of which is connected to the direct output of the third trigger, which is due to the fact that, in order to expand its functionality by forming single pulses, an additional output bus is introduced on the front and rear edges of the input pulse, the inverter which is connected to control bus, output - with the second S-input of the third trigger, the R-input of which is Connected by cR-input of the second trigger, the inverse output of which is connected to the auxiliary output bus and inverse output of the fifth trigger. Редактор Н. Гунько Заказ 785/60Editor N. Gunko Order 785/60 Составитель Т. Соколова Техред Т.ДубинчакCompiled by T. Sokolova Tehred T. Dubinchak Тираж 818 ВНИИПИ Государственного комитета СССРCirculation 818 VNIIPI USSR State Committee по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5for inventions and discoveries 113035, Moscow, Zh-35, Raushsk nab., 4/5 Филиал ПГШ Патент, г. Ужгород, ул. Проектна , 4Branch PGS Patent, Uzhgorod, st. Project, 4 Фиг.2.2. Корр ектор л. Патай ПодписноеCorr ector l. Patay Subscription
SU843768933A 1984-07-17 1984-07-17 Device for selecting single pulses SU1213531A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843768933A SU1213531A1 (en) 1984-07-17 1984-07-17 Device for selecting single pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843768933A SU1213531A1 (en) 1984-07-17 1984-07-17 Device for selecting single pulses

Publications (1)

Publication Number Publication Date
SU1213531A1 true SU1213531A1 (en) 1986-02-23

Family

ID=21129989

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843768933A SU1213531A1 (en) 1984-07-17 1984-07-17 Device for selecting single pulses

Country Status (1)

Country Link
SU (1) SU1213531A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 705660, кл. Н 03 К 5/153, 1976. Авторское свидетельство СССР № 944095, кл. Н 03 К 5/153, 22.08.77. *

Similar Documents

Publication Publication Date Title
SU1213531A1 (en) Device for selecting single pulses
SU1411950A1 (en) Pulse shaper
SU1243105A1 (en) Pulse shaper
SU1256179A1 (en) Generator of single pulses
SU1190485A1 (en) Generator of pulses with respect to leading and trailing edges of input signal
SU1718368A1 (en) Pulse generator
SU790209A1 (en) Pulse shaper
SU1243131A1 (en) Pulse repetition frequency divider
SU853788A1 (en) Pulse shaper
SU437203A1 (en) Pulse shaper
SU1305839A1 (en) Pulse shaper
SU1205277A1 (en) Device for synchronizing pulses
SU1547056A1 (en) Synchronou diviver of frequency by five
SU566311A2 (en) Pulse shaper
SU1647864A1 (en) Single pulse driver
SU1368962A2 (en) Shaper of pulses
SU1338023A1 (en) Pulse former
SU1243128A1 (en) Pulse repetition frequency divider
SU503351A1 (en) Pulse shaper
SU1272489A1 (en) Device for selecting pulse
SU1283955A1 (en) Generator of single pulses
SU1336219A1 (en) Twin-signal sequence converter
SU580633A1 (en) Pulse shaper
SU1735997A2 (en) Pulse shaper
SU1444931A2 (en) Pulser