SU1176331A1 - Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига - Google Patents
Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига Download PDFInfo
- Publication number
- SU1176331A1 SU1176331A1 SU843733672A SU3733672A SU1176331A1 SU 1176331 A1 SU1176331 A1 SU 1176331A1 SU 843733672 A SU843733672 A SU 843733672A SU 3733672 A SU3733672 A SU 3733672A SU 1176331 A1 SU1176331 A1 SU 1176331A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- bit
- group
- inputs
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОРРЕКЦИИ СБОЯ В П-РАЗРЯДНОМ КОЛЬЦЕВОМ РЕГОСТРЕ СДВИГА, содержащее генератор тактовых импульсов, первую элементов И, элемент задержки, элемент И, первый элемент ИЛИ, двухразр дный счетчик, причем выход генератора тактовых импульсов соединен с тактовым входом г -разр дного кольцевого регистра сдвига, п выходов элемента задержки соединены с первыми входами элементов И первой группы, вторые входы которых соединены с выходами разр дов контролируемого |л-разр дного кольцевого регистра сдвига, выход каждого элемента И первой группы соединен с соответствующим входом первого элемента ИЛИ, выход которого соединен со счетным входом двухразр дного счетчика, выход первого разр да которого соединен с первым входом элемента И, второй вход которого соединен с п-м выходом элемента задержки, выход элемента И соединен с входом установки первого разр да г -разр дного кольцевого регистра сдвига, о т личающе-ес тем, что, с целью повьшени помехоустойчивости, в него введены п разр дный счетчик, дешифратор, втора группа элемен .тов И, второй элемент ИЛИ, причем выход переполнени двухразр дного счетчика соединен с первыми входами элементов И второй группы, первый вход второго элемента ИЛИ соединен с (п+ )м выходом элемента задержки , второй вход элемента ИЛИ соединен с выходом п-го разр да контролируемого п-разр дного кольцевого регистра сдвига, выход второго элемента ИЛИ соединен со входом сброса П-разр дного счетчика, счетный вход которого соединен с выходом генера тора тактовых импульсов, информационО ные выходы П-разр дного счетчика соединены с информационными входами 00 дешифратора, вторые входы элементов И со второй группы соединены с соответствующими выходами дешифратора, выход каждого элемента И второй группы соединен со входом сброса соответствуй)- щего разр да п-разр дного кольцевого регистра сдвига.
Description
11
Изобретение отсноситс к техническим средствам, предназначенным дд применени в устройствах контрол , автоматики и информационно-измерительной техники, в частности в системах контрол с последовательным опросом контролируемых объектов. Кольцевые распределители (КР ) примен ютс в качестве элементов,, обеспечивающих последовательность опроса при контроле объектов (датчиков ), т.е. в КР должна циркулировать одна истинна I, а не ложна из-за возмущающих воздействий в. КР и из-за исчезновени истинной 1.
Целью изобретени вл етс повышение помехоустойчивости.
На чертеже изображена структурна схема устройства дл коррекции сбойных кодов в КР.
Устройство содержит КР 1, состо щий из триггеров, группу элементов И 2-5, вторую группу элементов И 6-9, выходов 10-13 элемента задержки 14, первый элемент ИЛИ 15, двухразр дный счетчик 16, дешифратор 17, h-разр дный счетчик 18, генератор 19 тактовых импульсов, п+1 выход 20 элемента задержки 14, элемент И 21, второй элемент ИЛИ 22.
Устройство работает следующим образом .
763312
По приходу очередного тактового импульса, вьщываемого тактовым генератором 19 истинна 1 продвигаетс в КР 1 в последующую чейку,
5 содержание разр дного счетчика 18 увеличиваетс на единицу и фиксирует номер чейки КР 1, в которой находитс истинна 1, а с помощью линии задержки 14, элементов И 2-5 и элемента ИЛИ 15 производитс опрашивание состо ний триггеров КР 1. Если в КР 1 циркулирует только истинна 1, то в каждом такте в двухразр дном счетчике 16 срабатывает только
15 первый разр д, а в конце такта счетчик 16 устанавливаетс сигналом с элемента задержки 14 в нулевое состо ние . При по влении одной или нескольких ложных 1 срабатывает второй разр д двухразр дного счетчика 16, сигнал которого через управл емые дешифратором 17 вторую группу элементов И 6-9 сбрасывает в нулевое состо ние все триггеры КР 1, кро5 м того триггера, в котором находитс истинна 1 и номер которого определен И -разр дным счетчиком 18. Этот триггер блокируетс от сброса соответствующим
-- дополнительным элементом И, также управл емым дешифратором 17.
Claims (1)
- УСТРОЙСТВО ДЛЯ КОРРЕКЦИИ СБОЯ В П-РАЗРЯДНОМ КОЛЬЦЕВОМ РЕГИСТРЕ СДВИГА, содержащее генератор тактовых импульсов, первую группу элементов И, элемент задержки, элемент И, первый элемент ИЛИ, двухразрядный счетчик, причем выход генератора тактовых импульсов соединен с тактовым входом п-разрядного кольцевого регистра сдвига, η выходов элемента задержки соединены с первыми входами элементов И первой группы, вторые входы которых соединены с выходами разрядов контролируемого П-разрядного кольцевого регистра сдвига, выход каждого элемента И первой группы соединен с соответствующим входом первого элемента ИЛИ, выход которого соединен со счетным входом двухразрядного счетчика, выход первого разряда которого соеди нен с первым входом элемента И, второй вход которого соединен с ц-м выходом элемента задержки, выход элемента И соединен с входом уста новки первого разряда η-разрядного кольцевого регистра сдвига, отличающееся тем, что, с целью повышения помехоустойчивости, в него введены η-разрядный счетчик, дешифратор, вторая группа элементов И, второй элемент ИЛИ, причем выход переполнения двухразрядного счетчика соединен с первыми входами элементов И второй группы, первый вход второго элемента ИЛИ соединен с (п+1 )-м выходом элемента задержки, второй вход элемента ИЛИ соединен с выходом η-го разряда контролируемого η-разрядного кольцевого регистра сдвига, выход второго элемента ИЛИ соединен со входом сброса П-разрядного счетчика, счетный вход которого соединен с выходом генератора тактовых импульсов, информационные выходы П-разрядного счетчика соединены с информационными входами .дешифратора, вторые входы элементов И второй группы соединены с соответствующими выходами дешифратора, выход каждого элемента И второй группы соединен со входом сброса соответствующего разряда п-разрядного кольцевого регистра сдвига.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843733672A SU1176331A1 (ru) | 1984-03-30 | 1984-03-30 | Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843733672A SU1176331A1 (ru) | 1984-03-30 | 1984-03-30 | Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1176331A1 true SU1176331A1 (ru) | 1985-08-30 |
Family
ID=21116267
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843733672A SU1176331A1 (ru) | 1984-03-30 | 1984-03-30 | Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1176331A1 (ru) |
-
1984
- 1984-03-30 SU SU843733672A patent/SU1176331A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1176331A1 (ru) | Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига | |
US4477918A (en) | Multiple synchronous counters with ripple read | |
SU388288A1 (ru) | Всесоюзная | |
SU919090A1 (ru) | Устройство дл контрол работы счетчика с потенциальными выходами | |
SU1173402A1 (ru) | Генератор чисел | |
SU666645A1 (ru) | Двоичный счетчик с контролем ошибок | |
RU1772804C (ru) | Устройство дл контрол регистра сдвига | |
SU1725388A1 (ru) | Двоичное пересчетное устройство с контролем | |
SU1228140A1 (ru) | Устройство дл индикации | |
SU1640822A1 (ru) | Преобразователь частоты в код | |
SU1589281A2 (ru) | Устройство дл обнаружени ошибок в дискретной последовательности | |
SU987583A1 (ru) | Устройство дл автоматического контрол | |
SU1015500A1 (ru) | Кольцевой счетчик с устройством обнаружени ошибок | |
SU1291985A1 (ru) | Устройство дл контрол распределител импульсов | |
SU1108467A1 (ru) | Регистратор последовательности логических сигналов | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU1156070A1 (ru) | Устройство дл умножени частоты на код | |
SU1275445A1 (ru) | Устройство дл контрол мультиплексора | |
SU1166100A1 (ru) | Устройство дл делени | |
SU1277117A1 (ru) | Устройство дл фиксации неустойчивых сбоев | |
SU1654826A1 (ru) | Устройство дл контрол последовательностей сигналов | |
SU1023320A1 (ru) | Цифровой дискриминатор | |
SU754409A1 (ru) | Устройство длясравнения чисел 1 | |
SU1539761A1 (ru) | Устройство дл ввода информации | |
SU1599859A1 (ru) | Устройство дл контрол однотипных блоков |