SU1170598A1 - Формирователь одиночных импульсов - Google Patents

Формирователь одиночных импульсов Download PDF

Info

Publication number
SU1170598A1
SU1170598A1 SU833673432A SU3673432A SU1170598A1 SU 1170598 A1 SU1170598 A1 SU 1170598A1 SU 833673432 A SU833673432 A SU 833673432A SU 3673432 A SU3673432 A SU 3673432A SU 1170598 A1 SU1170598 A1 SU 1170598A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
zero
inputs
Prior art date
Application number
SU833673432A
Other languages
English (en)
Inventor
Нодар Власович Качейшвили
Original Assignee
Предприятие П/Я В-2144
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2144 filed Critical Предприятие П/Я В-2144
Priority to SU833673432A priority Critical patent/SU1170598A1/ru
Application granted granted Critical
Publication of SU1170598A1 publication Critical patent/SU1170598A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ОДИНОЧНЫХ ИМПУЛЬСОВ , содержащий триггер запуска входы которого соединены с контактами переключател , шину тактовых им пульсов, подключенную к первому вход первого элемента И-НЕ, выход которого соединен с единичным входом входного триггера и с первым входом второго элемента , второй вход кото . рого подключен к выходу входного три гера, а выход соединен с единичным входом промежуточного триггера и с первым входом третьего элемента И-НЕ второй вход которого подключен к выходу промежуточного триггера и к первому входу четвертого элемента И-НЕ, а выход третьего элемента И-НЕ соединен с единичным входом выходного триггера, нулевой выход которого подключен к второму входу четвертого элемента И-НЕ, выжод которого соединен с выходной шиной, а второй вход первого элемента И-НЕ подключен к нулевым входам входного промежуточ-. ного и выходного триггеров, о т л и ч а 10 щ и и с -  тем, что, с целью повышени  надежности, в него дополнительно введены запоминающий триг-. гер, элемент ИЛИ и элемент И-НЕ, входы которого соединены с единичными выходами входного, промежуточного и выходного триггеров, а выход подключен к одному из входов элемента ИЛИ, другой вход которого соединен с еди- ничным выходом запускающего триггера а выход элемента ИЛИ подключен к ну- В левому входу запоминающего триггера единичный вход которого подключен к нулевому выходу запускающего триггера , а выход запоминающего триггера соедш ен с нулевым входом входного триггера.

Description

Изобретение относитс  к импульсной технике и может быть использова но в цифровых вычислительных машинах и в системах автоматики. Цель изобретени  - овышение надежности за счет обеспечени  устойч вой работы формировател  независимо от времени удержани  переключател  во включенном положении. На фиг. 1представлена функциона льна  схема устройства; на фиг. 2 временные диаграммы работы устройства . . Формирователь одиночных импульсов содержит триггер 1 запуска, вхо ды которого соединены с нормально замкнутым и нормально разомкнутым контактами 2 и 3 переключател  4, шину 5 тактовых импульсов, первый элемент И-НЕ 6, входной триггер 7, второй элемент И-НЕ 8, промежуточны триггер 9, третий и четвертый элеме ты И-НЕ 10 и 11, выходной триггер 12, запоминающий триггер 13, элемен ИЛИ 14, дополнительньш элемент И-НЕ 15, выходную шину 16, резисторы 17 и шину 18 логической единицы. Входы триггера 1 соединены с кон тактами 2 и 3 переключател  4 и через резисторы 17 - с шиной 18 логической единицы. Шина 5 тактовых импульсов соединена с первьм входом элемента И-НЕ 6, выход которого соединен с единичным входом триггера 7 и первым входом элемента И-НЕ 8, второй вход которого подключен к вы ходу триггера 7 -, а выход соединен с единичЖгм входом триггера 9 и с первым входом элемента И-НЕ 10, вто рой вход которого подключен к выходу триггера 9 и к первому входу зле мента И-НЕ 11, второй вход которого соединен с нулевым выходом триггера 12, единичный вход которого подключен к выходу элемента И-НЕ 10. Единичные выходы триггеров 7,9 и 12 соединены с входами элемента И-НЕ 1 Ьвыход .которого подключен к одному из входов элемента ИЛИ 14, другой вход которого соединен с-единичным выходом триггера 1, нулевой выход которого подключен к единичному вхо ду триггера 13, нулевой вход которого соединен с выходом элемента ИЛ 14, а выход триггера 13 подключен к второму входу элемента И-НЕ 6 и нулевым входам триггеров 7,9 и 12. ; Формирователь одиночных импульсов работает следзпощим- образом. 982 В исходном состо нии с кон акта 2 переключател  4 на нулевой вход триггера 1 поступает сигнал логического нул , а на единичный вход триггера 1 с контакта 3 через один из резисторов 17 с шины 18 - сигнал логической единицы, вследствие чего триггер 1 (фиг. 2а) находитс  в нулевом состо нии. Состо ние триггеров 7,9 и 12 (фиг. 2г,д,е) зависит от состо ни  триггера 13. Если триггер 13 (фиг. 26) находитс  в нулевом состо нии, то триггеры 7,9 и 12 устанавливаютс  в нулевое состо ние и запрещаетс  прохождение тактовых импульсов (фиг., 2в) с шины 5 через элемент И-НЕ 6. Если триггер 13 наХодитс  в единичном состо нии, то тритриггеры 7,9 и 12 могут устанавливатьс  -в любом состо нии и разрешаетс  прохождение тактовых импульсов с шины 5 через элемент И-НЕ 6, вследствие чего тактовые импульсы устанавливают в единичное состо ние триггеры 7,9 и. 12. Сигналы с единичных выходов триггеров 7,9 и 12 поступают на входы элемента И-НЕ 15, на выходе которого устанавливаетс  сигнал логического нул  (фиг. 2ж), который поступает на один из входов элемента ИЛИ 14. На другом входе элемента ШШ 14 уже присутствует сигнал логического нул  с. единичного выхода триггера 1, вследствие чего с выхода элемента ИЛИ 14 выдаетс  сигнал логического нул  на нулевой вход триггера 13, который переходит в нулевое состо ние, устанавлива , триггеры 7,9 и 12 в нулевое состо ние и запреща  прохождение , тактовых импульсов с шины 5 через элемент И-НЕ 6. Таким образом, формирователь устанавливаетс  в исходное состо ние. При кратковременном (контакты 2 и 3 возвращаютс  в начальное положение до формировани  одиночного импульса) размыкании контакта 2 и замыкани  контакта 3 триггера 1 устанавливаётс  в единичное состо ние. Сигнал логической единицы с единичного выхода триггера 1 через элемент ИЛИ 14 поступает на нулевой вход триггера 13, на единичный вход которого поступает сигнал логического нул  с нулевого выхода триггера 1, вследствие чего триггер 13 устанавливаетс  в единичное состо ние, раз-
реша  прохождение тактовых импульсов с шины 5 через элемент И-НЕ 6.
Положительный тактовый импульс . проходит через элемент И-НЕ 6 и устанавливает в единичное состо ние триггер 7, который разрешает прохождение тактовых импульсов через элемент И-НЕ 8. Нулевой (на шине 5) тактовый импульс проходит через элемент И-НЕ В и устанавливает в единичное состо ние триггер 9, который разрешает прохождение тактовых импульсов через элемент И-НЕ 10 и выдает сигна логической единицы на вход элемента И-НЕ 11, на другом входе которого уже присутствует сигнал логической единицы с нулевого выходатриггера 12 (фиг. 2е). При этом на выходе элемента И-НЕ 11 устанавливаетс  сигнал логического нул . Следующий за этим моментом времени ближайший положительный (на шине 5) тактовый импульс проходит через элемент И-НЕ 10 и устанавливает триггер 12 в единичное состо ние. При этом на выходе элемента Й-НЕ 11 вновь устанавливаетс  сигнал логической единицы.
Таким образом, на выходной шине 16 (фиг.. 2и) формируетс  одиночный нулевой импульс, длительн6сть которого равна длительности нулевого тактового импульса. Вследствие установки триггеров 7,9 и 12 в единичное состо ние, на выходе элемента И-НЕ 15 .устанавливаетс  сигнал логического нул , который поступает на один из входов элемента ИПИ 14. На другом
входе элемента ИЛИ 14 уже присутствует сигнал логического нул  с единичного выхода триггера 1, вследствие чего с выхода элемента ИЛИ 14 вьщаетс  сигнал логического нул  на нулевой вход триггера 13, который переходит в нулевое состо ние, устанавлива  триггеры 7,9 и 12 в нулевое состо ние и запреща  прохождение тактовых импульсов с шины 5 через элемент И-НЕ 6. Формирователь возвращаетс  в исходное состо ние.
При длительном (контакты 2 и 3 возвращаютс  в начальное положение после формировани  одиночного импульса ) размыкании контакта 2 и замыкании контакта 3 формирователь работает аналогично с той разницей, что он возвращаетс  в исходное состо ние в момент возвращени  контактов 2 и 3 в начальное положение, вследствие чего триггер 1 устанавливаетс  в нулевое состо ние и на одном из входов элемента ИЛИ 14 по вл етс  сигнал логического нул , на другом входе которого уже присутствует сигнал логического нул , с выхода элемента И-НЕ 15.. Таким образом, триггер 13 запоминает сигналы триггера 1 любой длительности и удерживает сигнал логической единицы на нулевых входах триггеров 7,9 и 12 и на одном из входов элемента И-НЕ 6, чем и обеспечиваетс  формирование одиночного импульса на выходной шине 16.
риг.1
nJnJlJlJnJlJlJlJ LrLrLn
j

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ОДИНОЧНЫХ ИМПУЛЬСОВ, содержащий триггер запуска, входы которого соединены с контактами переключателя, шину тактовых импульсов, подключенную к первому входу первого элемента И-НЕ, выход которого соединен с единичным входом входного триггера и с первым входом второго элемента И-НЕ, второй вход кото- .рого подключен к выходу входного триггера, а выход соединен с единичным входом промежуточного триггера и с первым входом третьего элемента И-НЕ, второй вход которого подключен к выходу промежуточного триггера и к первому входу четвертого элемента
    И-НЕ, а выход третьего элемента И-НЕ соединен с единичным входом выходного триггера, нулевой выход которого подключен к второму входу четвертого элемента И-НЕ, выход которого соединен с выходной шиной, а второй вход первого элемента И-НЕ подключен к нулевым входам входного промежуточ-.
    ного и выходного триггеров, о т лича ю щ и й с -я тем, что, с целью повышения надежности, в него дополнительно введены запоминающий триг-. гер, элемент ИЛИ и элемент И-НЕ, вхо ды которого соединены с единичными выходами входного, промежуточного и выходного триггеров, а выход подключен к одному из входов элемента ИЛИ, другой вход которого соединен с единичным выходом запускающего триггера, а выход элемента ИЛИ подключен к ну левому входу запоминающего триггера^ единичный вход которого подключен к нулевому выходу запускающего триггера, а выход запоминающего триггера соединен с нулевым входом входного триггера.
    Smart
    Μ о
SU833673432A 1983-10-20 1983-10-20 Формирователь одиночных импульсов SU1170598A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833673432A SU1170598A1 (ru) 1983-10-20 1983-10-20 Формирователь одиночных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833673432A SU1170598A1 (ru) 1983-10-20 1983-10-20 Формирователь одиночных импульсов

Publications (1)

Publication Number Publication Date
SU1170598A1 true SU1170598A1 (ru) 1985-07-30

Family

ID=21093188

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833673432A SU1170598A1 (ru) 1983-10-20 1983-10-20 Формирователь одиночных импульсов

Country Status (1)

Country Link
SU (1) SU1170598A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 528693, кл. Н 03 К 5/19, 1976. Авторское свидетельство СССР № 875605, кл. Н 03 К 5/05, 1981. *

Similar Documents

Publication Publication Date Title
US3612906A (en) Pulse synchronizer
US3504200A (en) Synchronizing circuit
SU1170598A1 (ru) Формирователь одиночных импульсов
US3970873A (en) Bistable logic circuit with in-service test capability
SU1205274A1 (ru) Формирователь одиночных импульсов
SU1182660A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1277385A1 (ru) Г-триггер
SU980248A1 (ru) Импульсно-временной дискриминатор
SU987613A1 (ru) Устройство дл ввода информации
SU1480099A1 (ru) Триггерное устройство
US3388264A (en) Nanosecond circuit for eliminating cam bounce
SU451198A1 (ru) Счетчик импульсов
SU1164870A1 (ru) Многоканальный формирователь одиночных импульсов
SU892670A1 (ru) Триггерное устройство
SU1647651A1 (ru) Регистр
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1061255A1 (ru) Устройство защиты от дребезга контактов
SU1150759A1 (ru) Синхронный делитель частоты на 11 на @ -триггерах
SU1637010A1 (ru) Устройство для временного разделения импульсных сигналов
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU1221729A1 (ru) Устройство защиты от дребезга контактов
SU966913A1 (ru) Устройство контрол
SU1226655A1 (ru) Пересчетное устройство
RU1807486C (ru) Устройство дл контрол распределител импульсов