SU1160416A1 - Многоканальный сигнатурный анализатор - Google Patents

Многоканальный сигнатурный анализатор Download PDF

Info

Publication number
SU1160416A1
SU1160416A1 SU833579275A SU3579275A SU1160416A1 SU 1160416 A1 SU1160416 A1 SU 1160416A1 SU 833579275 A SU833579275 A SU 833579275A SU 3579275 A SU3579275 A SU 3579275A SU 1160416 A1 SU1160416 A1 SU 1160416A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
analyzer
inputs
register
Prior art date
Application number
SU833579275A
Other languages
English (en)
Inventor
Иван Кузьмич Кавун
Вячеслав Николаевич Ярмолик
Владимир Иванович Фомич
Игорь Петрович Кобяк
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU833579275A priority Critical patent/SU1160416A1/ru
Application granted granted Critical
Publication of SU1160416A1 publication Critical patent/SU1160416A1/ru

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

МНОГОКАНАЛЬНЫЙ СИГНАТУРНЫЙ АНАЛИЗАТОР, содержащий m сумматоров по модулю два (т - число информационных входов анализатора) и регистр причем установочный вход и синхровход анализатора соединены с устано вечным и синхронизируклцим входами parHCT f a соответственно, выходы которого  вл ютс  выходами анализатора , отличающийс  тем, что, с целью сокращени  аппаратурны затрат, он содержит блок переключателей и группу из элементов И, причем информационные входы анализатора соединены соответственно с пер выми входами элементов И группы. вторые входы которых соединены Ьоответственно с подвижными контактами переключателей блока, замыкайщие и размыкающие контакты которых соединены с .пшнами единичного и нулевого потенциалов соответственно, j   (т - j ) сумматоров по модулю два (J т/2) образуют первую и вторую группы соответственно, выход К-го элемента И (К 1, 2, ..., j) группы соединен с первым входом (j 1 -К )-го сумматора по модулю два первой группы, второй вход которого соединен с выходом (j 1 - К)-го разр да регистра, выход -го элемента И (g 3 1J « ni) грзшпы соединен с первым входом (т + 1 -g )-ro сумматора по. модулю два второй группы, второй вход которого .соединен с выходом Cg-j)-ro элементам группы , выходы (р + j)-ro и (р + 2j - m)-ro разр дов регистра соединень с Третьим и четвертым входами р-го (,.,,, m- j) сумматора по модулю два :второй группы соответственно , выход которого соединен со счетным входом р-го разр да регистра , выход К-го -сумматора по модулю два первой группы соединен со счетным входом (К «- га - j)-ro разр да регистра.

Description

1 Изобретение относитс  к вычислительной технике и предназначено дл  локализации неисправностей в аппара ных средствах цифровой вычислительной техники, в том числе дл  анализ выходных последовательностей при тестовом контроле многовходовых циф ровых узлов ЭВМ. Известно устройство дл  функционально-параметрического контрол  логических элементов, содержащее си натурный анализатор, тактовый генератор , дешифратор, два счетчика и мультиплексор 1J. Недостатком устройства  вл етс  низка  достоверность контрол  в слу ча х соответстви  рабочих частот контролируемого объекта и сигнатурного анализатора. Наиболее близким по технической сущности к изобретению  вл етс  многоканальный сигнатурный анализатор , содержащий шестнадцатиразр дный регистр и три группы сумматоров по модулю два, причем информационные входы с второго по шестнадцатый анализатора соединены соответственн с первыми входами сумматоров по мод лю два первой и второй . групп, выход которых соединены с информационными входами регистра с второго по шестнадцатый и  вл ютс  выходами устройства, установочный и синхровх устройства соединены с одноименными входами регистра, выходы которого соединены соответственно с вторыми и третьими входами сумматоров но мо дулю два первой группы и с первыми вторыми входами сумматоров по модул два третьей группы, выходы которых соединены с четвертыми входами сумматоров МО модулю два первой гру пы и вторым входами сумматоров по модулю два второй группы, первьй ин формационный вход устройства соединен с первым информационным входом регистра 2 J. Недостатком известного устройства  вл етс  его аппаратурна  сложность . Цель изобретени  - сокращение аппаратурных затрат. Поставленна  Цель достигаетс  тем, что в многоканальный сигнатурный анализатор, содержащий m сумматоров по модулю два (т - число информационных входов анализатора) и регистр, причем установочный вход 162 и синхровход анализатора соединены с установочным и синхронизирующим входами регистра соответственно, выходы которого  вл ютс  выходами анализатора, введены блок переключатeJтeй и группу из m элементов И, причем информационные входы анализатора соединены соответственно с первыми входами элементов И группы, вторые входы которых соединены соответственно с подвижными контактами переключателей блока, замыкающие и размыкающие контакты которьх соединены с шинами единичного и нуле- , вого потенциалов соответственно, j и (га - j) сумматоров по модулю два (j 7 га/2) образуют первую и вторую группы соответственно,выход К-го элемента И (К 1, 2, ..., j) группы соединен с первым входом (j + 1 - К)-го сумматора по модулю два первой группы, второй вход которого соединен с выходом (j + .1 - К)-го разр да регистра, выход g-ro элемента И (g j + 1 , ..., m) группы соединен с первым входом (т + 1 - g)-ro сумматора по модулю два второй группы , второй вход которого соединен с выходом- (g - j)-ro элемента И группы, выходы ( р + j)-ro и ( р + + 2J - т)-го разр дов регистра соединены с третьим и четвертымвходами р-го ( 1,...,m-j) сумматора по модулю два второй группы соответственно , выход которого соединен со счётным ВХОДОМ р-го разр да регистра, ВЬЕХОД К-го сумматора по модулю два первой группы соединен со счетным входом (К + m -,j)-ro разр да регистра. Величина т, определ юща  разность регистра, число переключателей, элементов И и число сумматоров по модулю два, определ етс  количеством выходов провер емого узла. Величина j, определ юща  число сумматоров по модулю два в первой группе, находитс  на основании примитивного непроводимого 1ногочлена вида (х) 1 + х- -I- х и выбираетс  таким образом, что j у га/2. На чертеже приведена функциональна  схема анализатора, реализующа  полином (х) 1 + х + х. Анализатор содержит группу элементов И 1, первую и вторую группу 2 и 3 сумматоров по модулю два соответственно , регистр 4 и блок 5 переключателей . Анализатор работает следующим образом. Сигналом с установочного входа анализатора устанавливаютс  в О в разр ды регистра 4. На входы элемен тон И 1 поступает информаци  с выхо дов провер емого блока, сопровождае ма  синхросигналами. В многоканальном режиме все переключатели блока наход тс  в положении, обеспечивающем подачу на вторые входы элементов И 1 единичного потенциала. Сжатие входной информации - суммирование :мо модулю два выполн етс  .как на сумматорах групп 2 и 3 по модулю два, так и на триггерах со счетным входом регистра 4, информаци  с выходов которого представл ет собой код (сигнатуру, поступающий с выходов анализатора на средства индикации дл  сравнени  его с эталонным. Дл  локализации неисправностей в провер емом блоке предусмотрена воз можность задани  режимов с произвольным количеством его выходов с помощью переключателей блока 5. Известный анализатор дл  своей реализации требует 12 двухвхбдовых и 10 четьфехвходовых сумматоров по модулю два, суммарное количество входов которьск равн етс  64, Таким образом, приведенные аппа рурные затраты на реализацию блока сумматора по модулю два .на один 164 разр д многоканального сигнатурного анализатора, равны 64/15, Величина 15 определ етс  тем, что в известном анализаторе (к) 1 + х Т.е.. В предлагаемом анализаторе дл  той же величины т, использу j например , полином (х) 1 X + X , получаемый из таблицы З при замене j на (m - j), количество входов сумматоров по модулю два определ етс  следующим образом: 2j + + ,4 (ш - j) 2-14 + 4 32. Дл  построени  многоканального анализатора необходимо j 14 д ухвходовЬк сумматоров по модулю два и (га - j) четьфехвходовых сумматоров по модулю , два (т - j 1), Таким образом, приведенные аппаратурные затраты на один разр д предлагаемого айализатора 32/15, и сложность реализации блока сумматоров МО модулю два значительно меньше . Кроме того, предлагаемый анал затор отличаетс  .более высоким быстродействием по сравнений с известным ,, так как комбинационна  чисть анализатора состоит из одноуровневой схемы, в то врем  как в известном устройстве комбинационна  часть состоит из двух уровней (дл  большинства разр дов) сумматоров по модулю два.

Claims (1)

  1. МНОГОКАНАЛЬНЫЙ СИГНАТУРНЫЙ АНАЛИЗАТОР, содержащий m сумматоров по модулю два (т - число информационных входов анализатора) и регистр, . причем установочный вход и синхровход анализатора соединены с установочным и синхронизирующим входами регистра соответственно, выходы которого являются выходами анализатора, отличающийся тем, что, с целью сокращения аппаратурных затрат, он содержит блок переключателей и группу из элементов И, причем информационные входы анализатора соединены соответственно с первыми входами элементов И группы, вторые входы которых соединены toответственно с подвижными контакта-ми переключателей блока,’ замыкающие и размыкающие контакты которых соединены с шинами единичного и нулевого потенциалов соответственно, j и (m - j ) сумматоров по модулю два (j 7 ш/2) образуют первую и вторую группы соответственно, выход К-го элемента И (К = 1, 2, ..., j) группы соединен с первым входом (j + 1 -
    - К)-го сумматора по модулю два первой группы, второй вход которого соединен с выходом (j + 1 - К)-го разряда? регистра, выход го элемента И (g = j + 1, ..., m) группы соединен с первым входом (tn + 1 -
    - g)-ro сумматора по. модулю два второй группы,второй вход которого .соединен с выходом (g-j)-ro элементам группы, выходы (р + j)—го и (р + 2j - т)-го разрядов регистра соединены с Третьим и четвертым входами р-го (Р^!,..·, m - j) сумматора по модулю два /второй группы соответственно, выход которого соединен со счетным входом р-го разряда регистра, выход К-го «сумматора по модулю два первой группы соединен со счетным входом (К + m - j)—го разряда регистра.
    1 160416
SU833579275A 1983-04-11 1983-04-11 Многоканальный сигнатурный анализатор SU1160416A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833579275A SU1160416A1 (ru) 1983-04-11 1983-04-11 Многоканальный сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833579275A SU1160416A1 (ru) 1983-04-11 1983-04-11 Многоканальный сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1160416A1 true SU1160416A1 (ru) 1985-06-07

Family

ID=21059076

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833579275A SU1160416A1 (ru) 1983-04-11 1983-04-11 Многоканальный сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1160416A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство ССС № 830391, кл. G 06 F 11/00, 1979. 2.Вопросы радиоэлектроники, сери ТГЮ, вып. 1, 1982, с. 114-119 (прототип). 3.Яковлев В.В., Федоров Р.Ф. Стохастические вычислительные машины. Л., Машиностроение, 1974. с. с. 344. (54) *

Similar Documents

Publication Publication Date Title
SU1160416A1 (ru) Многоканальный сигнатурный анализатор
SU890398A1 (ru) Устройство дл контрол логических узлов
SU1559353A1 (ru) Устройство дл исследовани параметров графа
SU1037261A1 (ru) Устройство дл контрол цифровых блоков
SU1336006A1 (ru) Сигнатурный анализатор
SU1406589A1 (ru) Устройство дл ввода информации
SU501469A1 (ru) Устройство дл получени серий импульсов
SU641464A1 (ru) Устройство дл поверки коррелометров
SU1183972A1 (ru) Устройство дл имитации отказов дискретной аппаратуры
SU1467518A1 (ru) Устройство индикации канала с экстремальным уровнем сигнала
SU687407A1 (ru) Цифровой частотомер
SU1120334A1 (ru) Сигнатурный анализатор с перестраиваемой структурой
SU1695310A1 (ru) Устройство дл контрол цифровых узлов
SU521539A1 (ru) Радиолокационный имитатор
SU1159061A2 (ru) Устройство цифровой магнитной записи
SU903944A1 (ru) Тренажер радиотелеграфистов
SU1539784A1 (ru) Дешифратор на N входов с контролем
SU620023A1 (ru) Устройство дл управлени переключением каналов при разнесенном приеме
SU978356A1 (ru) Счетное резервированное устройство
SU1718220A1 (ru) Многоканальный сигнатурный анализатор
SU736370A1 (ru) Конвейерно-циклический преобразователь временного интервала в цифровой код
SU879735A2 (ru) Двухканальный формирователь однополосного сигнала
SU1180902A1 (ru) Устройство дл контрол цифровых блоков
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU1645954A1 (ru) Генератор случайного процесса