SU1142822A1 - Таймер - Google Patents

Таймер Download PDF

Info

Publication number
SU1142822A1
SU1142822A1 SU833654838A SU3654838A SU1142822A1 SU 1142822 A1 SU1142822 A1 SU 1142822A1 SU 833654838 A SU833654838 A SU 833654838A SU 3654838 A SU3654838 A SU 3654838A SU 1142822 A1 SU1142822 A1 SU 1142822A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
timer
group
counter
Prior art date
Application number
SU833654838A
Other languages
English (en)
Inventor
Арамаис Генрихович Андреасян
Владимир Семенович Красный
Анатолий Григорьевич Командиров
Владимир Иванович Рудица
Original Assignee
Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики filed Critical Специальное Проектно-Конструкторское И Технологическое Бюро Реле И Автоматики
Priority to SU833654838A priority Critical patent/SU1142822A1/ru
Application granted granted Critical
Publication of SU1142822A1 publication Critical patent/SU1142822A1/ru

Links

Landscapes

  • Microcomputers (AREA)

Abstract

1. ТАЙМЕР, содержащий тактовый генератор, два--регистра, формирователь сигнала перезаписи, счетчик , элемент И-НЕ причем группа информационных входов таймера соепинена с группой информационных вхопов первого регистра и с группой информационных входов второго регистра управл ющий вход первого регистра соединен с первым входом формировател  сигнала перезаписи и  вл етс  входом разрешени  записи данных таймера группа выходов первого регистра соединена с группой информационных входов счетчика j уйравл ющий вход которого соединен с выходом формировател  сигнала перезаписи второй вход которого соединен с выходом переполнени  счетчика , выход элемента И-НЕ  вл етс  выходом сигнала ответа таймера, управл ющий вход второго регистра  вл етс  входом разрешени  записи команд таймера, отличающийс   тем, что, с целью расширени  его функциональных возможностей за счет обеспечени  достоверности с,читьшани  информации во врем  счета, в таймер введены мультиплексор, формирователь счетного импульса и элемент НЕ, причем группа выходов счетчика  вл етс  группой информационных выходов таймера, выход переполнени  счетчика  вл етс  выходом прерывани  таймера, выход тактового генератора соединен с первым .информационным входом мультиплексора , второй информационный вход которого  вл етс  входом внешнего тактового сигнала таймера, группа выходов второго регистра  вл етс  группой управл ющих входов мультиW плексора, выход которого соединен с первым входом формировател  счетного импульса, второй вход которого соединен с входом элемента НЕ и  вл етс  входом .разрешени  чтени  таймера , вьрсод элемента НЕ соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом х формировател  счетного импульса и со счетным входом счетчика. 2. Таймер по п.1, отличаю д кэ щийс  тем, что формирователь счетного импульса содержит три элемента И-НЕ и одновибратор, причем первый вход формировател  счетного импульса соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с первым входом второго элемента И-НЕ и  вл етс  вторым входом формировател  счетного импульса, второй вход второго элемента И-НЕ соединен с выходом третьего элемента И-НЕ, выход второго элемента И-НЕ соединен с пер

Description

вым входом третьего элемента И-НЕ и с входом одновибратора, выход которого  вл етс  выходом формировател  счетного импульса, вькод первого элемента И-НЕ соединен с вторым входом третьего элемента И-НЕ.
Изобретение относитс  к вычислительной технике и может быть использовано .в управл ющих вйчислительных системах дл  обеспечени  работы в реальном масштабе времени.
Известен таймер, содержащий регистр прерывани , микропроцессор, программируемый счетчик, счетчик, причем выход первого счетчика соединен с входом программируемого счет чика, синхровход которого соединен с синхровходом таймера, информационные входы программируемого счетчика  вл ютс  информационными входами таймера, выход перепсшнени  программируемого счетчика соединен с управл ющим входом регистра прерывани  микропроцессора, информационные входы счетчика и регистра прерывани   вл ютс  информационными входами таймера (jj .
Недостатком известного устройства  вл етс  возможность формировани  только одной временной циклограммы.
Наиболее с-лизким по технической сущности к предложенному  вл етс  таймер, содержащий генератор; два регистра , счетчик, элементы И-НЕ, формирователь сигнала перезаписи, причем информационные входы первого и второго регистров  вл ютс  соответственно информационными входами таймера , выходы первого регистра соединены соответственно с первыми входа ш элементов И-НЕ, вторые входы которых соединены с вькодом переполнени  счетчика, выходы элементов И-НЕ  вл ютс  соответственно выходами таймера , первый вход формировател  сигнала перезаписи соединен с входом записи таймера, второй вход формировател  сигнала перезаписи соединен с выходом переполнени  счетчика и входом останова генератора, выход формировател  сигнала перезаписи соединён с.входом записи счетчика, входом записи второго регистра, входом запуска генератора и выходом прерывани  таймера pj.
Недостатком этого устройства  вл етс  невозможность считывани  информации из счетчика во врем  счета.
Цель изобретени  - расширение функциональных возможностейза счет обеспечени  достоверности считывани  информации во врем  счета.
Поставленна  цель достигаетс 
тем, что в таймер, содержащий тактовьш генератор, два регистра, формирователь сигнала перезаписи, счетчик , элемент И-НЕ, причем группа
информационных входов таймера соединена с группой информационных входов первого регистра и с группой информационных входов второго регистра, управл ющий вход первого регистра
соединен с первым входом формировател  сигнала перезаписи и  вл етс  входом разрешени  записи данных таймера , группа выходов первого регистра соединена с группой информационных входов счетчика, управл ющий
вход которого соединен с выходом формировател  сигнала перезаписи, второй вход которого соединен с выходом переполнени  счетчика, выход элемента И-НЕ  вл етс  выходом сигнала ответа таймера, управл ющий вход втог рого регистра  вл етс  входом разрещени  записи команд таймера, .введен мультиплексор, формирователь
счетного импульса и элемент НЕ, причем группа выходов счетчика  вл етс  группой информационных выходов таймера, выход переполнени  счетчика  вл етс  выходом прерывани  таймера , выход тактового генератора сое динен с первым информационным входом мультиплексора, второй информационный вход которого  вл етс  входом внешнего тактового сигнала таймера , группа выходов второго регистра  вл етс  группой управл ющих входов мультиплексора, выход которого соединен с первым входом формировател  счетного импульса, второй вход которого соединен с входом, элемента НЕ и  вл етс  входом разрешени  чте ни  таймера, выход элемента НЕ соедивен с первым входом элемента И-НЕ второй вход которого соединен с выходом формировател  счетного импуль са и со счетным входом счетчика. Формирователь счетного импульса содержит три элемента И-НЕ и одновибратор , причем первый вход формировател  счетного импульса соединен с первым входом первого элемент И-НЕ, второй вход которого соединен первьм входом второго элемента И-НЕ и  вл етс  вторым входом формировател  счетного импульса, второй вход второго элемента И-НЕ соединен с вы ходом третьего элемента И-НЕ, выход второго элемента И-НЕ соединен с пер вым входом третьего элемента И-НЕ и с входом одновибратора, выход которого  вл етс  выходом формировател  счетного импульса, выход первого элемента И-НЕ соединен с вторым входом третьего элемента И-НЕ. На фиг.1 представлена функционал на  схема таймера; на фиг.2 - функциональна  схема формировател  счетного импульса. Таймер содержит регистр 1, счетчик 2, регистр 3, группу 4 информационных входов таймера, группу 5 информационных выходов таймера, вход Ь разрешени  данных, :вход 7 разрешени  записи команд, iвход 8 разрешени  чтени , тактовый генератор 9, мультиплексор 10, фор . мирователь 11 счетного импульса, эле iмент 12 И-НЕ, выход 13 сигнала ответа таймера, формирователь 14 сигнала перезаписи, вход 15 внешнего тактового сигнала таймера, выход 16 . прерывани  таймера, элемент 17 НЕ. Формирователь счетного импульса содержит элементы 18, 19 И-НЕ, одновибратор 20, элемент 21 И-НЕ. Таймер работает следующим обра;зом . Цифровое значение задаваемого вре менного интервала записываетс  с группы 4 информационных входов по им пульсу по входу 6 в регистр 1 и счетчик 2. Счетчик 2 работает в режиме вычитани . Импульсы от тактового генератора 9 или-с входа 15 внешнего тактового сигнала через мультиплексор 10 поступают в формирователь 11 счетного импульса. По заднему фронту каждого импульса формируетс  счетный импульс дл  счетчика 2. После отсчета заданного временного интервала на выходе переполнени  счетчика 2 по вл етс  импульс, который попадает на выход 16 прерывани  таймера и через формирователь ,14 сигнала перезаписи восстанавливает цифровое значение временного интервала в счетчике 2, хран щеес  в регистре 1. При наличии импульса на входе 8 разрешени  чтени  необходимо запретить изменение состо ни  счетчика 2. Дл  этого формирователь 11 счетного им-. пульса при наличии сигнала на входе 8 разрешени  и импульса, поступившего через мультиплексор 10, ожидает окончани  импульса на входе 8, после чего формирует счетный импульс, измен ющий состо ние счетчика 2. При поступлении сигнала на входе 8 чтени  во врем  импульса на выходе формировател  11 счетного импульса элемент И-НЕ 12 блокирует сигнал на выходе 13 сигнала ответа до окончани  счетного импульса. Сигнал на выходе 13 свидетельствует о наличии достоверной информации на выходе счетчика. Таким образом, синхронизацией сигналом по входу 8 разрешени  чтени  и импульсом с выхода мультиплексора 10 формировател  11 счетного импульса и блокировкой сигнала на выходе 13 сигнала ответа до окончани  счетного импульса элементом 17 НЕ элементом И-НЕ 12 сигнала ответа достигаетс  считывание достоверной информации со счетчика 2. Технические преимущества устройства заключаютс  в обеспечении считывани  достоверной информации во вре  счета. Это позвол ет упростить рограмму работы с таймером, что кономит пам ть ЭВМ.
Фиг.1
Фиг. 2

Claims (2)

1. ТАЙМЕР, содержащий тактовый генератор, два-' регистра, формирователь сигнала перезаписи, счетчик, элемент И-НЕ^ причем группа информационных входов таймера соединена с группой информационных входов первого регистра и с группой информационных входов второго ре- гистра, управляющий вход первого регистра соединен с первым входом формирователя сигнала перезаписи и является входом разрешения записи данных таймера, группа выходов первого регистра соединена с группой информационных входов счетчика, управляющий вход которого соединен с выходом формирователя сигнала перезаписи, второй вход которого соединен с выходом переполнения счетчика, выход элемента И-НЕ является выходом сигнала ответа таймера, управляющий вход второго регистра является входом разрешения записи команд таймера, отличающийс я тем, что, с целью расширения его функциональных возможностей за счет обеспечения достоверности считывания информации во время счета, в таймер введены мультиплексор, формирователь счетного импульса и элемент НЕ, причем группа выходов счетчика является группой информационных выходов таймера, выход переполнения счетчика является выходом прерывания таймера, выход тактового генератора соединен с первым информационным входом мультиплексора, второй информационный вход которого является входом внешнего тактового сигнала таймера, группа выходов второго регистра является группой управляющих входов мультиплексора, выход которого соединен с первым входом формирователя счетного импульса, второй вход которого соединен с входом элемента НЕ и является входом разрешения чтения таймера, выход элемента НЕ соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом формирователя счетного импульса и со счетным входом счетчика.
2. Таймер по п.1, отличаю· щ и й с я тем, что формирователь счетного импульса содержит три элемента И-НЕ и одновибратор, причем первый вход формирователя счетного импульса соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с первым входом второго элемента И-НЕ и является вторым входом формирователя счетного импульса, второй вход второго элемента И-НЕ соединен с выходом третьего элемента И-НЕ, выход второго элемента И-НЕ соединен с пер- • 1142822 вым входом третьего элемента И-НЕ и с входом одновибратора, выход которого является выходом формирователя счетного импульса, выход первого элемента И-НЕ соединен с вторым входом третьего элемента И-НЕ.
SU833654838A 1983-10-20 1983-10-20 Таймер SU1142822A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833654838A SU1142822A1 (ru) 1983-10-20 1983-10-20 Таймер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833654838A SU1142822A1 (ru) 1983-10-20 1983-10-20 Таймер

Publications (1)

Publication Number Publication Date
SU1142822A1 true SU1142822A1 (ru) 1985-02-28

Family

ID=21086345

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833654838A SU1142822A1 (ru) 1983-10-20 1983-10-20 Таймер

Country Status (1)

Country Link
SU (1) SU1142822A1 (ru)

Similar Documents

Publication Publication Date Title
SU1541619A1 (ru) Устройство дл формировани адреса
SU1142822A1 (ru) Таймер
SU1656514A2 (ru) Таймер
SU1640697A1 (ru) Устройство дл контрол времени выполнени команд
SU1183979A1 (ru) Устройство для сбора информации о работе процессора
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1658165A1 (ru) Устройство дл сопр жени источника информации с процессором
SU1711168A1 (ru) Устройство дл контрол хода программ
SU1363210A1 (ru) Сигнатурный анализатор
JP3229066B2 (ja) 半導体集積回路
SU1176327A1 (ru) Микропрограммное устройство управлени
SU1196849A1 (ru) Устройство дл сортировки информации
SU1550525A1 (ru) Устройство дл сопр жени канала св зи с ЭВМ
RU94044779A (ru) Программное временное устройство
SU1347097A1 (ru) Запоминающее устройство с коррекцией программы
SU1363221A1 (ru) Устройство дл отладки программ
SU1325375A1 (ru) Устройство допускового контрол периода сигнала
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1550609A1 (ru) Программируемое устройство формировани сигнала
SU1599974A2 (ru) Устройство тактовой синхронизации
JPS5699550A (en) Information processing unit
SU1541587A2 (ru) Таймер
SU1188889A1 (ru) Устройство дл определени направлени вращени диска
SU1679611A1 (ru) Устройство тактовой синхронизации
SU1642472A1 (ru) Устройство дл контрол выполнени последовательности действий оператора