SU1137469A2 - Устройство дл определени старшего значащего разр да - Google Patents

Устройство дл определени старшего значащего разр да Download PDF

Info

Publication number
SU1137469A2
SU1137469A2 SU833610874A SU3610874A SU1137469A2 SU 1137469 A2 SU1137469 A2 SU 1137469A2 SU 833610874 A SU833610874 A SU 833610874A SU 3610874 A SU3610874 A SU 3610874A SU 1137469 A2 SU1137469 A2 SU 1137469A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
group
register
elements
inputs
Prior art date
Application number
SU833610874A
Other languages
English (en)
Inventor
Геннадий Петрович Апарин
Анастасия Евгеньевна Апарина
Николай Леонидович Сивухо
Original Assignee
Институт Технической Кибернетики Ан Бсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Технической Кибернетики Ан Бсср filed Critical Институт Технической Кибернетики Ан Бсср
Priority to SU833610874A priority Critical patent/SU1137469A2/ru
Application granted granted Critical
Publication of SU1137469A2 publication Critical patent/SU1137469A2/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

УСТРОЙСТЮ ДЛЯ ОПРЕДЕЛЕНИЯ СТАРШЕГО: ЗНАЧАВД;го РАЗРЯДА по авт. св. 1067501, отличающеес   тем, что, с целью расширени  функциональных возможностей за счет определени  нулевого состо ни  п-разр дного кодового слова или состо ни  с более чем одной единицей, в него введены элемент И, треть  группа элементов И и элемент ИЛИ, причем инверсный выход последнего разр да регистра и выход последнего элемента И второй группы соединены с соответствующими входами элемента И; выход которого  вл етс  первым дополнительным выходом устройства, а пр мые выходы первого и второго разр дов регистра соединены со входами первого элемента И третьей группы, причем первый вход i-го элемента И третьей группы (где i 2, п-1) соединен с пр мым выходом (+1 )-го разр да ре-гистра , а второй вход -го элемента И третьей группы соединен с выходом (i.-l )--го элемента НЕ группы, выi (Л ходы элементов И третьей группы соединены соответственно со входами элемента ИЛИ, выход которого  вл етс  вторым дополнительным выходом устройства .

Description

со
sj
3
со 1I Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  выделени  старшего 1 младшего) значащего разр да в анали зируемом двоичном числе без его унич Чожени  в процессе получени  результата . По основному авт. св. № 1067501 известно устройство дл  определени  старшего значащего разр да, содержащее регистр, первую и вторую группу элементов И и группу элементов НЕ, причем каждый выход устройства, начи на  со второго, соединен с выходом соответствующего элемента И первой группы, первый выход устройства соединен с пр мым выходом первого разр да регистра, первый вход каждого элемента И первой группы, кроме последнего , соединен с выходом одноименного элемента НЕ группы, первый и второй входы первого элемента И второй группы соединены соответствен но с инверсными выходами первого и второго разр дов регистра, первый вход последнего элемента И первой группы соединен с выходом последнего разр да регистра, первьш вход каждого 1--ГО элемента И второй группы, на чина  со второго, соединен с инверсным выходом (i + 1) -го разр да регистра , второй вход каждого i-ro элемента И второй группы соединен с выходом (i-l 1-го элемента И этой же груп пы, выходы элементов И второй группы соединены с входами элементов НЕ группы, выход каждого г-го элемента И второй группы соединен со вторым входом (i + 1)-го элемента И первой группы Cl. Недостатком известного устройства  вл ютс  ограниченные функциональные возможности, так как оно не позвол ет определ ть нулевого, состо ни  или состо ни  с более чем одной единицей в анализируемом двоичном коде. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет определени  нулевого состо ни  или состо ни  с более чем одной единицей в анализируемом п-разр дном двоичном коде. Поставленна  цель достигаетс  тем, что в устройство введены элементы И, треть  группа элементов И и элемент ИЛИ, причем инверсный выход последнего разр да регистра и выход последнего элемента И второй группы соединены с соответствующими 92 входами элемента И, выход которого  вл етс  первым дополнительным выходом устройства, а пр мые выходы первого и второго разр дов регистра соединены со входами первого элемента И третьей группы, первый вход i-ro элемента И третьей группы { где i 2, П-1, п-количество разр дов анализируемого кода) соединен с пр мым выходом (i + I )-го разр да регистра, а второй вход i-ro элемента И третьей группы соединен с выходом (I -1I -го элемента НЕ группы, при этом выходы элементов И третьей группы соединены соответственно со входами элемента ИЛИ, выход которого  вл етс  вторым дополнительным выходом устройства . На чертеже приведена функциональпа  схема устройства. Устройство содержит п-разр дный регистр IT -If, О - старший, а 1 младший разр ды ), группу элементов И 2-1-2(1-2, группу элементов НЕ 3-, группу элементов И 4.-Vf,rpyn- пу выходов , элемент И 6 группу элементов И 7.,-7,, эле- мент ИЛИ 8, дополнительные выходы 9 и 10. Устройство работает следующим образом , В регистр записываетс  анализируемый код. Схема работает таким образом, что старша  значаща  единица в разр де 1. обеспечивает . формирование единичного сигнала на ВЕЛходе элемента И 4 и соответст венно на выходе 5 (при i 1 - непосредственно на выходе 5), блокиру  при этом сигналами низких уровней с выходов И , 2,..., 2 2 соответствующие элементы И 4, 4,..,., 4f,-t последующих младших разр дов независимо от содержимого разр дов 1 , т+2 fi У содержащиес  в разр дах Ц , L ,..., lj, обеспечивают блокировку элементов И . . сигналами низких уровней с выходов одноименных элементов НЕ i . Поэтому сигнал, равный единице, будет только на выходе 5- , номер i ко-.торого соответствует номеру разр да регистра 1. , в котором записана старша  единица анализируемого числа. На всех; остальных выходах будут нулевые сигналы. В случае, если в регистр Цзаписан нулевой код, то на выходе всех элементов И ,-, будет дейст311
вовать высокий уровень. Высокий уровень на выходе элемента И 2,. откроет элемент И 6, который подает на дополнительный выход 9 сигнал, индицирующий нулевое состо ние регистра.
Пусть в/регистр Ц If записан код, содержащий более чем одну единицу. Дл  определенности будем считать, что единица содержитс  в разр дах 1 и 1 регистра. Так как старша  значаща  единица находитс  в разр де Ij. то на выходах всех элементов И , начина  со второго., будет действовать низкий уровень, а на выходах всех элементов НЕ . также начина  со второго, - высокий уровень . В результате единичные сигналы, действующие с выходов разр да 1„ регистра и с выхода элемента НЕ З. откроют элемент И 7 , а, следовательно , на выходе элемента ИЛИ 8 сформируетс  сигнал, индицирующий
69
наличие в анализируемом коде более одной единицы. При наличии только одной единицы, а также при нулевом состо нии регистра 1 -1 высокий
уровень не будет сформирован ни н  одном из выходов элементов И 7 n-i/ а, следовательно, и не по витс  на выходе 10 устройстве..
Таким образом, предложенное устройство по сравнению с устройствомпрототипом имеет более широкие функциональные возможности, так как по ЗБОл ет дополнительно определ ть нулевое -состо ние регистра и состо ние регистра с более чем одной единицей. Реализованные дополнительные функциональные возможности существенно повышают эффективность использовани 
предложенного технического решени  в цифровых системах автоматики и вычислительной техники.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ СТАРШЕГО: ЗНАЧАЩЕГО РАЗРЯДА по авт. св. № 1067501, отличающеес я тем, что, с целью расширения функциональных возможностей за счет определения нулевого состояния η-разрядного кодового слова или состояния с более чем одной единицей, в него введены элемент И, третья группа элементов И и элемент ИЛИ, причем инверсный выход последнего разряда регистра и выход последнего элемента И второй группы соединены с соответствующими входами элемента И; выход которого является первым дополнительным выходом устройства, а прямые выходы первого и второго разрядов регистра соединены со входами первого элемента И третьей группы, причем первый вход i-го элемента И третьей группы (где ί = 2, η -1) соединен с прямым выходом (ί+1 )-го разряда регистра, а второй вход \-го элемента И третьей группы соединен с выходом ({ -1 )-го элемента НЕ группы, вы- д ходы элементов И третьей группы соединены соответственно со входами элемента ИЛИ, выход которого является вторым дополнительным выходом устройства .
    1 1137469 2
SU833610874A 1983-06-24 1983-06-24 Устройство дл определени старшего значащего разр да SU1137469A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833610874A SU1137469A2 (ru) 1983-06-24 1983-06-24 Устройство дл определени старшего значащего разр да

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833610874A SU1137469A2 (ru) 1983-06-24 1983-06-24 Устройство дл определени старшего значащего разр да

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1067501A Addition SU201511A1 (ru) Способ изготовления печатных обмоток торцовых электрических машин

Publications (1)

Publication Number Publication Date
SU1137469A2 true SU1137469A2 (ru) 1985-01-30

Family

ID=21070402

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833610874A SU1137469A2 (ru) 1983-06-24 1983-06-24 Устройство дл определени старшего значащего разр да

Country Status (1)

Country Link
SU (1) SU1137469A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Авторское свидетельство СССР 1067501,кл. G 06 F 9/4.6,1980 (прототип) . *

Similar Documents

Publication Publication Date Title
US5073853A (en) Watchdog circuit for monitoring programs and detecting infinite loops using a changing multibit word for timer reset
KR890007284A (ko) 메시지 fifo 버퍼 제어기
JPS63276795A (ja) 可変長シフトレジスタ
KR850004684A (ko) 반도체 기억 장치
KR920004856A (ko) 이벤트 한정 검사 아키텍춰
KR850000793A (ko) 반도체(rom)
JPS57141779A (en) Character cutout system
JPH07177005A (ja) ビット・パターン検出回路およびビット・パターン検出方法
SU1137469A2 (ru) Устройство дл определени старшего значащего разр да
KR900002305A (ko) 반도체 기억장치
JPS58168347A (ja) 同期符号検出回路
KR840002780A (ko) 페이지수 리시버(Receiver)
SU675613A1 (ru) Устройство порогового декодировани двоичной информации
SU980163A1 (ru) Посто нное запоминающее устройство
SU1097997A1 (ru) Устройство дл сравнени чисел
SU911510A1 (ru) Устройство дл определени максимального числа
SU902073A1 (ru) Ассоциативное запоминающее устройство
SU550679A1 (ru) Запоминающее устройство с самоконтролем
SU1670684A1 (ru) Устройство дл сравнени двух @ -разр дных чисел
SU999110A1 (ru) Устройство дл считывани информации из ассоциативной пам ти
KR950012114B1 (ko) 최상위 1논리 저장번지 검출방법 및 그 회로
SU922866A1 (ru) Постоянное запоминающее устройство 1
SU486316A1 (ru) Устройство дл сортировки данных
SU1196953A1 (ru) Параллельный асинхронный регистр
SU898432A2 (ru) Устройство дл определени старшего значащего разр да