SU1131028A1 - Синхронный фильтр - Google Patents

Синхронный фильтр Download PDF

Info

Publication number
SU1131028A1
SU1131028A1 SU833584810A SU3584810A SU1131028A1 SU 1131028 A1 SU1131028 A1 SU 1131028A1 SU 833584810 A SU833584810 A SU 833584810A SU 3584810 A SU3584810 A SU 3584810A SU 1131028 A1 SU1131028 A1 SU 1131028A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
counter
input
switched
Prior art date
Application number
SU833584810A
Other languages
English (en)
Inventor
Юрий Васильевич Зыков
Владимир Кузьмич Косолапов
Ахмет Орцхоевич Цороев
Владимир Васильевич Чуркин
Original Assignee
Кировский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Кировский Политехнический Институт filed Critical Кировский Политехнический Институт
Priority to SU833584810A priority Critical patent/SU1131028A1/ru
Application granted granted Critical
Publication of SU1131028A1 publication Critical patent/SU1131028A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

1. СИНХРОННЫЙ ФИЛЬТР, содержащий п идентичных коммутируемых накопителей и генератор импульсов, соответствующие вькоды которого подключены к входам соответствующего коммутируемого накопител , о т л и чак )П1Ийс  тем, что, с целью повьшени  точности фильтрации, в него введены счетчик, два селектора, последовательно соединенные цифроаналоговый преобразователь, управл емый аттенюатор, вычитатель, второй вход которого  вл етс  входом синхронного фильтра, и усилитель-ограничитель, выход которого соединен с управл ющими входами коммутируемых накопителей , первые и вторые выходы которых подключены соответственно через первый селектор к управл ющему входу цифроаналогового преобразовател  и через второй селектор к управл ющему входу управл емого аттенюатора, дополнительный выход генератора импульсов соединен с стробирующими входами селекторов и входом счетчика, выход которого соединен с управл ющими входами селекторов, причем выход управл емого аттенюатора  вл етс  аналоговым выходом синхронного фильтра , а выходы селекторов - цифровым выходом синхронного фильтра. 2. Фильтр ПОП.1, отличающийс  тем, что коммутируемый накопитель содержит реверсивный счетI чик, комбинационный логический, блок (Л и дешифратор, причем первый и входы реверсивного счетчика  вл ютс  соответствуюищми входами коммутируемого накопител , выходы гп лладших разр дов реверсивного счетчика и старшего разр да  вл ютс  первым выходом коммутируемого накопител , выходы остальных ( младших разр дов реверсивного счетчика через комбинаци&э онный логический блок подключены к входам дешифратора, выход которого  вл етс  вторым выходом коммутируемого накопител , выход старшего разр да реверсивного счетчика соединен с управл 5 щим входом комбинационного логического блока.

Description

- Изобретение относитс  к радиотехнике и предназначено дл  фильтрации когерентных импульсных сигналов с преобразованием выходных сигналов в цифровой код в форме с плавающей зап той , например в приемоиндикаторах импульснофазовых радионавигационных систем (ИФРНС) ., Известен синхронный фильтр, содержащий блок емкостных накопителей коммутируемых периодически механическими или электронными ключами. Каждый емкостный накопитель подключаетс  с периодом Т к входному сигналу в течение -интервала йТ через ак тивное сопротивление, образу  с ним интегрирующую цепь, посто нна  времени которой значительно больше ЛТ . При зтом составл юща  входного сигна ла, асинхронна  относительно частоты i 1/Т, сможет вызвать лишь незначительные колебани  напр жени , на конденсаторах блоков емкостных накопителей. В то же врем  составл юща  входного сигнала, синхронна  частоте f , после соответствующего числа периодов Т полностью зар жает конденсатор, т.е. каждый конденсатор зар жаетс  до такого мгновенного значени  синхронной составл ющей входного сигнала, какое последн   принимает в моменты коммутации данного конденсатора lj , Посто нна  времени разр дной цепи Кц.С, где Rjjj - сопротивление утечки накопительного конденсатора, а С - его емкость, определ ет предельное число К д периодов Т накоплени  значений входного сигнала. Если огра ничить потери от вли ни  сопротивлени  утечки R величиной 1 дБ, то предельное значение КгЛ х определ етс  выражением . Отсюда вытекает недостаток извест ного синхронного фильтра - невозмож ность длительного накоплени  слабых сигналов из-за вли ни  сопротивлени  утечки Ry накопительных конденсаторо Кроме того, данный синхронный фильтр  вл  сь аналоговым, имеет ограниченный динамический диапазон и нестабильные характеристики. Всё это огра ничивает в известных синхронных ,фильтрах точность фильтрации. Наиболее близким по технической сущности к предложенному  вл етс  синхронный фильтр, содержащий И идентичных коммутируемых накопителей и генератор импульсов, соответствующие выходы которого подключены к входам соответствующего коммутируемого накопител , причем в качестве накопителей используютс  конденсаторы 2. Однако вли ние сопротивлени  утечки конденсаторов делает невозможным длительное врем  накоплени  слабых сигналов и поэтому ограничивает точность фильтрации. Цель изобретени  - повышение точности фильтрации. Цель достигаетс  тем, что в синхронньш фильтр, содержащий П идентичных коммутируемых накопителей и генератор импульсов, соответствующие выходы которого подключены к входам соответствующего коммутируемого накопител , введены счетчик, два селектора , последовательно соединенные цифроаналоговый преобразователь, управл емый аттенюатор, вычитатель, второй вход которого  вл етс  входом синхронного фштьтра, и усилитель-ограничитель , вькод которого соединен с управл ющими входами коммутируемьк накопителей, первые и вторые выходы которых подключены соответственно через первыйселектор к управл ющему входу цифроаналогового преобразовател  и через второй селектор к управл ющему входу управл емого ат- тенюатора, дополнительный выход генератора импульсов соединен с стробирующими входами селекторов и входом счетчика, выход которого соединен с управл ющими входами селекторов , причем выход управл емого аттенюатора  вл етс  аналоговым выходом синхронного фильтра, а выходы селекторов - цифровым выходом синхронного фильтра. -Кроме того, коммутируемый накопитель содержит реверсивньй счетчик, комбинационный логический блок и дешифратор , причем первый и второй входы реверсивного счетчика  вл ютс  соответствующими входами коммутируемого накопител , выходыт младших разр дов реверсивного счетчика и старшего разр да  вл ютс  первым выходом коммутируемого накопител , выходы остальных CJ, младшго: разр дов реверсивного счетчика чере комбинационный логический блок подключены к входам дешифратора, пыход которого  вл етс  вторым выходом коммутируем го накопител , выход старшего разр да реверсивного счетчика соединен управл ю1цим входом комбинационного логического блока, . На фиг.1 приведена структурна  электрическа  схема предложенного синхронного фильтра; на фиг.2 структурна  электрическа  схема ком мутируемого накопител ; на фиг.З диаграммы , по сн ющие работу синхронного фильтра; на фиг.4 - време на  диаграмма переходного процесса в синхроном фильтре. Синхронный фильтр содержит коммутируемые накопители 1 и 2, генератор 3 импульсов, счетчик Д, первый и второй селекторы 5 и 6, цифроаналоговый преобразователь (ЦАП) 7, управл емый аттенюатор 8, вычитатель 9, усилитель-ограничитель 10 коммутируемый накопитель содержит реверсивный счетчик 11, комбинацион ный логический блок 12, дешифратор 13. Синхронный фильтр работает следу ющим образом. Управл емьй аттенюатор 8 реализу етс  в виде пассивного цифроаналого в.ого делител  напр жени  на основе цифроуправл емого сопротивлени  ЦУС-SN, либо цифроуправл емой прово димости ЦУП-УЫ. Выходное напр жение такого цифроаналогового делител  напр жени  определ етс  выражением . liemv ON где DO - входное напр жение цифрЬаналогово о делител . W максимально возможное значение цифрового кода на его управл ющем входе (посто нна  величина), N - текущее значение цифровог кода, которое будет определено в дальнейшем как характеристика. Напр жение ( на выходе цифроана логового преобразовател  7 св зано со значением кода М на его управл ю щем входе соотношением U СМ, где С - схемный коэффициент передачи ЦАП 7. Значение ЛЛ определено ниже как мантисса. Здесь и в дальнейшем будем дл  определенности считать. что зап та  зафиксирована перед старшим значащим разр дом кода мантиссы ЛЛ и после младшего разр да кода характеристики М. Выходное напр жение ЦАП 7  вл етс  входным дл  управл емого аттенюатора 8 (т.е.У Up ) J поэтому lay Таким образом, напр жение на аналоговом выходе синхронного фильтра пропорционально произведению значений кодов на управл ющих входах ЦАП 7 и управл емого аттенюатора 8. Ниже рассмотрено, как образуютс  указанные коды и как св заны, между собой их значени  М и N . ЦАП 7 обеспечивает диапазон напр жений на своем выходе,- определ емый соотношением Поп (i-2)Ufe-vUo где Llgq - опорное напр жение ЦАП 7, . 1 - число его значащих управл емых разр дов. Старший (m+l)-и управл ющий разр д ЦАП 7  вл етс  знаковым. При положительном знаке опорного напр жени  выходное напр жение ЦАП 7 положительно , если на знаковый разр д подан код нул , и отрицательно, если на знаковом разр де - код единицы . На значащие управл ющие разр ды ЦАП 7 подаетс  инверсное значение Mm -разр дного входного преобразуемого кода. Выходное напр жение такого ЦАП 7 св зано со значением- входного кода М следутоо1ими соотношени ми Uo(M+2) при (2) при (3) Uon ЛЛ Как следует из выражени  (2), при положительном значении выходного напр жени  ЦАП 7 в его значение вноситс  погрешность величиной Uof, 2 пропорциональна  весу .младшего разр да входного кода М . Но эта погрешность ЦАП 7 носит систематический характер и при необходимости легко учитываетс . Выражение (1) с учетом применени  указанной схемы 7 сводитс  к следующим двум соотношени м -(,м. np«U,,,,o (4) max ..,
из которых следует, что напр жение на аналоговом выходе синхронного фильтра пропорционально произведению кодов М и N на управл ющих входах соответственно ЦАП 7 и управл емого аттенюатора 8.
Синхронный фильтр вьщел ет значени  входного импульсного сигнала, синхронного рабочей частоте i 1/Т фильтра, причем количество пыдел емых значений равно числу П коммутируемых накопителей 1 и 2. В рассматриваемом варианте синхронного фильтра П 2. .
Принцип работы синхронного фильтра основан на компенсации выдел емых значений входного напр жени  U gx (t) напр жением Uft,n i: на вычитающем входе вычитател  9. С приходом каждого входного радиоимпульса в каждый из двух моментов выделени  значений входного напр жени  к управл ющим входам ЦАП 7 и управл емого аттенюатора 8 подключаютс  выходы соответствующих коммутируемых накопителей 1 или 2. Коды М и М на выходах подключенного в данный момент коммутируемого накопител  1 или 2 определ ютс  содержимым его реверсивного счетчика 11 и в соответствии с выражени ми -(4) или (5) задают компенсирующие значени  и дьщ (t) .В зависимости 6т знаков разностей напр жений U (i) и .Ujij Ji)B соответствующие моменты времени содержимое коммутируемых накопителей 1 и 2 измен етс  в каждом периоде в направлении уменьшени  модулей paзнocтёйllg t}-UJblдlt)кoтopыe в пределе стрем тс  к нулю,. В ре-
зультате выходное напр жение Uebix синхронного фильтра в каждом периоде Т представл етс  в рассматриваемом варианте синхронного фильтра в виде двз вьщеленных значений его входного напр жени ,и gx {Ь)
Очевидно, что наибольщеё по модул напр жение/Up i / на выходе управл емого аттенюатора 8 (аналоговом выходе синхронного фильтра) должно быть достаточным дл  компенсации максимально возможного по абсолютной величине входного напр жени /Овц/ синхронного фильтра. Типовое значение максимума модул  выходного напр жени  цифроаналоговых преобразователей равно практически опорному напр жению И преобразовател . Максимальное значение коэффициента передачи управл емого аттенюатора 8 опрдел етс  выражением 1-2(1-2 ), где И - число разр дов кода на его управл ющем входе и при h 5 близко
значению 0,5, Отсюда/У5ьиДах 0,5 Ugn , и условие OjSllonyUg,/ определ ет нобходимое значение опорного напр жени  ЦАП 7.
На фиг.З а приведена временна  даграмма когерентной последовательности входных радиоимпульсов, следующих с периодом Т . Количество выдел емых мгновенных значений радиоимпульса равно двум - по числу коммутируемых накопителей 1 и 2 синхронного фильтра. На фиг.З б и 3 в приведены временные диаграммы импульсов генератора 3, поступающих на вторые (счетные) входы реверсивного счетчика 11 коммутируемых накопителей 1 и 2 соответственно, на фиг.З г - временные диаграммы импулсов , поступающих с дополнительного выхода генератора 3 на счетный вход счетчика 4 и стробирующие входы селекторов 5 и 6. Оба указанных стро:бирующих импульса имеют одинаковое назначение - задают отрезок времени в течение которого в каждом периоде Т к управл ющим входам ДАЛ 7 и управл емого аттенюатора 8 подключаютс  выходы коммутируемых накопителей 1 и 2, т.е. каждому коммутируемому накопителю соответствует свой стробирующий импульс. На фиг.З б,в и г через К и обозначено число радиоимпульсов , поступивших на вход синхронного фильтра с начала его работы (без учета текущего радиоимпульса ). На фиг.З д показано формирование на аналоговом выходе синхронного фильтра вьщел емых мгновенных значений входного радиоимпульса.
На фиг.4 приведена временна  диаграмма переходного процесса в синхронном фильтре. По оси абсцисс отложены пор дковые номера периодов, прошедших с момента включени  синхронного фильтра. Так как значени  входного напр жени  синхронного фильтра в моменты i2 неизменны, то на фиг.4 ll(+if) н Ugjj() изображены дл  удобства в виде пр мых, параллельных оси абсцисс . Такое представление U(.t + +iT) и Ug() тем более приемлемо , что по оси абсцисс отсчитываетс  не собственно врем , а номера периодов . с этой же позиции следует ( сматривать и представление Ц и U..,,(t4+i,T) в виде непрерывных ступенчатых диаграмм, в то врем  как в действительности указанные на пр жени  по вл ютс  на выходе управ л емого аттенюатора 8 (аналоговом выходе синхронного фильтра) только в моменты подключени  соответствующего коммутируемого накопител  1 или 2 .к управл ющим входам ЦАП 7 и управл емого аттенюатора 8 (фиг.З д На фиг.4 прин то, что ) o,2iUon. аие,{Ц,тН,420 Содержимое реверсивных счетчиков 11 коммутируемых накопителей 1 и 2 рассматриваем в ввде чисел в форме с плавающей зап той, йричем младшие tn разр дов реверсивного счетчика 1 образзпот мантиссу ЛЛ числа, старший разр д - его знак, а остальные о разр дов - пор док,- Примем дл  опре деленности, что 1Т) 4, а О 2. Не- большое количество разр дов прин то дл  удобства построени  диаграммы .{фиг,4) и не нарушает общности рас )суждений. При помощи комбинационного логического блока 12 и дешифрато 13 С, - разр дный позиционный двоичн код 0-пор дка преобразуетс  в унитарны двоичный t/-разр дный кодлхарак теристики () на втором выходе коммутируемого накопител  1 или 2, Отметим, что при О 2, П 4, Конкретизируем выражени  (4) и и учитыва , приа 0. (7) Комбинационный логический блок 12передает на вход дешифратора 13 пр мое значение кода пор дка на своем информационном входе, если на его управл ющем входе присутству ет код нул , и инверсное значение кода пор дка, если на управл ющем входе - код единицы. Инверсное значение кода пор дка необходимо дл  получени  требуемого значени  характеристики на выходе дешифратора 13(втором выходе коммутируемого накопител ) при отрицательных значени х входного напр жени  синхронного фильтра. рас 88 Дешифратор 13 непосредственно преобразует позиционный двоичный код пор дка Q , поступающий на его вход, в унитарный двоичньй код ха рактеристики N на выходе, Количество разр дов счетчика 4 определ етс  требуемым числом различных состо ний на его выходе, кот.орое равно числу коммутируемых накопителей 1 или 2 синхр.онного фильтра. Очевидно , что при числе коммутируемых накопителей , равном двум, можно в качестве счетчика 4 использовать одноразр дный счетчик (счетный триггер ) , так как дл  управлени  работой селекторов 5 и 6 достаточно двух состо ний (Си 1) на управл ющем входе каждого из них. Причем, например , что при нулевом состо нии счетчика 4 селекторы 5 и6 коммутиру-. ют выходы коммутируемого накопител  1, а при единичном - коммутируемого накопител  2, Пусть в исходном состо нии реверсивные счетчики 11 коммутируемых 2 и счетчик 4 устанакопителей 1 и новлены в нули О 00 0000 ( +) Q М (8) этом на первом и втором выхообоих коммутируемых накопителей 2 установ тс  коды 2-й выход .1-й выход , 0 j Ч . (-) Как отмечалось ранее,дл  управлени  ЦАП 7 используетс  инверсное значенйеМ кода мантиссы, т,е, коды на выходах накопителей, используемые непосредственно дл  управлени  ЦАП 7 и управл емым аттенюатором 8, в исходном состо нии будух 2-й выход 1-й выход °иЩ-Ь N Условимс , что в дальнейшем, исключа  специально оговоренные случаи , под кодом на первом выходе коммутируемых накопител ей 1 и 2 будем понимать именно используемое дл  управлени  ЦАП 7 инверсное значение М кода мантиссы В момент t( на стробирующие входы електоров 5 и 6 поступает импульс (фиг,3 г) с дополнительного выхода
9
генератора 3 импульсов, и селекторы пропускают коды с первого и второго вьиодов коммутируемого накопител  1 на управл ющие входы НАЛ 7 и управл емого аттенюатора 8 соответственно . В интервале i;,-tg на вычитающем входе вычитател  9 устанавливаетс  напр жение, определ емое в соответствии с кодами (9) по выражению (6) так как при нуле в старшем разр де реверсивного счетчика 11 напр жение на выходе ЦАП 7 положительно. Напомним , что указанный разр д  вл етс  старшим (знаковым) разр дом первого выхода коммутируемого накопител  1.
Следовательно, к моменту i-n на аналоговом выходе синхронного фильтра действует напр жение . L|i l)«Mvt4Mlon(0.2-1 uo ° При этом текущее значение N 2 Отсюда следует, что i(t)-Ug u(t2)0, и на выходе усилител ограничител  10 устанавливаетс  напр жение логической единицы, поступающее на первые входы (управл ющие входы сложение/вычитание) реверсивных счетчиков 11 коммутируемых накопителей 1 и 2. По заднему импульса на втором (счетном) вхо де реверсивного счетчика 11 коммутируемого накопител  1 в момент 12 (фиг.З б) к его содержимому (8) добавл етс  единица младшего разр да, |и оно (содержимое.реверсивного счет чика 11) примет вид ( +) Q м (10) а на выходах коммутируемого накопител  1 установ тс  коды 2-й выход .1-й выход 0001ОЦДг . N(+)М (11) В момент tn состо ние счетчика 4 измен етс  на противоположное (единичное ) , в момент Та повторного по влени  в данном периоде Т импульса на стробирующих входах селек торов 5 и 6 последние пропускают на управл ющие входы ЦАП 7 и управл емого аттенюатора 8 коды соответстве но с первого и второго выходов другого коммутируемого накопител  2.
31П2810
Так как исходное состо ние обоих коммутируемых накопителей 1 и 2 одинаково , то к моменту t напр жение на аналоговом выходе синхронного 5 фильтра (вычитающем входе вычитател  9) будет также равно 1 . . Отсю2ftO M
да ир(Ц )(t), на выходе усилител -ограничител  10 устанав.пиваетс 
to напр жение логического нул , и в момент t по заднему фронту второго импульса (фиг.З г) на счетном входе реверсивного счетчика 11 коммутиру емого накопител  2 из его исходного
5 состо ни  (8) вычтетс  единица младшего разр да. Содержимое реверсивного счетчика 11 коммутируемого накопител  2 примет вид ( -) Q М (12) а на выходе коммутируемого накопител  2 устанавливаютс  коды 2-й выход 1-й выход N (-)М (13) Запомним, что при коде единицы в знаковом разр де реверсивного счетчика 1 1 на вход дешифратора 13 поступает не пр мое значение 11 кода пор дка, а инверсное - 00, что обеспечивает на втором выходе коммутируемого накопител  2 код характеристики 0001 . В момент i:t одновременно с отмеченным Bbmie изменением содержимого реверсивного счетчика 11 коммутируемого накопител  2 счетчик 4 возвращаетс  в исходное (нулевое) состо ние и в момент (во втором периоде) на управл ющие входы ЦАП 7 и управл емого аттенюатора 8 через селекторы 5 и 6 поступают коды (11) с выхода коммутируемого накопител  1. По выраЗкению (6) определ ем, что при этом к моменту на аналоговом выходе синхронного фильтра устанавливаетс  напр жение U ,((-Т) 1 U Так как U(t2 + T)-U,,,,(t2 -Т)0, в MOMeHTTj+T к содержимому (10) реверсивного счетчика 11 коммутируемого накопител  1 добавл етс  еще одна единица младшего разр да теристик с выходов коммутируемых на копителей 1 и 2 соответственно. Поэ тому выходы селекторов 5 и 6 совместно образуют цифровой выход синхронного фильтра. Дл  удобства сравнени  значени  кодов (16) на цифровом выходе синхронного фильтра в режиме слежени  представим в дес тичной системе счислени  MN |.4 3 1|иМН Аналогично дл  кодов (17) получим „H, (-f). д() ., В отличие от напр жений на анало говом выходе синхронного фильтра со ответствующие им значени  на цифровом выходе отличаютс  не точно вдво Это св зано с упом нутой ранее сист матической погрепшостью ЦАП 7 при положительном выходном напр жении (2), дл  устранени  которой к положительным мантиссам надо добавить единицу младшего разр да. Тогда получаем в случае положительных мантисс WN {|-4 11 иМН в результате чего соответствующие положительные и отрицательные значени  на цифровом выходе синхронного фильтра также будут;отличатьс  по абсолютной величине в точнос ти вдвое.. Приведенные рассуждени  показыв ют, а временна  диаграмма (фиг.4) нагл дно .иллюстрирует, что динамический диапазон вьщел емых напр же НИИ синхронного фильтра определ ет с  числом П разр дов характеристики , N , а максимальна  относитель на  погрешность определ етс  количеством tn значащих разр дов мантиссы М и одинакова во всем диа пазоне. Если прин ть количество двоичных значащих разр дов мантиссы М flO, то единица младшего разр да 2, отнесенна  ко всей шкале тО /, о-101„ о мантиссы, составл ет 2°/1-2 2 (менее 0,1%). Диапазон значений входных напр жений, вьщел емых с такой точностью, при таком же количестве разр дов характеристики (п 10) составл ет 202 2(t54 дБ. Использование в цифровых коммутируемых накопител х представлени  их содержимого в форме с плавающей зап той обеспечивает высокую скорость установлени  содержимого коммутируемых накопителей, а следовательно, и выходного напр жени  на аналоговом выходе синхронного фильтра. Вьше рассмотрена работа синхронного фильтра в предположении, что на его входе присутствует только полезный сигнал. Флюктуационные помехи , а также гармонические колебани , асинхронные частоте следовани  импульсов полезного входного сигнала , вызьшают колебани  значений, выделенных в. аналоговом и в. цифровом выходах синхронного фильтра, относительно соответствующих значений входного сигнала. Эти колебани  тем меньше , чем больше количество разр дов мантибсы и характеристики коммутируемых накопителей. При этом, есте- ственно, возрастает врем  накоплени  вьщел емых значений входного сигнала, которое в предлагаемом синхронном фильтре, в отличие от известного, в принципе не ограничено. Таким образом, введение в известный синхронный фильтр последовательно соединенных цифроаналогового преобразовател , управл емого аттенюатора, вычитател  и усилител -ограничител , а также использование вместо коммутирующих накопительных конденсаторов цифровых накопителей, коммутируемые выходы разр дов мантисс и характеристики которых соответственно через первый и второй селекторы подключаютс  к управл ющим входам цифроаналогового преобразовател  и дифроуправл емого аттенюатора, увеличивает точность вьщелени  входного сигнала в широком диапазоне его измерений, обеспечива  тем самым повышение точности фильтрации.
cpaz. /
Г2
Фиг. 2
/J
t,KT t,jT
фг fyM OsjU}
Vui.J
UKT IJgJk xT) VSb,,() Vs,,,(UjT)
.
VjU-iT)
VtJt.nfl
Риг.4

Claims (2)

1. СИНХРОННЫЙ ФИЛЬТР, содержащий η идентичных коммутируемых накопителей и генератор импульсов, соответствующие выходы которого подключены к входам соответствующего коммутируемого накопителя, отличающийся тем, что, с целью повышения точности фильтрации, в него введены счетчик, два селектора, последовательно соединенные цифроаналоговый преобразователь, управляемый аттенюатор, вычитатель, второй вход которого является входом синхронного фильтра, и усилитель-ограничитель, выход которого соединен с управляющими входами коммутируемых накопителей, первые и вторые выходы которых подключены соответственно через первый селектор к управляющему входу цифроаналогового преобразователя и через второй селектор к управляющему входу управляемого аттенюатора, дополнительный выход генератора импульсов соединен с стробирующими входами селекторов и входом счетчика, выход которого соединен с управляющими входами селекторов, причем выход управляемого аттенюатора является аналоговым выходом синхронного фильтра, а выходы селекторов - цифровым выходом синхронного фильтра.
2, Фильтр по п.1, отличающийся тем, что коммутируемый накопитель содержит реверсивный счет- е чик, комбинационный логический, блок и дешифратор, причем первый и второй входы реверсивного счетчика являются соответствующими входами комму тируемого накопителя, выходы гп младших разрядов реверсивного счетчика и с старшего разряда являются первым вы ходом коммутируемого накопителя, выходы остальных q младших разрядов реверсивного счетчика через комбинационный логический блок подключены к входам дешифратора, выход которого является вторым выходом коммутируемого накопителя, выход старшего разряда реверсивного счетчика соединен с управляющим входом комбинационного логического блока.
SU833584810A 1983-04-27 1983-04-27 Синхронный фильтр SU1131028A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833584810A SU1131028A1 (ru) 1983-04-27 1983-04-27 Синхронный фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833584810A SU1131028A1 (ru) 1983-04-27 1983-04-27 Синхронный фильтр

Publications (1)

Publication Number Publication Date
SU1131028A1 true SU1131028A1 (ru) 1984-12-23

Family

ID=21061053

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833584810A SU1131028A1 (ru) 1983-04-27 1983-04-27 Синхронный фильтр

Country Status (1)

Country Link
SU (1) SU1131028A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Лейхтер Л.Е. Расчет гребенчатых фильтров. М., Советское радио, 1972. с. 69. 2. Патент- US N 3795877, кл. 333-70, 1974 (прототип). *

Similar Documents

Publication Publication Date Title
EP0021650B1 (en) Analog-to-digital converter
US4233591A (en) Digital-to-analog converter of the pulse width modulation type
US5103462A (en) Arrangement for the conversion of an electrical input quantity into a dc signal proportional thereto
SU1131028A1 (ru) Синхронный фильтр
US3705978A (en) Time shared digital and analog process control
US4287595A (en) Adaptive delta-modulation network
US4400692A (en) Method for periodic digital to analog conversion
JPH0241933B2 (ru)
US4010422A (en) Transmitter for forming non-linear pulse code modulated samples of analog signals by timing the integral of signal samples
US4321548A (en) Frequency-voltage and voltage-frequency converters
US3358280A (en) Synchro data conversion method and apparatus
SU881764A1 (ru) Цифровой функциональный преобразователь
US3327228A (en) Converters
SU1374398A2 (ru) Цифровой синтезатор частоты
SU1021013A1 (ru) Формирователь сигналов с частотно-фазовой манипул цией
SU935996A1 (ru) Преобразователь перемещени в код
SU1617652A1 (ru) Цифровой частотный модул тор
SU819728A1 (ru) "Цифровой автокомпенсатор с пере-МЕННыМи шАгАМи уРАВНОВЕшиВАНи пОуРОВНю и ВРЕМЕНи
SU1037280A1 (ru) Аналого-цифровой интегратор
US5327107A (en) Electrical apparatus with digitally set transfer function
SU1598201A1 (ru) Устройство формировани амплитудно-фазово-модулированных сигналов
SU819976A1 (ru) Синтезатор частот
SU1647918A1 (ru) Устройство преобразовани частоты в код
SU781866A1 (ru) Преобразователь угла поворота вала в код
SU1314278A1 (ru) Преобразователь сдвига фазы в код