SU1071979A1 - Device for digital assembly diagnostics - Google Patents

Device for digital assembly diagnostics Download PDF

Info

Publication number
SU1071979A1
SU1071979A1 SU823513510A SU3513510A SU1071979A1 SU 1071979 A1 SU1071979 A1 SU 1071979A1 SU 823513510 A SU823513510 A SU 823513510A SU 3513510 A SU3513510 A SU 3513510A SU 1071979 A1 SU1071979 A1 SU 1071979A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
control unit
inputs
outputs
Prior art date
Application number
SU823513510A
Other languages
Russian (ru)
Inventor
Елизар Ильич Николаев
Ефим Зиньделевич Храпко
Original Assignee
Предприятие П/Я А-1586
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586 filed Critical Предприятие П/Я А-1586
Priority to SU823513510A priority Critical patent/SU1071979A1/en
Application granted granted Critical
Publication of SU1071979A1 publication Critical patent/SU1071979A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

1. УСТРОЙСТВО ДЛИ даАГНОСТИКИ ЦИФРОВЫХ УЗЛОВ, содержащее первыЯ блок.индикации, зонд, соединенный входом с клеммой дл  подключени  вывода диагностируемого ци(й ового узла, блок контрол , соединенный Первыми киходами и перилми входами соответственно с клеммами дл  подт ключени  входов и выходов диагности руемого ци45 ового узла, блок управтени  и блок сравнени , о т л и чающеес  тем, что, с целью повышени  достоверности результатов jдиагностики и быстродействи  устройства , в него введены элемент задержки , счетчик, деши 1ратор, мультиплексор , вторые блоки индикации, каждый из блоков индикации содержит переключатели , элементы индикации и первый элемент ИЛИ, причем пед)вый выход блока управлени  соединен с вторым входом блока контрол  и со счетным входом счетчика, соединенного выходами с входами дешифратора, установочным входом с вторым выходом блока управлени  и с третьим -ходом блока контрол , соединенного вторым выходом с входом блока управлени , вторый вход которого соединен с пер ,вым клходом блока сравнени , соединенного первым входом с выходом зонда, вторым выходом непосредственно с третьим входом блока управлени , а элемент задержки с четвертым входом блока управлени , соединенного третьими выходами сjg первыми входами мультиплексора, сое (Л диненного выходом с вторым входом блока сравнени , вторыми входами с выходами соответствующих первых элементов ИЛИ, выходы дешифратора соединены с входами одноименных переключателей каждого из блоков индикации, выходы переключателей соединены с входами соответствующих элементов индикации и с соответствующими входами первого элемента ИЛИ данного блока индикации. со 1 со1. DEVICE FOR LONG DIAGNOSIS OF DIGITAL KNOTS, containing the first indication unit, a probe connected by an input to a terminal for connecting the diagnosed Qi terminal (control unit, connected by First Quiche and Peril inputs, respectively, to terminals for connecting the diagnostics inputs and outputs of the new node, the control unit and the unit of comparison, which means that, in order to increase the reliability of the results of the diagnostics and speed of the device, a delay element, a counter, a 1, a multiplier The exor, the second display unit, each display unit contains switches, display elements and the first element OR, the ped output of the control unit is connected to the second input of the control unit and to the counting input of the counter connected by the outputs to the decoder inputs, the setting input to the second output control unit and with the third input of the control unit connected by the second output to the input of the control unit, the second input of which is connected to the pen terminal of the comparison unit connected by the first input to the output of the probe, m output directly to the third input of the control unit, and a delay element to the fourth input of the control unit connected by the third outputs cjg to the first inputs of the multiplexer, coy (Ldine output to the second input of the comparison unit, second inputs to the outputs of the corresponding first OR elements, the outputs of the decoder are connected to the inputs of the same name switches of each display unit, the outputs of the switches are connected to the inputs of the corresponding display elements and the corresponding inputs of the first element OR this display unit. from 1 with

Description

2. Устройство по п. 1, отличающеес  тем, что блокуправлени  содфжит элемент И, соединенный первым и вторым входами с одноименными входами блока, первый генератор одиночных импульсов, соединенный выходом с первым входом второго элемента ИЛИ, соединенного соответственно вторим входом и выходом с третьим входом и первым ааходом блока , четвертый вход которого соединен с первым входом третьего эле мента ИЛИ, соединенного вторым входом с исходом элемента И, третьим входом с выходом второго генератора одиночных импульсов, выходом с вторым выходом блока, соединенного третьими выходами с выходами дополнительного счетчика, первый и.второй входы которого соединены с выходами третьего и четвертого генераторов одиночных импульсов .соответственно.2. The device according to claim 1, characterized in that the control unit contains an element AND connected by the first and second inputs to the same inputs of the unit, the first generator of single pulses connected by the output to the first input of the second element OR, respectively connected by the second input and output to the third input and the first ahod of the unit, the fourth input of which is connected to the first input of the third element OR, connected by the second input to the source of the AND element, the third input to the output of the second generator of single pulses, the output to the second in swing unit connected to the third output with an additional counter outputs i.vtoroy first inputs connected to the outputs of the third and fourth single-pulse generators Accordingly.

Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  диагностики неисправностей цифровых узлов.The invention relates to measuring technique and can be used to diagnose malfunctions of digital nodes.

Известно устройство дл  обнаружени  неисправностей в логических схемах , содержащее счетчик, выход которого соединены с блоком регистрации, эталонным блоком и контролируе1 мм блоком, соедин елвдм своими выходами с соответствующими входами блока регистрации и блока сравнени , вторые входы которого подключены к выходам эталонного блока,- а выходы к блока индикации и регистрации ij.A device for detecting faults in logic circuits, comprising a counter, the output of which is connected to a registration unit, a reference unit and a controllable mm unit, connects its outputs to the corresponding inputs of the registration unit and the comparison unit, the second inputs of which are connected to the outputs of the reference unit, and outputs to display and registration unit ij.

Однако устройство имеет ограниченную областьприменени , так как не может быть использовано при диагностике неисправностей цифровых узлов.However, the device has a limited area of application, since it cannot be used in the diagnosis of malfunctions of digital nodes.

Наиболее близким техническим решением к изобретению  вл етс  устройство дл  контрол  интегральных микросхем , вход щих в состав диагностируемого цифрового узла, содержавшее зонд, соединенный входом с клеммой дл  подключени  вывода контролируемой микроcxeivM , блок контрол , соединенный першлми выходами и первыми входами с клеммами дл  подключени  входов и выходов диагностируемого цифрового узла , блок управлени  и блок сравнени  2.The closest technical solution to the invention is a device for monitoring integrated circuits included in a diagnosed digital node, containing a probe connected by an input to a terminal for connecting the output of a controlled microxivM, a control unit connected by a circular output and the first inputs to terminals for connecting inputs and outputs of the diagnosed digital node, control unit and comparison unit 2.

Недостатками известного устройства  вл ютс  недостаточна  достоверность результатов диагностики и низкое быстродействие. Недостаточна  достоверность результатов диагностики обусловлена тем, что при контроле микросхем, наход щихс  на пути от неправильно функционирующего нлхода цифрового узла до места неисправности используютс  эталонные микросхеьи , полна  гаранти  работоспособности которых отсутствует.The disadvantages of the known device are the lack of reliability of the results of diagnostics and low speed. The lack of accuracy of the results of diagnostics is due to the fact that when checking circuits that are on the way from a malfunctioning digital node to the point of malfunction, reference microcircuits are used, which are not guaranteed to work.

Низкое быстродействие определ етс  необходимостью замены эталонных микросхем при смене типов контролируемых микросхем, наход щихс  на пути поиска неисправности, а также существенными затратами времени на прием и запись информации по каждому выводу каждой микросхемы на всех словах текста в процессе записи диагностической информации.Poor performance is determined by the need to replace reference microcircuits when changing types of monitored microcircuits that are in the way of troubleshooting, as well as significant time spent on receiving and recording information on each output of each microcircuit on all the words of the text in the process of recording diagnostic information.

Цель изобретени  - повышение достоверности результатов диагностики и быстродействи  устройсггва.The purpose of the invention is to increase the reliability of the results of diagnostics and the performance of the device.

0..0 ..

Поставленна  цель достигаетс The goal is achieved

тем, что в устройство дл  диагностики цифровых узлов, содержание первый ешок индикации, зонд, соединенныи входом с клеммой дл  подключени  вывода диагностируемого цифрового узла, блок контрол , соединенный первыми выходами и первыми входами соответственно с клеммами дл  подключени  входов и выходов диагностируемогоthe fact that in the device for diagnostics of digital nodes, the contents of the first display, probe, connected to the terminal for connecting the output of the diagnosed digital node, the control unit connected to the first outputs and the first inputs respectively to the terminals for connecting the inputs and outputs of the diagnosed

0 цифрового узла, блок управлени  и блок сравнени , введены элемент задержки , счетчик, дешифратор, мультиплексор и вторые блоки индикации, каждый из блоков индикации содержит переключатели, элементы индикации и первый элемент ИЛИ, причем первый выход блока управлени  соединен с вторым входом блока контрол  и со счетным входом счетчика, соединен0 ного выходами с входами дешифратора, установочным входом с вторым выходом блока управлени  и с третьим входом блока контрол , соединенного вторым выходом с первым входом блока управ5 лени , второй вход которого соединен с пфвым выходом блока сравнени , соединенного первым входом с выходом зонда, вторым нлходом непосредственно с третьим входом блока управлени ,Digital node 0, control unit and comparison unit, a delay element, a counter, a decoder, a multiplexer and second display units are introduced, each of the display units contains switches, display elements and the first OR element, the first output of the control unit is connected to the second input of the control unit and with a counter input of the counter connected by outputs with inputs of the decoder, a setup input with a second output of the control unit and with a third input of the control unit connected with the second output with the first input of the control unit, second second input coupled to an output pfvym comparing unit connected to the first input to an output of the probe, the second nlhodom directly to the third input of the control unit,

0 Через элемент задержки с четвертым входом блока управлени , соединенного третьими выходами с пфвыми входа.1И мультиплексора, соединенного выходом с вторым входом блока срав5 нени , вторыми входами с выходами0 Through a delay element with the fourth input of the control unit, connected by the third outputs to the pfvy inputs 1. And the multiplexer connected by the output to the second input of the comparison unit, the second inputs to the outputs

соответствующих первых элементов ИЛИ, выходы дешифратора соединены с входами одноименных переключателей, каждого из блоков индикации, выходы переключателей соединены с входами соответствующих элемен ов индикации и с соответствующими входами первого элемента ИЛИ -данного блока индикации. Кроме того, блок управлени  содержит элемент И, соединенный перилм и вторым входами с одноименными входами блока, первый генератор оди ночных импульсов, соединенный выходом с первым входом второго элемента ИЛИ, соединенного соответственно вторым входом и выходом с третьим входом и первым выходом блока, четвертый вход которого соединен с пер вым входом третьего элемента ИЛИ, соединенного вторым входом с выходом элемента И, третьим входом с выходом второго генератора одиночных импульсов, выходом с вторым выходом блока, соединенного третьими выходами с выходами дополнительного счетчика-, и второй входы которого соединены с выходами третьего и четвертого генераторов одиночных импульсов соответственно. На фиг. 1 приведена бЛок-схема устройства; на фиг. 2 - функциональ на  схема блока управ,пени . Устройство дл  диагностики цифрового узла 1, выполненного на микросхемах 2, содержит блок 3 контрол , блок 4 управлени , зонд 5, счетчик 6, дешифратор 7, мультиплек сор 8, блок 9 сравнени , элемент задержки 10, и переключатели - , элементы - индикации, элементы ИЛИ 13, образую щие пфвый 14 1 и втсрые - 14 блоки индикахщи. Блок 4 управлени  содержит элемент 15 И, второй 16 и третий 17 элементы ИЛИ, дополнительный счетчик 18, первый 19, второй 20, третий 21 и четвертый 22 генераторы одиночных импульсов. Выход зонда 5 соединен с клеммой дл  подключени  вывода диагностируе мого цифрового узла 1, блок 3 контрол  соединен первыми выходами и пер вымивходами соответственно с клеммами дл  подключени  входов и выходов диагностируемого цифрового узла пфвый выход блока 4 управлени  сое динен с вторым входом блока 3 контр л  и со счетным входом счетчика б, соединенного выходами с входами дешифратора 7, установочным входЬм с вторым выходом блока 4 управлени  и с третьим входом блока 3 контрол  соединенного вторым выходом с входом блока 4 управлени , второй вход которого,соединен с первым ных дом блока 9 сравнени , соединенного первым входом с выходом зонда 5, вто рым выходом непосредственно с третьим входом блока 4 управлени , а через элемент 10 задержки - с четвертым входом блока 4 управлени , соединенного третьими выходами с первыми входами мультиплексора 8, соеди ненного выходом с вторым входом блока 9 сравнени , вторыми входами - с иаходами соответствующих первых элементов ИЛИ 13, выходы дешифратора 7 соединены с входами одноименных переключателей - каждого из блоков - 14-п индикации , выходы которых соединены, с входами соответствующих элеменгч тов 12г1 - индикации и с соответствующими входами Первого элемента 13 ИЛИ данного 5-того блока индикации 14 1 . В блоке 4 управлени  первый и второй входы элемента И 15 соединены с одноименными входами блока. Выход первого генератора 19 одиночных импульсов соединен с первым входом второго элемента ИЛИ 16, соединенного соответственно вторым входом и выходом с третьим входом и первым выходом блока 4, четвертый вход которого соединен с первым входом тре тьего элемента ИЛИ 17, соединенного вторым входом с выходом элемента И 15, третьим входом - с выходом второго генератора 20 одиночных импульсов, выходом - с вторым входом блока 4, соединенного третьими выходами с выходами дополнительного счетчика 18, первый и второй входы которого соединены с выходами третьего 21 и четвертого 22 генераторов одиночных импульсов соответственно . Устройство работает следуюьим образом. На первом этапе работы зонд 5 не подключаетс . При этом, на вход блока 9 с зонда 5 поступает нулевой сигнал, блок 9 всегда илдает сигнал сравнени  на элемент И 15 и осуществл етс  контроль цифрового узла 1 с помощью блока 3 контрол  и блока 4. управлени . Сигналом с ген атора 19 блока 4 устанавливают блок 3 контрол  в исходное состо ние, затем сигналом с генератора 20 блока 4 задают первый тест, поступающий на входы контролируемого узла 1. Блок контрол  3 сравнивает информацию с выходов узла 1 с эталонной информацией и в случае равенства вырабатывает сигнал Сравнение , который поступает в блок 4 на элемент И 15 дл  выработки комаадл на задание второго теста. Реакци  контролируемого цифрового узла 1 повторно сравниваетс  с эталонной и по сигналу Сравнение осуществл етс  переход к следующему тесту и т.д. до тех пор, пока выходна  информаци  не сравнитс  с эталонной. В этом случае блок 4 не вырабатывает сигнал Сравнение и происходит остановка программа контрол  на тесте, в котором впервые про вилась неисправность.the corresponding first elements OR, the outputs of the decoder are connected to the inputs of the same switches, each of the display units, the outputs of the switches are connected to the inputs of the corresponding display elements and the corresponding inputs of the first OR element of the given display unit. In addition, the control unit contains an element And connected by a peril and a second input to the same inputs of the block, a first generator of single pulses connected by an output to the first input of a second OR element connected by a second input and an output to a third input and a first output of the block, the fourth input which is connected to the first input of the third element OR, connected by the second input to the output of the element AND, the third input to the output of the second generator of single pulses, the output to the second output of the unit connected by These outputs with the outputs of the additional counter-, and the second inputs of which are connected to the outputs of the third and fourth generators of single pulses, respectively. FIG. 1 shows a block diagram of the device; in fig. 2 - functional on the control unit diagram, fine. A device for diagnosing a digital node 1 made on the chip 2 comprises a control unit 3, a control unit 4, a probe 5, a counter 6, a decoder 7, a multiplexer 8, a comparison block 9, a delay element 10, and switches -, indications, elements OR 13, forming pfvy 14 1 and vtsrye - 14 blocks indica. Control unit 4 contains element 15 AND, second 16 and third 17 elements OR, additional counter 18, first 19, second 20, third 21 and fourth 22 generators of single pulses. The output of probe 5 is connected to a terminal for connecting the output of the diagnosed digital node 1, the control unit 3 is connected to the first outputs and the first inputs, respectively, to the terminals for connecting the inputs and outputs of the diagnosed digital node to the second input of the control unit 3 and with the counting input of the counter b connected to the inputs of the decoder 7, the installation input to the second output of the control unit 4 and the third input of the control unit 3 connected to the second output of the control unit 4, The input of which is connected to the first house of the comparison unit 9, connected by the first input to the output of the probe 5, the second output directly to the third input of the control unit 4, and through the delay element 10 to the fourth input of the control unit 4 connected to the third outputs the inputs of a multiplexer 8 connected to the second input of the comparison unit 9, the second inputs to the inputs of the corresponding first elements OR 13, the outputs of the decoder 7 are connected to the inputs of the same name switches each of the blocks 14-n display , the outputs of which are connected to the inputs of the corresponding elements 12g1 - display and with the corresponding inputs of the First element 13 OR of this 5th display unit 14 1. In block 4 of the control, the first and second inputs of the element 15 are connected to the same inputs of the block. The output of the first generator 19 of single pulses is connected to the first input of the second element OR 16, connected respectively to the second input and output to the third input and the first output of block 4, the fourth input of which is connected to the first input of the third element OR 17 connected to the second input to the output of the AND element 15, the third input - with the output of the second generator 20 single pulses, the output - with the second input of the unit 4 connected by the third outputs with the outputs of the additional counter 18, the first and second inputs of which are connected to the outputs third 21 and fourth 22 single pulse generators, respectively. The device works as follows. At the first stage of operation, the probe 5 is not connected. At the same time, a zero signal arrives at the input of unit 9 from probe 5, unit 9 always clears the comparison signal to AND 15 and monitors digital node 1 using control unit 3 and control unit 4.. The signal from the ator 19 gene of block 4 sets the control unit 3 to the initial state, then the signal from the generator 20 of block 4 sets the first test to the inputs of the monitored unit 1. The control unit 3 compares the information from the outputs of the node 1 with the reference information and, in case of equality produces a Comparison signal, which goes to block 4 on the element AND 15 to generate a command for the task of the second test. The response of the monitored digital node 1 is re-compared with the reference one and by the signal. Comparison proceeds to the next test, etc. until the output information compares with the reference information. In this case, block 4 does not generate a Comparison signal and the control program stops on the test, in which the malfunction occurred for the first time.

По информации контрольного теста на котором произошел останов, определ ют описок подозреваемых в отказе микросхем 2. Этот список может включать несколько микросхем 2, так как обычно объем контролирующей программа цифрового узла 1 рассчитан только на обнаружение неисправносте но не на их диагностику.According to the information of the test test on which the shutdown occurred, the definitions of the suspects of failure of the microcircuits 2 are determined. This list may include several microcircuits 2, since usually the volume of the digital node 1 controlling the program is designed only for detecting a fault but not for their diagnosis.

Дл  точного определени  места Неисправности на втором этапе работ устройства с помощью однотактного зонда 5 последовательно снимают диаграммы переключений с каждого из выводов подозреваемых в отказе микросхем 2, запоминают их на переключател х 11- + - и индицируют с помощью элементов 12. Переключатели 11-1 - 11: гп каждого из блоков запоминают состо ни  одного из выводов микросхем 2 на всех tn словах теста. Число блоков 14-1 - 14-п определ етс .числом выводов микросхем, h, состо ни  которых Необходимо запомнить.To accurately determine the location of faults, at the second stage of the device operation, using a single-probe probe 5, successively remove switching diagrams from each of the pins of suspected failure of microcircuit 2, memorize them on the 11- + - switches and display using elements 12. Switches 11-1 - 11: rn of each block memorize the states of one of the pins of chip 2 on all tn words of the test. The number of blocks 14-1 to 14 p is determined by the number of pins of the microcircuits, h, the states of which must be memorized.

В результате анализа сигналов на выходах подозреваемьЧ микросхем При соответствующих входных воздействи х делают заключение об исправйости или неиспре. :ности данной микросхемы .As a result of analyzing the signals at the outputs of suspicious microcircuits With appropriate input effects, a conclusion is made on the correction or non-fault. : nosti this chip.

Запись диаграммы переключений на блоках 14-1 - 14-п индикаторов начинают с контактировани  зондом 5 к первому выводу подозреваемой в отказе микросхемы 2 и подачи информции с этого вывода на первый вход блока 9 сравнени . Блок 4 управлеHHHf задава  с помощью генератора 21 и счетчика 18 управл юиие сигналы на мультиплексор 8 подключает второй вход блока 9 сравнени  к выходу блока 14 1.В исходном состо нии переключатели 11-1 - н блоке 14г 1 наход тс  в нулевом состо нии , при котором соответствующие -элементы 12 .не гор т, а при приходе единичного сигнала опроса от дешифратора он на вход элемента ИЛИ 13 н ггроходит. Сигнал с блока 4 управл-ени  устанавливает блок 3 контрол  и счетчик б в исходное состо ние. Йигнал с генератора 22 сбрасывает счетчик 18 в исходное состо ние по сигналу запуска с блока 4 блок 3 задает первый тест на цифровой узел 1, при .этом счетчик б с помощью дешифратора 7 выбирает переключатели всех блоков 14-1 14W . Блок 3 контрол  вырабатыраетThe recording of switching diagrams on blocks 14-1 to 14-p of the indicators starts with contacting probe 5 to the first output of suspected failure of chip 2 and feeding information from this output to the first input of comparison unit 9. Unit 4 controls HHHf using the generator 21 and counter 18 control signals to multiplexer 8 connects the second input of comparison unit 9 to output of block 14 1. In the initial state, switches 11-1 - in block 14g 1 are in the zero state, where the corresponding elements are 12. not m, and when a single polling signal arrives from the decoder, it goes to the input of the element OR 13. The signal from the control unit 4 sets the control unit 3 and the counter b to the initial state. The signal from generator 22 resets the counter 18 to the initial state by the start signal from block 4, block 3 sets the first test to digital node 1, with this counter b using the decoder 7 selects the switches of all blocks 14-1 14W. Unit 3 control generates

О авнение About

сигналsignal

и задает егоand sets it

на пфвый вход элемента И 15, но разрешение на вывод следующего теста формируетс  в блоке 4 только в том случае, если на второй вход элемента И 15 блока 4 управлени  приходит сигнал Сравнение с блока 9 сравнени . Сигнал сравнени  на выходе блока 9 о азуетс  в том случае, если информаци  на контролируемом выводе микросхемы 2 совпадени  с информацией на выбранном в данный момент пфеключателе блока . Если логический уровень информации на выводе микросхемы 2 в первом тесте равен нулю, то на блоке 9 сравнени  он сравниваетс  с нулевым уровнем, задаваемым переключателем блока , который поступает на второй вход блока 9 сравнбши  через элемент ИЛИ 13 блока 14:: 1 и первый ВХОД мультиплексора 8. По команде блока 4 управлени  осуществл етс  переход к второму тесту, С блока 3 контрол  задаетс  второй тест, счетчик 6 устанавливаетс  в схледуюпэе состо ние, в результате чего дешифратор 7 выбирает переключатель 11 2 блока .. Нулевой уровень переключател  через элемент ИЛИ 13.и мультиплексор 8 поступает на один из входов блока 9 сравнени , на другой вход которого поступает через зонд 5 информаци  с вывода микросхег ы 2. Если логический уровень на выводе микросхемы 2 равен нулю, то блок 9 сравнени  вырабатывает сигнал, по кoтopo y блок 4 управлени  осуществл ем переход к третьему тесту. Если логический уровень на выводе микросхемы 2 равен единице, то возникает сигнал Несравнение, который, поступа  на элемент 16 ИЛИ в блок 4 управлени , приводит блок 3 в исходное состо ние , а пройд  элемент 10 задержки , через, элемент ИЛИ 17 ocyDiecTBл ет перезапуск блока 3. Дл  того, чтобы устройство перешло к реализации третьего теста, необходимо установить Переключатель блока 14г:1 в единичное положение, в результате чего при повтором приходе сигнала опроса от дешифратора 7 на переключатель , этот переключатель выдает через элемент ИЛИ 13 блока и глультиплексор 8, единичный сигнал на блок 9 сравнени , который разрешает переход к кодам следующего теста . . По Мере продвижени  по тестпрогграмме до последнего теста на переключател х 11 1 - записываетс , а на элементах 12 1 - 12«т блока индицируетс  диаграмма переключений на первом выводе микросхемы 2.at the input of the element 15, but permission to output the next test is formed in block 4 only if the second input of the element 15 of the control block 4 receives a Comparison signal from block 9 of the comparison. The comparison signal at the output of block 9 O is made if the information on the monitored output of the chip 2 coincides with the information on the currently selected switch block. If the logic level of information on the output of chip 2 in the first test is zero, then at comparison block 9 it is compared with zero level set by the switch of the block that enters the second input of block 9 compare through the OR 13 block of 14 :: 1 and the first IN of multiplexer 8. At the command of the control unit 4, the transition to the second test is performed; From the control unit 3, the second test is set, the counter 6 is set to the following state, as a result of which the decoder 7 selects the switch 11 2 units. Zero level switch l through the element OR 13. and multiplexer 8 is fed to one of the inputs of comparison unit 9, to the other input of which information through the probe 5 comes from the output of microcircuit 2. If the logic level at the output of microcircuit 2 is zero, then the comparison unit 9 generates a signal, on which y control unit 4 we will proceed to the third test. If the logic level at the pin 2 of the chip is equal to one, then a signal of Comparison arises, which, arriving at element 16 OR in control block 4, brings block 3 to the initial state and passed delay element 10 through the element OR 17 ocyDiecTB to restart the block 3. In order for the device to switch to the implementation of the third test, it is necessary to set the Switch of the 14g: 1 unit to the single position, as a result, when the polling signal from the decoder 7 returns to the switch, this switch outputs via the OR 13 block glultipleksor 8, a single signal to the comparison unit 9 which permits the transition to the next test codes. . According to the progress of the test program before the last test, the switches 11 1 - are recorded, and on the elements 12 1 - 12 "t block, the switching diagram is displayed on the first output of the chip 2.

После этого зонд 5 переставл ют на второй вывод михросхекн 2, со счетчика 18 блока 4 управлени  включением генератора 21 задают . еледую « щий код дл  управлени  мультиплексором В, который подключает один из входов блока 9 сравнени  блоку , в котором осу(цествл ето  запись диаграммы переключений второго вывода микросхема и т.д., в каждом блоке - на переключател х 11 1 - 11-гп оказываетс  записанной информаци  о состо ни х каждого ив выводов микросхемы 2, котора  индицируетс  элементами - .After that, the probe 5 is rearranged to the second output of microsheek 2, the generator 18 is turned on from the counter 18 of the generator 4 control unit. A simple code to control multiplexer B, which connects one of the inputs of comparison unit 9 to a block in which an axis (the main circuit is the recording of the switching diagram of the second output chip, etc., in each block - on the switches 11 1 - 11-gp There is a recorded information about the states of each of the outputs of the chip 2, which is indicated by the elements -.

Оператор занимающийс  поиском неисправности по индикаторам судит о логических состо ни х на выводах всех микросхем на всех словах теста и сравнени  их с эталон ными заданными, например, таблично, определ ет с использованием электрической схемы цифрового узла 1 путьThe operator engaged in troubleshooting by the indicators judges the logical states on the outputs of all the microcircuits on all the words of the test and compare them with the reference given, for example, in a table, determines using the electrical circuit of the digital node 1 way

fia3.6fia3.6

поиска неисправности и отказавшую микросхему.troubleshooting and failed microchip.

Таким о6р.9ом, введение счетчика 6, дешифратора 7, мультиплексора 8, элемента 10 задержки, переклю5 чателей - , элементов I2rm индикации, элементов ИЛИ 13, блоков - индикации позвол ет о.суаествл ть поиск неисправностей цифрового узла 1 без испопьзова10 ни  эталонных микросхем, что повысило достоверность диагностики и повысило быстродействие устройства из-за отсутстви  необходимости замены эталонных микросхем.Thus, the introduction of the counter 6, the decoder 7, the multiplexer 8, the delay element 10, the switches -, the display elements I2rm, the elements OR 13, the display blocks allows it to detect the faults of the digital node 1 without using reference circuits , which increased the reliability of diagnostics and increased the speed of the device due to the absence of the need to replace reference circuits.

5 В св зи с тем, что в среднем половина переключателей - уже п)ед началом работы уст йства находитс  в состо нии соответствующем реальным состо ни м выводов микро0 отсутствует необходимость записи этих состо ний в блоках - 14 П, что также повьицает алстродействие устройства.5 Due to the fact that on the average half of the switches — already n), by the start of operation of the device is in the state of the corresponding real conditions of the micro 0s, there is no need to record these states in the 14P blocks, which also shows the effect of the device.

на J,6on J, 6

ffffjjffffjj

отЗFROM

1515

16sixteen

1313

andand

отЮfrom you

Фиг.22

Claims (2)

1. устройство дли даАГНОСТИКИ ЦИФРОВЫХ УЗЛОВ, содержащее первый блок.индикации, зонд, соединенный входом с клеммой для подключения вывода диагностируемого цифрового узла, блок контроля, соединенный первыми выходами и первыми входами соответственно с клеммами для под·? ключения входов и выходов диагностируемого цифрового узла, блок управления и блок сравнения, о т л и чающееся тем, что, с целью повышения достоверности результатов (Диагностики и быстродействия устройства, в него введены элемент 'задержки, счетчик, дешифратор, мультиплексор, вторые блоки индикации, каждый из блоков индикации содержит переключатели, элементы индикации и пер вый элемент ИЛИ, причем первый выход блока управления соединен с вторым входом блока контроля и со счетным входом счетчика, соединенного выходами с входами дешифратора, установочным входом с вторым выходом блока управления и с третьим ’-ходом блока контроля, соединенного вторым выходом с первым входом блока управления, вторый вход которого соединен с перовым выходом блока сравнения, соединенного первым входом с выходом зонда, вторым выходом непосредственно с третьим входом блока управления, а через элемент задержки с четвертым входом блока управления, • соединенного третьими выходами с <g первыми входами мультиплексора, соединенного выходом с вторым входом блока сравнения, вторыми входами с выходами соответствующих первых элементов ИЛИ, выходы дешифратора соединены с входами одноименных переключателей каждого из блоков индикации, выходы переключателей соединены с входами соответствующих элементов индикации и с соответствующими входами первого элемента ИЛИ данного блока индикации.1. A DIGITAL NODE DIAGNOSTIC device, containing the first display unit, a probe connected to the input terminal for connecting the output of the diagnosed digital node, a control unit connected to the first outputs and first inputs, respectively, with terminals for switching inputs and outputs of the diagnosed digital node, a control unit and a comparison unit, which, in order to increase the reliability of the results (Diagnostics and device performance, the element 'delays, counter, decoder, multiplexer, second indication blocks , each of the indication blocks contains switches, indication elements, and a first OR element, wherein the first output of the control unit is connected to the second input of the control unit and to the counter input of the counter connected to the outputs of the decoder, installation input with the second output of the control unit and with the third 'input of the control unit connected to the first output of the control unit by the second output, the second input of which is connected to the first output of the comparison unit connected by the first input to the probe output, the second output directly to the third input of the control unit and through the delay element with the fourth input of the control unit connected • by the third outputs to <g the first inputs of the multiplexer, connected by the output to the second input of the comparison unit, the second inputs with outputs The appropriate elements of the first OR, the decoder outputs are connected to inputs of each of the switches of like display units, switches outputs are connected to inputs of the corresponding display elements and to corresponding inputs of the first OR display unit. SU.„ 1071979SU. „1071979 EZ_________EZ_________ Art./Art./ 2. Устройство по π. 1, отличающееся тем, что блок'управления содержит элемент И, соединенный первым и вторым входами с одноименными входами блока, первый генератор одиночных импульсов, соединенный выходом с первым входом второго элемента ИЛИ, соединенного соответственно вторым входом и выходом с третьим входом и первым выходом блока, четвертый вход которого сое динен с первым входом третьего элем мента ИЛИ, соединенного вторым входом с выходом элемента И, третьим входом с выходом второго генератора одиночных импульсов, выходом с вторым выходом блока, соединенного тре тьими выходами с выходами дополнительного счетчика, первый и.второй входы которого соединены с выходами третьего и четвертого генераторов одиночных импульсов .соответственно.2. The device according to π. 1, characterized in that the control unit comprises an AND element connected by the first and second inputs to the inputs of the same name, a first single pulse generator connected by an output to the first input of the second OR element, connected respectively by the second input and output with the third input and the first output of the block the fourth input of which is connected to the first input of the third OR element connected to the second input with the output of the And element, the third input to the output of the second single pulse generator, the output to the second output of the block, nnogo tre timi outputs with additional counter outputs i.vtoroy first inputs connected to the outputs of the third and fourth pulse generators single Accordingly.
SU823513510A 1982-11-19 1982-11-19 Device for digital assembly diagnostics SU1071979A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823513510A SU1071979A1 (en) 1982-11-19 1982-11-19 Device for digital assembly diagnostics

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823513510A SU1071979A1 (en) 1982-11-19 1982-11-19 Device for digital assembly diagnostics

Publications (1)

Publication Number Publication Date
SU1071979A1 true SU1071979A1 (en) 1984-02-07

Family

ID=21036364

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823513510A SU1071979A1 (en) 1982-11-19 1982-11-19 Device for digital assembly diagnostics

Country Status (1)

Country Link
SU (1) SU1071979A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 441532, кл. G 01 R 31/28, 1974. 2. Авторское свидетельство СССР 708269, кл. G 01 R 31/28, 1978 (прототип). *

Similar Documents

Publication Publication Date Title
US5809040A (en) Testable circuit configuration having a plurality of identical circuit blocks
SU1071979A1 (en) Device for digital assembly diagnostics
SU661552A1 (en) Device for test diagnosis of logic units
SU1141414A1 (en) Device for checking digital units
SU1432528A2 (en) Apparatus for monitoring the functioning of logical modules
SU911531A1 (en) System for testing and diagnosis of digital units
SU1589278A1 (en) Signature analyzer
SU1339503A1 (en) Device for diagnostics of automatic control systems
SU548862A1 (en) Device for diagnosing faults in logic circuits
SU970283A1 (en) Device for locating malfunctions in logic assemblies
SU669921A1 (en) Device for input-output channel diagnostics
SU1388871A1 (en) Device for checking and diagnostics of digital units
SU1348758A1 (en) Device for check and diagnosis of multichannel digital equipment
SU1161991A1 (en) Device for diagnostic checking of memory
SU1336037A1 (en) Electric wiring checking device
SU805321A1 (en) Device for detecting faults in switching units of digital integrating structures
SU1071978A1 (en) Device for logic unit diagnostics
SU892445A1 (en) Device for diagnosis of logic units
SU1111168A1 (en) Device for generating,detecting and displaying fault signals
SU1149265A1 (en) Device for generating tests for making diagnosis of digital units
SU817607A1 (en) Insulation resistance testing device
SU960826A1 (en) Digital unit checking device
SU1111171A1 (en) Device for checking units
SU955072A1 (en) Logic circuit functioning checking device
SU1656540A1 (en) Device for digital unit testing