SU1070536A1 - Swapping device - Google Patents

Swapping device Download PDF

Info

Publication number
SU1070536A1
SU1070536A1 SU823405315A SU3405315A SU1070536A1 SU 1070536 A1 SU1070536 A1 SU 1070536A1 SU 823405315 A SU823405315 A SU 823405315A SU 3405315 A SU3405315 A SU 3405315A SU 1070536 A1 SU1070536 A1 SU 1070536A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
inputs
outputs
Prior art date
Application number
SU823405315A
Other languages
Russian (ru)
Inventor
Евгений Александрович Бондаренко
Валентин Дионисиевич Вероцкий
Виктор Дмитриевич Лосев
Ирина Александровна Орлова
Соломон Бениаминович Погребинский
Людмила Васильевна Пуляткина
Андрей Владимирович Скурихин
Original Assignee
Ордена Ленина Институт Кибернетики Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Усср filed Critical Ордена Ленина Институт Кибернетики Ан Усср
Priority to SU823405315A priority Critical patent/SU1070536A1/en
Application granted granted Critical
Publication of SU1070536A1 publication Critical patent/SU1070536A1/en

Links

Landscapes

  • Multi Processors (AREA)

Abstract

УСТРОЙСТВО ДЯЯ ОБМЕНА ИНФОРМАЦИЕЙ , содержащее процессор, элемент ИЛИ-НЕ, выход которого соединен через формирователь синхроимпульсов с синхронизирующим входом процессора, задающий генератор, блок пам ти программ, блок пам ти данных, блок хранени  запросов, включакхаий первый и второй элементы И и первый триггер,причем вход-выход блока пам ти программ соединен через первую магистраль с первым входомвыходом процессора, второй вход-выход которого соединен через вторую магистраль с входом-выходом блока пам ти данных и входом-выходом устройства , в блоке хранени  запросов выход первого элемента И соединен с нулевым входом первого триггера, а первый вход второго элемента И соединен с выходом задающего генератора и первым входом элемента ИЛИ-НЕ, отличающеес  тем, что, с целью повьшени  быстродействи  устройства, в него введен блок приостанова , содержащий два элемента И, и элемент ИЛИ, а в блок хранени  запросов введен второй триггер, причем в блоке приостанова выход первого элемента ИЛИ соединен с вторь1М входом элемента ИЛИ-НЕ, а первый и второй входы - соответственно с выходами первого и второго элементов И, первые входы которых подключены соответственно к первому и второму контролирующим выходам прюиессора, а вторые входы - соответственно к единичным выходам первого и второго триггеров и шинам запроса первой и второй магистралей, единичные входы первого и второго триггеров соединены соответственно с первым и вторым выходами запросов процессора, первый вход первого элемента И соединен с выходом задающего генератора, а второй вход - с шиной готовности первой магистрали, второй вход и выход второго элемента И подключены соответственно к шине готовности вт рой магистрали и нулевому входу второго триггера, причем процессор содержит регистр адреса текущей инструкции , первый сумматор, дешифратор микроопераций, два регистра адреса перехода, два регистра кода операций обмена, семь элементов И, два триггера, два элемента ИЛИ, бу .ферный регистр инструкций, два узла шинных формирователей, два коммута- . тора, два переключааельных-.элемента , регистр хранени  текущей инструкции и пам ть микропрограмм, сл буферный регистр данных, арифметико-логический узел и узел регистров :о эь оперативной информации, причем первые информационные входы первого и второго сумматоров .соединены соответственно с выходом регистра адреса текущей инструкции и выходом узла регистров оперативной информации , выходы - соответственно с информационными входами первого и второго регистров адреса перехода, информационный вход-выход арифметикологического узла соединен через внутреннюю магистраль процессора с информационным входом-выходом узла регистров оперативной информации, с выходами регистра хранени  текуDEVICE FOR INFORMATION EXCHANGE, containing a processor, an element OR NOT, the output of which is connected through a shaper of clock pulses to a synchronizing input of the processor, which specifies a generator, a program memory block, a data memory block, a query storage block, and the first and second elements AND and the first trigger the input-output of the program memory block is connected via the first line to the first input of the processor output, the second input-output of which is connected via the second line to the input-output of the data memory block and input-output In the device storage unit, the output of the first element I is connected to the zero input of the first trigger, and the first input of the second element I is connected to the output of the master oscillator and the first input of the OR-NOT element, characterized in that, in order to speed up the device, A suspend block containing two AND elements and an OR element is entered, and a second trigger is entered in the query storage block, and in the Suspension block the output of the first OR element is connected to the second input of the OR element, and the first and second inputs correspond to In fact, with the outputs of the first and second elements I, the first inputs of which are connected respectively to the first and second controlling outputs of the controller, and the second inputs respectively to the single outputs of the first and second triggers and the request buses of the first and second highways are connected respectively with the first and second outputs of the processor requests, the first input of the first element I is connected to the output of the master oscillator, and the second input - to the readiness bus of the first line, the second input and the course of the second element I is connected respectively to the readiness bus of the second highway and the zero input of the second trigger, and the processor contains the current instruction address register, the first adder, the microoperation decoder, two transition address registers, two exchange operation code registers, seven AND elements, two triggers, two OR elements, bu .ferner register of instructions, two nodes of bus drivers, two commuta-. torus, two switching-elements, a storage register of the current instruction and a microprogram memory, a buffer data register, an arithmetic logic node and a register node: this is operational information, the first information inputs of the first and second adders are connected respectively to the output of the register the current instruction and the output of the operational information register node, the outputs — respectively, with the information inputs of the first and second transition address registers, the information input / output of arithmetic nodes a processor connected via an internal line to an information input-output unit registers the operational information, to the outputs of a storage register TEKU

Description

щей инструкции и буферного регистра данных, с вторыми информационными входами первого и второго сумматоров , первый вход первого элемента И соединен с выходом первого элемента, ИЛИ, а выход -.с единичным входом первого триггера, выход которого  вл етс  первым контролирующим выходом процессора, первый вход первого элемента ИЛИ соединен с первым выходом дешифратора микроопераций и первыми входами второго и третьего элементов И, выход которого  вл етс  первым выходом запросов процессора, второй вход первого элемента ИЛИ соединен с вторым выходом дешифратора микроопераций и управл ющим йходом регистра адреса текущей инструкции, информационный вход которого подключен к выходу первого регистра адреса перехода, управл ющим входом соединенного с выходом второго элемента И, управл ющим входом первого регистра кода , операции обмена и первым информационным входом первого переключательного элемента, управл ющий вход которого соединен с выходом первого регистра кода операции обмена и управл ющими входами первого узла шинных формирователей и первого коммутатора, первые информационные входы первого и второго коммутаторов соединены с информационным входом-выходом узла регистров оперативной информации, вторые информационные входы - соответственно с выходами первого и второго узлов шинных формирователей, информаиионные входы которых подключены соответственно к выходам буферного регистра инструкций и буферного регистра данных, информационные входы которых соединены соответственно с выходами первого и второго коммутаторов , а управл кадие входы - соответственно с выходами первого и второго переключательных элементов, информационные входы первого и второго регистров кода операции обмена соединены соответственно с первой и второй группой выходов дешифратора микрооперацийj второй выход которого соединен с первым входом четвертого элемента И,.третий и четвертый выходы - соответственно с первым и вторым входами второго элемента ИЛИ и первыми входами п того и шестого элементовИ, выход которого соединен с управл ющими входами второго регистра адреса перехода, регистра кода операции обмена и первым информационным входом второго переключательного элемента, управл ющим входом подключенного к управл ющим входам второго коммутатора и второго узла шинных формирователей, выход второго элемента ИЛИ соединен с первым входом седьмого элемента И, выходом подключенного к единичному входу второго триггера, выход котоIporo и выход п того элемента И  вл ютс  соответственно вторым контролирующим выходом и выходом запросов процессора, выходи второго регистра адреса перехода и второго регистра кода операции обмена, информационный вход-выход второго узла шинных формирователей и второй информационный вход второго переключательного элемента образуют второй вход-выход процессора, управл ющие входы узла регистров оперативной инЛормаиии, второго сумматора, арифметико-логического узла, группа управл ющих входор и группа выходов арифметикологического узла соединены соответственно с п тым-седьмым выходами, третьей группой выходов и первой группой входов дешифратора микроопераций , седьмой выход которого подключен к управл ю цему входу первого сумматора, а четверта  группа выходов и втора  группа входов - соответственно к первому адресному входу пам ти микропрограмм и выходу регистра хранени  текущей инструкции, управл ющий вход которого соединен с выходом четвертого элемента И, а информационный Вход - с вторым адресным входом пам ти микропрограмм и выходом буферного регистра инструкций , выходы первых регистра адреса перехода и регистра кода операции обмена , информаиионный вход-выход первого узла шинных формирователей и второй информационный вход первого : переключательного элемента образуют первый вход-выход процессора,вторые входы первого-седьмого элементов И, нулевые входы первого и второго триггеров, синхронизир1тощие входы пам ти программ и дешифратора микроопераций соединены с синхронизирующим входом процессора, выход пам ти микропрограмм соединен с третьей группой входов дешифратора микроопераций .instruction and a buffer data register, with the second information inputs of the first and second adders, the first input of the first element AND is connected to the output of the first element, OR, and the output is a single input of the first trigger whose output is the first controlling output of the processor, the first input the first OR element is connected to the first output of the micro-operation decoder and the first inputs of the second and third AND elements, the output of which is the first output of processor requests, the second input of the first OR element is connected to the second the output of the micro-operation decoder and the control register input of the address of the current instruction, whose information input is connected to the output of the first register of the transition address, the control input connected to the output of the second And element, the control input of the first code register, the exchange operation and the first information input of the first switching element, whose control input is connected to the output of the first register of the exchange operation code and the control inputs of the first node of the bus drivers and the first switch, the first The information inputs of the first and second switches are connected to the information input / output of the operational information register node, the second information inputs are respectively to the outputs of the first and second bus driver nodes, the information inputs of which are connected respectively to the outputs of the buffer instruction register and the buffer data register, whose information inputs are connected respectively, with the outputs of the first and second switches, and control cadia inputs, respectively, with the outputs of the first and second switches informational inputs of the first and second registers of the exchange operation code are connected respectively to the first and second group of outputs of the micro-operation decoder; the second output of which is connected to the first input of the fourth element AND, the third and fourth outputs - respectively to the first and second inputs of the second element OR and the first the inputs of the fifth and sixth elements, the output of which is connected to the control inputs of the second register of the transition address, the register of the exchange operation code and the first information input of the second the switching element, the control input connected to the control inputs of the second switch and the second node of the bus drivers, the output of the second element OR is connected to the first input of the seventh element AND, the output connected to the single input of the second trigger, the output of which is Poro and the output of the fifth element AND are respectively the second controlling output and the output of processor requests, the output of the second register of the transition address and the second register of the exchange operation code, the information input-output of the second bus node is formed The second information input of the second switching element and the second input element of the processor, the control inputs of the operational information register, the second adder, the arithmetic logic node, the control input group and the output group of the arithmetic node, are connected to the fifth-seventh outputs, the third a group of outputs and the first group of inputs of the micro-operation decoder, the seventh output of which is connected to the control input of the first adder, and the fourth group of outputs and the second group of inputs - respectively to the first address input of the microprogram memory and the output of the storage register of the current instruction, the control input of which is connected to the output of the fourth AND element, and the information input to the second address input of the microprogram memory and output of the buffer register of instructions, outputs of the first register of the transition address register and the exchange operation code register, the information input / output of the first node of the bus drivers and the second information input of the first: switching element form the first input-output of the processor, the second The inputs of the first to seventh And elements, the zero inputs of the first and second triggers, the synchronization inputs of the program memory and the micro-operation decoder are connected to the processor's synchronizing input, the output of the microprogram memory is connected to the third group of micro-operations decoder inputs.

Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных системах с асинхронным обменомThe invention relates to computing and can be used in computer systems with asynchronous exchange.

информации между комплексами системы.information between system complexes.

Известны устройства дл  обмена информаиии , содержатие шифратор, блок синхронизагии обмена, регистр информации , элемент ИЛИ и группу каналов обмена, каждый из которых состоит из блока подготовйи канала, блока обработки запросов, счетчика текущего адреса и блока управлени  СП,Devices for information exchange are known, containing an encoder, an exchange synchronization unit, an information register, an OR element, and a group of exchange channels, each of which consists of a channel preparation unit, a request processing unit, a current address counter, and an SP control unit,

Недостатками данных устройств  вл ютс  большие аппаратурные затраты и низка  производительность.The disadvantages of these devices are high hardware costs and low performance.

Наиболее близким по технической сущности к предлагаемому  вл етс  устройство обмена информацией, содержащее процессор, вход-выход которого соединен через магистраль с входом-выходом устройства и входом-выходом блока пам ти,формирователь синхроимпульсов, первым входом соединенный с выходом коммутатора, а первьтм выходом - с входом процессора , задающий генератор, подключенный первым выходом к первому входу коммутатора, и блок управлени , состо щий из триггера, двух элементов И и элемента ИЛИ, причем первый вход первого элемента И соединен с выходом процессора, второй вход и выход - соответственно с вторыми выходом и входом формировател  синхроимпульсов и первым входом триггера , выходом подключенного к второму входу коммутатора, а вторым входом - к выходу второго элемента И, первый вход которого соединен с вторым выходом задающего генератора, а второй вход - с выходом элемента ИЛИ первый и второй входы которого соединены соответственно с выходом блока пам ти и входом готовности устройства Г21 .The closest in technical essence to the present invention is an information exchange device comprising a processor, the input-output of which is connected via a trunk to the input-output of the device and the input-output of the memory unit, the driver of clock pulses, the first input connected to the output of the switch, and the first output with a processor input, a master oscillator connected by the first output to the first input of the switch, and a control unit consisting of a trigger, two AND elements and an OR element, with the first input of the first AND element dinene processor output, the second input and output, respectively, with the second output and input of the clock generator and the first trigger input, the output connected to the second input of the switch, and the second input to the output of the second element And, the first input of which is connected to the second output of the master oscillator, and the second input - with the output of the element OR; the first and second inputs of which are connected respectively with the output of the memory block and the readiness input of the device G21.

Цель изобретени  - повьпиение быстродействи  устройства.The purpose of the invention is to increase the speed of the device.

Поставленна  цель достигаетс  тем, что в устройство, содержащее элемент ИЛИ-НЕ, выход которого соединен через формирователь синхроимпульсов с синхрониэйруквдим входом процессора, задающий генератор,блок пам ти программ, блок пам ти данных, блок хранени  запросов, включающий первый и второй элементы И и первый триггер, причем вход-выход блока пам ти программ соединен через первую магистраль с первым входом-выходом процессора, второй вход-выход которого соединен через вторую магистраль с звходом-выходом блока, пам ти данных и входом-выходом устройства, в блоке хранени  запросов выход первого элемента И соединен; с нулевым входом первого триггера, а первый вход второго элемента И соединен с выходом задающего генератора .и первым входом элемента ИЛИ-НЕ, введен блок приостанова, содержащий дваThe goal is achieved in that a device containing an OR-NOT element, the output of which is connected through a clock generator to the synchronization of the processor inputs, specifies a generator, a program memory, a data storage unit, a query storage unit, including the first and second elements AND the first trigger, the input / output of the program memory block is connected via the first line to the first input-output of the processor, the second input-output of which is connected via the second line to the output-output of the block, the data memory and the input-to the output of the device, in the query storage unit, the output of the first element I is connected; with the zero input of the first trigger, and the first input of the second element AND is connected to the output of the master oscillator. and the first input of the element OR NOT, a pause block is inserted, containing two

элемента И и элемент ИЛИ, а в блок хранени  запросов введен второй триггер , причем в блоке приостанова выход первого элемента ИЛИ соединен с вторым входом элемента ИЛИ-НЕ, а первый и второй входы - соо1;ветстве но с выходами первого и второго элементов И, первые входы которых подключены соответственно к первому и второму контролирующим выходам процессора , а вторые входы - соответственно к единичным выходам первого и второго триггеров и теинам запроса . первой и второй магистралей, в .единичные входы первого и второго триггеров соединены соответственно с первым и вторым выходами запросов процессора, первый вход первого эле°мента И соединен с выходом задающего генератора, а второй вход - с готовности первой магист|)али, второй вход и выход второго элемента И подключены соответственно к IjFHe готовности второй магистрали и, нулевому входу второго триггера, причем процессор содержит регистр адреса текущей инструкции, первый сумматор, дешифратор микроопераций, два регистра адреса перехода, два регистра кода операцииобмена,семь. элементов И, два триггера,два элемента ИЛИ, буферный регистр инструкций , два узла шинных формировс1телей два коммутатора, два переключательных элемента, регистр хранени  текущей инструкции, пам ть микропрограмм , буферный регистр данных, арифметико-логический узел и узел регистров оперативной информации, причем первые информационные входы первого и второго сумматоров соединены соответственно с выходом регистра адреса текущей инструкции и выходом узла регистров оперативной информации , выходы - соответственно с информационнь5«1и входами первого и второго регистров адреса перехода, информационный вход-выход арифметико-логического узла соединен через внутреннюю магистраль процессора с информационным входом-выходом узла регистров оперативной информации, с выходами регистра хранени  текущей инструкции и буферного регистра ,.с вторыми информационными входами первого и второго сумматоров, первый вход первого элемента И соединен с выходом первого элемента ИЛИ а выход- с единичным входом первого триггера, выход которого  вл етс  первым контролирующим выходом процессора, первый вход первого элемента ИЛИ соединен с первьт выходом дешифратора микроопераций и первыми входами второго и третьего элементов И, выход которого  вл етс  первым выходом запросов процессора, второй вход первого элемента ИЛИ соединенAnd element and OR element, and the second trigger is entered in the query storage unit, and in the block suspending the output of the first element OR is connected to the second input of the OR-NOT element, and the first and second inputs are corresponding to the first and second elements AND, the first inputs of which are connected respectively to the first and second controlling outputs of the processor, and the second inputs - respectively to the single outputs of the first and second triggers and the query theories. the first and second highways, the single inputs of the first and second triggers are connected respectively to the first and second outputs of the processor requests, the first input of the first element I is connected to the output of the master oscillator, and the second input is from the first readiness of the first | and the output of the second element And connected respectively to IjFHe readiness of the second line and, zero input of the second trigger, and the processor contains the address register of the current instruction, the first adder, the decoder of microoperations, two registers of the transition address, two registers of the exchange operation code, seven. And elements, two triggers, two OR elements, an instruction buffer register, two bus generators, two switches, two switching elements, the current instruction storage register, a microprogram memory, a buffer data register, an arithmetic logic node, and an operative information register node, the information inputs of the first and second adders are connected respectively with the output of the current instruction address register and the output of the operational information register node, the outputs are respectively with information 5 "1 and I The first and second addresses of the transition address registers, the information input / output of the arithmetic logic node are connected via the processor's internal trunk to the information input / output of the operational information registers node, with the outputs of the storage register of the current instruction and the buffer register, with the second information inputs of the first and second adders , the first input of the first element AND is connected to the output of the first element OR and the output is connected to the single input of the first trigger, the output of which is the first controlling output% row, the first input of the first OR gate is connected to the output of the decoder pervt micro and first inputs of the second and third AND elements, whose output is the first output terminal of the queries, the second input of the first OR gate is connected

с вторым выходом дешифратора микроопераций и управл ющим входом регистра адреса текущей инструкции, информаиионный вход которого подключен к выходу первого регистра адрес перехода, управл ющий входом соединенного с выходом второго элемента И, управл ющим входом первого регистра кода операций обмена и первым информаиионным входом первого переключательного элемента, управл ющий вход которого соединен с выходом первого регистра кода операций обмена и управл ющими входами первого узла шинных формирователей и первого коммутатора, первые информационные входы первого и второго коммутаторов соединены с информационным входом-выходом узла регистров оперативной информации, вторые информационные входы - соответственно с выходами первого и второго узлов шинных формирователей, информационные входы которых подключены соответственно к выходам буЛерного регистра инструкций и буферного регистра данных, информационные входы которых соединены соответственно с выходами первого и второго коммутаторов , а управл ющие входысоответственно с выходами первого и второго переключательных элементов, информационные входы первого и второго регистров кода операгии обмена соединены соответственно с первой и второй группой выходов дешифратора микроопераций, второй вьтход которог соединен с первым входом четвертого элемента И, третий и четвертый выходы - соответственно с первым и , вторым входами второго элемента ИЛИ и первыми входами п того и шестого элементов И, выход которого соедине с управл ющими входами второго регитра адреса перехода, регистра кода операций обмена и первым информационным входом второго переключательного элемента, управл ющим входом подключенного к управл ющим входам второго коммутатора и второго узла шинных формирователей, выход второг элемента ИЛИ соединен с первым входом седьмого элемента И, выходом подключенного к единичному входу втрого триггера, выход которого и выход п того элемента И  вл ютс  соответственно вторым контролирующим выходом и выходом запросов процессора , выходы второго регистра адреса перехода и второго регистра кода операции обмена, информационный вход-выход второго узла шинных формирователей и второй информационный вход второго переключательного элемента образуют второй вход-выход процессора, управл ющие входы узла регистров оперативной информации, второго сумматора, арифметико-логиwith the second output of the micro-operation decoder and the control input of the current instruction address register, whose information input is connected to the output of the first register; the transition address that controls the input connected to the output of the second And element, the control input of the first register of the exchange operation code and the first information input of the first switching element whose control input is connected to the output of the first register of the code of exchange operations and the control inputs of the first node of the bus drivers and the first switch, the first information inputs of the first and second switches are connected to the information input / output of the operational information register node, the second information inputs are respectively with the outputs of the first and second bus driver nodes, the information inputs of which are connected respectively to the outputs of the buller register of instructions and the buffer register of data, whose information inputs connected to the outputs of the first and second switches respectively, and the control inputs respectively with the outputs of the first and second The switching elements, the information inputs of the first and second registers of the exchange operation code are connected respectively to the first and second group of outputs of the micro-operation decoder, the second input is connected to the first input of the fourth element AND, the third and fourth outputs - respectively to the first and second input of the second element OR and the first inputs of the fifth and sixth elements And, the output of which is connected to the control inputs of the second register of the transition address, the register of the code of operations of the exchange and the first information input of the second the switching element, the control input connected to the control inputs of the second switch and the second node of the bus driver, the output of the second element OR is connected to the first input of the seventh element AND, the output connected to the single input of the third trigger, whose output and output of the fifth element AND are respectively, the second controlling output and the output of processor requests, the outputs of the second register of the transition address and the second register of the exchange operation code, the information input-output of the second bus node form ovateley and second information input of the second switching element constitute the second input-output processor, the node control inputs operational information of registers, the second adder, Arithmetic logs

ческого узла, группа управл ющих входов и группа выходов арифметикологического узла соединены соответственно с п тым-седьмым выходами, третьей группой выходов и первой группой входов дешифратора микроопераций , седьмой выход которого подключен к управл ющэму входу первого сумматора, а четверта  группа выходов и втора  группа входов соответственно к первому адресному входу пам ти микропрограмм и выходу регистра хранени  текущей инструкции , управл ющий вход которого соединен с выходом четвертого злемеНта И, а информационный вход с вторым адресным входом пам ти микропрограмм и выходом буферного регистра инструкции, выходы первых регистра адреса перехода и регистра кода операции обмена, информационЕ№тй вход-выход первого узла шинных формирователей и второй информационный .вход первого переключательного элемента образуют первый вход-выход пропессора, вторые входы первогоседьмого элементов И, нулевые входы первого и второго триггеров, синхронизирующие входы пам ти программ и дешифратора микроопераций соединены с синхронизирующим входом процессора выход пам ти микропрограмм соединен с третьей группой входов дешифратора микроопераций.the arithmetic node, the group of control inputs and the group of outputs of the arithmetic unit are connected respectively to the fifth-seventh outputs, the third group of outputs and the first group of inputs of the micro-optocounter, the seventh output of which is connected to the control input of the first adder, and the fourth group of outputs and the second group of inputs correspondingly to the first address input of the microprogram memory and the output of the storage register of the current instruction, the control input of which is connected to the output of the fourth AND element, and the information input the second address input of the microprogram memory and the output of the buffer register of the instruction, the outputs of the first register of the transition address and the register of the exchange operation code, the information I / O input-output of the first node of the bus drivers and the second information input of the first switching element form the first input-output of the processor, the second inputs the first and seventh elements And, the zero inputs of the first and second triggers, the synchronizing inputs of the program memory and the micro-operation decoder are connected to the synchronizing input of the processor, the output n m ti firmware coupled to the third group of inputs of the decoder microoperations.

На фигЛ представлена структурна  блок-схема устройства) на фиг.2 функциональна  схема регистра хранени  запросов и блока приостановау на фиг.З - структурна  схема процессора; на фиг.4 - функциональна  схема блока обработки инструкций процессора; на фиг.5 - функциональна  схема блока обработки данных процессора , на фиг.б - функциональна  схема формировател  синхроимпульсов; на фиг.7 - временна  диаграмма работы устройстваJ на фиг.8 - блок-схема алгоритма выполнени  инструкции; на фиг.9 - временна  диаграмма работы устройства при выполнении инструкции .FIG. 2 is a structural block diagram of the device. FIG. 2 is a functional diagram of the register for storing queries and the blocking suspension. FIG. 3 is a block diagram of the processor; figure 4 is a functional diagram of the processing unit processor; FIG. 5 is a functional diagram of a processor data processing unit; FIG. 6b is a functional diagram of a clock generator; FIG. Fig. 7 is a timing diagram of the operation of the device; Fig. 8 is a block diagram of an instruction execution algorithm; figure 9 - the timing diagram of the device when executing the instructions.

Устройство содержит (фиг.1) процессор 1,. Предназначенный дл  обработки данных в соответствии с загруженной в пам ть программой (процессор 1  вл етс  ведущим в устройстве задающий генератор 2, обеспечивающий выработку импульсов высокой частоты , определ емой быстродействием элементной базы; Формирователь 3 синхроимпульсов, осуществл ющий формирование синхроимпульсов, необходимых дл  тактировани  работы процессора 1, элемент ИЛИ-НЕ 4, позвол ющий блокировать прохождение импульсов высокой частоты на вход формировател  3 синхроимпульсов, блок 5 хранени  запросов, необходимых дл  хранени  запросов в течение времени их вьтолнени ; блок 6 приостанова, осутцествл киций блокировку подачи импульсов высокой частоты в формирователь 3 на врем  заверитени  ведомым устройством операции обмена; блок 7 пам ти программ, предназначенный дл  хранени  программ, записанных на  зыке инструкций процессора 1; блок 8 пам ти данных, необходимых дл  при ема программ пользовател , хранени  промежуточных результатов обработки а также служебной инЛюрмаиии, требуемой дл  работы операционной системы .The device contains (figure 1) processor 1 ,. Designed for processing data in accordance with the loaded program (the processor 1 is the master in the device, the master oscillator 2, which provides the generation of high frequency pulses, determined by the speed of the element base; Shaper 3 clock pulses, generating the clock pulses 1, an OR-NOT 4 element that allows blocking the passage of high-frequency pulses to the input of a synchro shaper 3, request block 5 is necessary x for storing requests for the duration of their execution; block 6 suspending, blocking the supply of high-frequency pulses to the driver 3 for the time of verification of the exchange operation by the slave; block 7 of program memory for storing programs written in the instructions of the processor 1; block 8 of the data memory required for receiving user programs, storing intermediate results of processing, as well as the service information required for the operation of the operating system.

Перва  магистраль 9 обеспечивает св зь процессора 1 с блоком 7 пам ти программ, втора  магистраль 10 с блоком 8 пам ти данных. Кроме того ,, -по второй магистрали 10 осутцествл ётс  св зь процессора 1 с внешними устройствами (накопител ми на магнитных дисках, лентах, диспле ми электромеханическими устройствами ввода-вывода), комплект которых выбираетс  пользователем. Все внешние устройства подключены параллельно блоку 8.The first line 9 provides communication between the processor 1 and the program memory block 7, the second line 10 with the data memory block 8. In addition, through the second line 10, the connection of processor 1 with external devices (magnetic disk drives, tapes, displays with electromechanical input-output devices), the set of which is chosen by the user, is connected. All external devices are connected in parallel to the block 8.

Блоки и устройства, подключенные к магистрал м 9 и 10,  вл ютс  ведомыми . Кажда  из магистралей 9 и 10 включает в себ  адресные шины, обеспечивающие передачу адреса ведомому устройству, двунаправленные шины данных дл  передачи ведомому устройству записываемого слова и дл  передачи в Процессор 1 запрошенного слова , юину запросов дл  передачи запрюсов ведомому устройству, шину готовности дл  передачи процессору 1 сигнала готовности, шину операции дл  указани  ведомому устройству типа выполн емой операции (чтение или запись) и шину начального сброса дл  приведени  ведомого устройства в исходное состо ние. BJJOK 5 запросов содержит (фиг.2) триггеры 11 и 12 элементы И 13 и 14. Блок 6 приостанова состоит из элементов И 15 и 16 и элемента ИЛИ 17 (фиг.2).The units and devices connected to lines 9 and 10 are slave. Each of the trunks 9 and 10 includes address buses for transmitting the address to the slave device, bi-directional data buses for transmitting the recorded word to the slave device and sending the requested word to Processor 1, a request for sending the slaves to the slave device, and a readiness bus for transmitting to the processor 1 a ready signal, an operation bus for indicating to the slave device the type of operation to be performed (read or write) and an initial reset bus for resetting the slave device. BJJOK 5 queries contains (figure 2) triggers 11 and 12 elements And 13 and 14. Block 6 suspension consists of elements And 15 and 16 and the element OR 17 (figure 2).

Процессор 1 содержит два структурных блока (фиг.3): блок 18 обработки инструкций и блок 19 обработки данных, внутреннюю магистраль 20, причем регистр 21 адреса текущей инструкции, первый сумматор 22, дешифратор 23 микроопераций, первые регистр 24 адреса перехода и регистр 25 кода операции обмена, первый эЛемент И 26, первый триггер 27, втот рой элемент И 28, первый элемент ИЛИ 29, третий элемент И 30, буферный регистр 31 инструкций, первые узел 32 шинных формирователей, коммутатор 33, переключательный элемент 34, регистр 35 хранени  текущей инструкции , четвертый элемент И 36, пам ть 37 микропрограмм, состо ща  из накопител  38, адресного регистра 39 и регистра 40 микроопераций, шины 41 выхода пам ти 37 микропрограмм, образуют блок 18 обработки инструкций процессора (фиг.4). Арифметико-логи5 ческий узел 42, узел 43 регистров оперативной информации, вторые сумматор 44 и регистр 45 адреса перехода , шестой элемент И 46, вторые, регистр 47 кода операции обмена, узелThe processor 1 contains two structural blocks (FIG. 3): an instruction processing block 18 and a data processing block 19, an internal highway 20, the register 21 of the address of the current instruction, the first adder 22, a decoder 23 microoperations, the first register 24 of the transition address and the register 25 of the code exchange operations, the first element AND 26, the first trigger 27, the second element AND 28, the first element OR 29, the third element AND 30, the buffer instruction register 31, the first node 32 of the bus driver, the switch 33, the switching element 34, the current register 35 instructions, fourth The second element 36, the microprogram memory 37, consisting of the accumulator 38, the address register 39 and the micro-operation register 40, the microprogram memory output bus 41, form the processor instruction processing unit 18 (Fig. 4). The arithmetic logic unit 42, the operative information register node 43, the second adder 44 and the transition address register 45, the sixth element And 46, the second, the register 47 of the exchange operation code, the node

10 48 шинных формирователей, коммутатор 49 и переключательный элемент 50i буферный регистр 51 данных, второй элемент ИЛИ 52, п тый элемент Н 53, второй триггер 54 и седьмой элемент10 48 bus drivers, switch 49 and switching element 50i buffer data register 51, second element OR 52, fifth element H 53, second trigger 54 and seventh element

5 И 55 образуют блок 19 обработки данных процессора 1 (фиг.5).5 and 55 form the processing unit 19 of the processor 1 (FIG. 5).

Формирователь 3 синхроимпульсов содержит (фиг.6) сдвиговый регистр 56 и элементы И 57-59.The shaper 3 clock pulses contains (6) the shift register 56 and the elements And 57-59.

Q Регистр 21 обеспечивает хранение адреса текущей инструкции в течение времени ее выполнени . Дп  формировани  адреса очередной инструкции . используетс  сумматор 22, которойQ Register 21 provides storage of the address of the current instruction during its execution. Dp forming the address of the next instruction. adder 22 is used which

5 подключен первым инфо1 ацйонным входом (А) к выходу регистра 21, вторым информационным входом (В) - к внутренней магистрали 20, а управл ющим входом - к восьмому выходу дешифратора 23 шинеи и сигналов формировани 5 is connected by the first info1 input (A) to the output of register 21, the second information input (B) to the internal highway 20, and the control input to the eighth output of the bus decoder 23 and the shaping signals

адреса инструкции (ФАЙ), обеспечивающих выполнение сукматором 22 функций приращени  адреса установленного на входе А, на +1 либо на величину, переданную на вход В, при5 своени  адресу значени , равного одной из входных величин. Регистр 24 служит дл  хранени  инструкции в процессе обращени  к блоку 7 пам ти программ. Регистр 25 обеспе0 чивает хранение кода операции обмена (выборка,загрузка) и подключен информационным входом к выходу дешифратора 23 шиной сигнала ОП1, устанавливаквдего тип операции обмена с блокомinstruction addresses (FII), which provide the sukmator with 22 functions of incrementing the address set at input A by +1 or by the value passed to input B, while the address is equal to one of the input values. Register 24 is used to store instructions in the process of accessing block 7 of program memory. Register 25 provides storage of the exchange operation code (sample, load) and is connected by an information input to the output of the decoder 23 by the OP1 signal bus, set to the type of exchange operation with the unit

5 7. Элемент И 26 обеспечивает формирование сигнала приема кодов в регистры 24 и 25. Выход регистра 24 подключен к адресным шинам-первой магистрали 9 и информационному вхол ЯУ регистра 21.5 7. Element And 26 provides the formation of a signal receiving codes in registers 24 and 25. The output of register 24 is connected to the address buses — the first highway 9 and the information window of the NE of the register 21.

Первьвч выходом запросов процессора 1  вл етс  выход элемента И 30 (ЗПР1), обеспечивающего формирование сигнала запроса на обмен по магистрали 9, дл  инициировани  которого пре5 дусмотрен выход дешифратора 23 ОБМ1.The first output of the requests of the processor 1 is the output of the AND 30 element (RFR1), which provides the formation of the exchange request signal via the highway 9, for initiating of which the output of the decoder 23 VCM1 is provided.

Дл  хранени  инструкции в процессе ее выполнени  предназначен регистр 35, которой подключен ин0 формационным входом к выходу буферного регистра 31, а управл ющим входом - к выходу элемента И 36, соединенного первым входом с шиной КОНИ (конец инструкции) второго выходаTo store the instruction during its execution, a register 35 is used, which is connected by an information input to the output of the buffer register 31 and a control input to the output of the AND 36 element connected by the first input to the CONI bus (end of instruction) of the second output

5 дешифратора 23. Выходы регистра 355 decoder 23. Register outputs 35

подключены к входам второй группы дешифратора 23 дл  управлени  его работой.и к внутренней магистрали 20 дл  выдачи части разр дов инструкции на входы других блоков процессора 1, в частности на входы В сумматора 22.connected to the inputs of the second group of the decoder 23 to control its operation. And to the internal highway 20 to issue part of the bits instructions to the inputs of other units of processor 1, in particular to the inputs B of the adder 22.

Микропрограммы, реализующие набор инструкций процессора 1, хран тс  в пам ти 37, состо гдей из накопител  38,адресного регистра 39 и регистра 40 микрокоманды, подключенного выходами третьей группы к входам дешифратора 23, а информационными входами - к выходам накопител  39, соединенного адресными входами с выходами адресного регистра 39, входы которого подключены шинами начальных адресов дл  доступа к микрокоманде, с которой начинаетс  выполнение очередной инструкции, к выходам буферного регистра 31, а шинами сигналов изменени  адреса микрокоманды ,- к выходам четвертой группы дешифратора 23.Firmware implementing the instruction set of processor 1 is stored in memory 37, consisting of accumulator 38, address register 39 and microcommand register 40 connected by outputs of the third group to decoder inputs 23, and information inputs to outputs of accumulator 39 connected by address inputs with the outputs of the address register 39, the inputs of which are connected by buses of starting addresses for accessing the micro-command, from which the next instruction starts, to the outputs of the buffer register 31, and by buses of signals for changing the address of the mic command - to the outputs of the fourth group of the decoder 23.

Арифметико-логический узел 42 обеспечивает преобразование цифровой и буквенной информации и подключен к внутренней магистрали 20 входными и выходными шинами данных, а выходшлми шинами условий ветвлени  (УВ) - к входам первой группы дешифратора 23, треть  группа выходов и седьмой выход , которого соединен шинами сигнало арифметико-логических микроопераций (АЛ) и шинами микроопераций внутреннего обмена (ВО1) с группой управл  ющих входов и управл ющим входом арифметико-логического узла 42.Arithmetic logic unit 42 converts numeric and alphabetic information and is connected to the internal highway 20 by input and output data buses, and outgoing buses of branch condition (SW) to the inputs of the first decoder group 23, the third group of outputs and the seventh output, which is connected by signal buses arithmetic logic microoperations (AL) and microoperation buses of internal exchange (BO1) with a group of control inputs and a control input of the arithmetic logic node 42.

Узел 43 предусмотрен дл  хранени  в процессоре 1 оперативной информации , соединен входными и выходными шинами данных с внутренней магистралью 20, выходными шинами данных (ДАН) - с входом коммутатора 23, управл ющими входами - с п тым выходом дешифратора 23 шинами сигналов внутреннего обмена ВО2, а выходными шинами базо1вого адреса - с входом сумматора 44, который подключен входом В к внутренней магистрали 20, а управл ющим входом - к шестому вьвсо .ду дешифратора 23 посредством шин сигналов ТА, определ ющих тип адресации (абсолютна , относительна ). Сумматор 44 обеспечивает формирование исполнительного адреса при операци х обмена по второй магистрали 10. Дл  хранени  адреса при обмене по этой магистрали предусмотрен регистр 45, который подключен информационным входом k выходу сумматора 44, выхо . дом - к адресным шинам второй магистрали 10, а управл ющим входом - .к выходу элемента И 46, соединенного с управл ющим входом регистра 47, предназначенного дл  хранени  кода операций обмена и Подключенного информационным входом к второму выходу дешифратора 23 шиной сигнала ОП2 (код операции-обмена по второЯ магистрали 10 - прием или выдача), а выходом - к шине операции второй магистрали 10 и к управл ющим входам шинных формирователей узла 48, коммутатора 49 и переключающего элемента 50. Шинные формирова-тели узла 48 подключены к двунаправленным шинам данных второй магистрали 10.Node 43 is provided for storing operational information in processor 1, connected by input and output data buses to internal backbone 20, output data buses (DAN) to the input of switch 23, control inputs to the fifth output of the decoder 23 buses of internal exchange signals, and the output busses of the base address are connected to the input of the adder 44, which is connected to the input B to the internal highway 20, and the control input to the sixth end of the decoder 23 through the buses of the TA signals that determine the type of addressing (absolute, relative a). The adder 44 provides for the generation of the executive address during the exchange operations on the second highway 10. A register 45 is provided for storing the address during the exchange on this highway, which is connected by an information input k to the output of the adder 44, output. home to the address buses of the second highway 10, and the control input — to the output of the AND 46 element connected to the control input of the register 47 for storing the exchange operation code and the information input connected to the second output of the decoder 23 by the OP2 signal bus (operation code -exchange on the second highway 10 - reception or issue), and output to the bus operation of the second highway 10 and to the control inputs of the bus drivers of node 48, switch 49 and switching element 50. Bus formers of node 48 are connected to bi-directional buses am data of the second highway 10.

Буферный регистр 51 обеспечивает хранение данных в процессе обмена информацией по второй магистрали 10. Выходом запроса на обмен по второй магистрали 10  вл етс  выход элемента И 53. Дл  инициировани  запросов предусмотрен четвертый выход дешифратора (ОВМ2), соединенный с входами элементов И 53 и 46 и элемента ИЛИ 52.Buffer register 51 provides data storage during the exchange of information on the second highway 10. The output of the exchange request on the second highway 10 is the output of the element 53. To initiate the requests, a fourth output of the decoder (OBM2) is connected to the inputs of the elements 53 and 46 and element OR 52.

Вторым контролирующим выходом процессора 1 (КТ2)  вл етс  выход триггера 54, на единичный вход которого через элементы И 55 и ИЛИ 52 поступает сигнал с третьего выхода дешифратора 23 по шине сигнала микрооперации выдачи содержимого буферного регистра 51 на внутреннюю магистраль 20 ()The second controlling output of processor 1 (KT2) is the output of flip-flop 54, the unit input through which elements 55 and OR 52 receives the signal from the third output of the decoder 23 via the micro-operation bus of outputting the contents of the buffer register 51 to the internal highway 20 ()

Дл  тактировани  процессора 1 синхронизирующие входы дешифратора 23 подключены к выходам формировател  3 синхроимпульсов шинами синхроимпульсов СИ1,-СИ2, СИЗ, входь элементов И 28 и 55 шинами синхроимпульсов СИ1, нулевые входы триггеров 27 и 54, а также выходы элементов И 26, 36 и 46 - шинами синхроимпульсов СИ2, управл ющий вход регистра 40 и входы элементов И 30 и 53 - шинами синхроимпульсов СИЗ.For clocking the processor 1, the synchronization inputs of the decoder 23 are connected to the outputs of the imaging unit 3 sync pulses by sync pulses SI1, -Si2, PPE, input elements And 28 and 55 buses sync pulses SI1, zero triggers inputs 27 and 54, as well as the outputs of elements 26, 36 and 46 - buses of sync pulses SI2, control input of register 40 and inputs of elements I 30 and 53 - buses of sync pulses of PPE.

Формирователь 3 синхроимпульсов (фйг.6) состоит из сдвигового регистра 56 на три разр да и элементов И 57-59, выходы которых  вл ютс  выходми формировател  3 (СИ1, СИ2, СИЗ). Входы элементов И 57-59, соединенные между собой и с входом сдвига вправо С1 сдвигового регистра 56,  вл ютс  входом 60 формировател  3. Дл  циклического сдвига вход ДО,  вл ющийс  входом последовательного занесени  информации в сдвиговый регистр 56, подключен к выходу его третьего разр да . Вход первого разр да сдвигового регистра 56 Д1, а также вход сдвига влево С2 соединены с шиной логической единицы, входы остальных разр дов D2, D3, Di подключены к шине логического нул , а вход параллельного занесзни  служит дл  приведени  сдвигового регистра 56 в исходное состо ние, равное двоичному коду 100.Shaper 3 sync pulses (fg.6) consists of a shift register 56 for three bits and AND 57-59 elements, the outputs of which are the outputs of shaper 3 (CI1, CI2, PPE). The inputs of elements 57-59, interconnected and with the shift input of the right C1 of the shift register 56, are input 60 of the generator 3. For a cyclic shift, the input TO, which is the input of the sequential recording of information in the shift register 56, is connected to the output of its third digit Yes . The first bit input of the shift register 56 D1, as well as the left shift input C2 is connected to the bus of the logical unit, the inputs of the remaining bits D2, D3, Di are connected to the bus of the logical zero, and the parallel splinter input serves to reset the shift register 56 to its initial state equal to binary code 100.

Позици ми 67-70 (фиг.8 и 9) обозначены элементы блок-схемы алгоритма.Items 67-70 (Figures 8 and 9) denote the elements of the flowchart.

Устройство работает следующим образом . Задающий генератор 2 посто нно в рабатывает импульсы высокой частоты |СИО,псх;тупающие на импульсный вход элемента ИЛИ-НЕ 4 и на входы элементов Й 13 и 14. При выполнении процессором 1 микрокоманд, не требующих об- ращени  к ведомым устройствам, импульсы высокой частоты с выхода эле мента ИЛИ-НЕ 4 поступают на вход фо мировател  3, который обеспечивает деление частоты и выработку серий синхроимпульсов СИ1, СИ2, СИЗ (фиг. требуемых дл  Функционировани  процессора 1. Работа процессора 1 состоит в последовательной выборке инструкции из блока 7 и их выполнении в соответствии с микропрограм мами, кажда  из которых представл ет собой последовательность микрокоманд , реализующих соответствующую инструкцию. Требуема  микропрограмма вызываетс  из пам ти 37 заданием кода начального адреса, поступающег в адресный регистр 39 с выходов буферного регистра 31. Микрокоманда выполн етс  в течение одного такта, показанного на фиг.9. Выполнение микрокоманды состоит в том, что в момент выработки синхроимпульса СИ1 в соответствии с кодом, считанным в регистр 40, на определенных шинах микроопераций формируютс  сигналы, которые поступают на входы соответствующих элементов и узлов процессора 1. В течение всего такта процессор 1 выполн ет предписанные микрокомандой действи . Поступление синхроимпульса СИ1 на вход дешифратора 23 инициирует вьщачу адреса оч редной микрокоманды на вход адресно го регистра 39. Код очередной микро команды считываетс  из накопител  3 и с окончанием синхроимпульса СИЗ .поступает в регистр 40. Выборка очередной инструкции ини циируетс  в процессе выполнени  текущей инструкции посредством микрокоманды , в которой, помимо микроопе раций, требуемых дл  выполнени  текущей инструкции, указываютс  микрооперации ОБМ1, ОП1 и ФАЙ. При выполнении такой микрокоманды сигнал ОБМ1 посредством элемента ИЛИ 29 передаетс  на вход элемента И 28 и по синхроимпульсу СИ1 устанавливает триггер 27, в результате чего вход элемента И 15 поступает уровень логической единицы. Обычно к этому моменту предьщущий зайрос на обращение к блоку 7 выполнен, следовательно, триггер 11 сброшен и блокирует прохождение сигнала логической единицы, на выход элемента И 15. Одновременно сигналы ФАЙ обеспечивают формировани адреса запрашиваемой инструкции на выходах сумматора 22. По синхроим пульсу СИ2 триггер 27 сбрасываетс  в регистр 24 переписываетс  адрес с выходов Сумматора 22, а в регистр 25 код О, соответствующий операции выборки (ОП1 0). Таким образом, на адресные шины первой магистрали 9 выставл етс  адрес запрашиваемой инструкции, а на шину операции этой магистрали - код операции выборки. Через интервал времени, достаточный дл  дешифрировани  выставленного адреса, по синхроимпульсу сИЗ элемент И 30 формирует сигнал запроса ЗПР1, в результате чего триЛ-ер 11 устанавливаетс  в единицу и с выхода в блок 7 по шине запросов первой магистрали 9 поступает сигнал запроса ЗАПРОС 1. С этого момента процессор 1 и блок 7 работают параллельно: инициировав выборку очередной инструкции, процессор 1 продолжает выполн ть текущую инструкцию , хран щуюс  в регистре 35. После завершени  выборки инструкции по двунаправленной шине данных первой магистрали 9 в процессор 1 из блока 7 поступат считанна  инструкци , котора  посредством шинных формирователей узла 32 и коммутатора 33 под управлением кода в регистре 25 передаетс  в буферный регистр 31. Одновременно на вход переключательного элемента 34 от блока 7 поступит сигнал готовности (ГОТ1); который обеспечивает прием в этот регистр считанной инструкции. Сигнал готовности поступает также на элемент И 13 и по синхроимпульсу СИО, вырабатываемому задающим генератором 2, сбрасывает триггер 11. Выполнение текущей инструкции, протекающее параллельно выборке очередной инструкции, заканчиваетс  микрокомандой, подготавливан цей процессор 1 к выполнению очередной инструкции . Эта подготовка производитс  сигналом микрооперации (КОНИ), который по синхроимпульсу СИ1 посредством элементов ИЛИ 29 и И 28 передаетс  на единичный вход тригге- , ра 27, что приводит к выработке уровн  логической единицы н входе элемента И 15. Если к этому моменту выборка инструкции завершена и триггер 11 сброшен, то сигнал пристанова не вырабатываетс  и по синхросигналу СИ2 очередна  инструкци  посредством элемента И 36 переписываетс  из буферного регистра 31 в регистр 35. Кроме того, адрес данной инструкции поступает из регистра 24 в регистр 21, начальный адрес микропрограммы , реализующей данную инструкцию , передаетс  из буферного регистра 31 в адресный регистр 39, после его процессор 1 переходит к выполению первой микрокоманды текущей интрукции .The device works as follows. The master oscillator 2 continuously receives high-frequency pulses | CIO, psx; stupid to the pulse input of the element OR-NOT 4 and to the inputs of the elements 13 and 14. When the processor 1 executes microcommands that do not require turning to the slave devices, the pulses are high the frequencies from the output of the OR-NOT 4 element are fed to the input of the generator 3, which provides frequency division and generation of a series of clock pulses SI1, SI2, PPE (fig. required for the operation of processor 1. Processor 1 consists in sequentially selecting instructions from block 7 and them in Execution in accordance with the firmware, each of which is a sequence of microcommands that implement the corresponding instruction. The required firmware is called from memory 37 by specifying the code of the starting address entering the address register 39 from the outputs of the buffer register 31. The micro instruction is executed during one clock cycle , shown in Fig. 9. The execution of the micro-command consists in the fact that at the time of generating the synchro impulse SI1 in accordance with the code read into the register 40, on certain buses of microoperations of phon The signals that come to the inputs of the corresponding elements and nodes of processor 1 are generated. During the entire clock cycle, processor 1 performs the actions prescribed by the microcommand. The arrival of the sync pulse SI1 to the input of the decoder 23 initiates the address of the regular microcommand to the input of the address register 39. The code of the next micro command is read from accumulator 3 and with the end of the sync pulse PPI enters the register 40. A sample of the next instruction is initiated during the execution of the current instruction by micro-instructions, in which, in addition to the micro-operations required to fulfill the current instruction, micro-operations MBM1, OP1, and FII are indicated. When such a microcommand is executed, the signal OBM1 is transmitted through the element OR 29 to the input of the element AND 28, and the sync pulse SI1 sets the trigger 27, as a result of which the input of the element 15 enters the level of the logical unit. Usually, at this moment, the precursor call to block 7 is completed, therefore, trigger 11 is reset and blocks the passage of the logical unit signal to the output of the element 15. At the same time, the FAI signals form the address of the requested instruction at the outputs of the adder 22. By synchronizing the pulse CI, trigger 27 reset to the register 24 rewrites the address from the outputs of the Adder 22, and to the register 25 the code O corresponding to the operation of the sample (OP1 0). Thus, the address of the requested instruction is set to the address busses of the first highway 9, and the sample operation code is set to the bus of the operation of this highway. After a time interval sufficient for decoding the set address, using the SIZ sync pulse, element I 30 generates a request signal for PRL1, as a result of which TRL-er 11 is set to one and from the output to block 7, the request signal REQUEST 1 comes in. From At this point, the processor 1 and block 7 work in parallel: after initiating a sample of the next instruction, processor 1 continues to execute the current instruction stored in register 35. After completing the sample, the instructions on the bi-directional data bus of the first meter The lines 9 to the processor 1 from block 7 will receive the read instruction, which by bus drivers of node 32 and switch 33 under the control of the code in register 25 is transferred to the buffer register 31. At the same time, the ready signal (GOT1) will be sent to the input of switching element 34; which ensures that the read instruction is accepted into this register. The readiness signal also arrives at element I 13 and, using the sync pulse of the SIO generated by master oscillator 2, resets trigger 11. The execution of the current instruction, which runs parallel to the sample of the next instruction, ends with a micro instruction, and processor 1 is prepared to execute the next instruction. This preparation is performed by a micro-operation signal (GONI), which is transmitted via the synchro impulse SI1 through the elements OR 29 and AND 28 to the single input of trigger 27, which leads to the development of the level of the logical unit and the input of the element 15. If by this time the instruction has been completed and the trigger 11 is cleared, the signal is not generated and the next instruction is transferred from the buffer register 31 to the register 35 using the clock signal CI2. In addition, the address of this instruction comes from register 24 to register 21, The initial address of the firmware implementing this instruction is transferred from the buffer register 31 to the address register 39, after its processor 1 proceeds to execute the first microcommand of the current instruction.

Если к моменту окончани  работы инструкции вйборка очередной инструкции не завершена, уровень логической единицы с выхода триггера 27 посредством элементов И 15 и ИЛИ 17 передаетс  на управл ющий вход элемента ИЛИ-НЕ 4, который блокирует прохождение импульсов СИО с выхода задаю щего генератора 2 на вход формировател  3, и дальнейшее формирование синхроимпульсов СИ1, СИ2, СИЗ прекра вдаетс , что приводит к приостанову процессора 1. Формирование синхроимпульсов возобновл етс  после сброса триггера 11 сигналом готовности ГОТ1, стробировавным импульсами СИО, поступающими на вход элемента И 13. Первым формируетс  синхроимпульс СИ2 который проходит через элемент И 36 обеспечивает прием Считанного кода в регистр 35. Далее начальный адрес ми кропрограммы, реализующий данную инс трукциго, передаетс  в адресный регистр 39 и процессор 1 переходит к выполнению первой микрокоманды -инструкции .If by the time the instruction completes, the next instruction is not completed, the level of the logical unit from the output of the trigger 27 is transmitted through the elements AND 15 and OR 17 to the control input of the OR-NOT 4 element, which blocks the passage of the impulse impulse output from the master oscillator 2 to the input shaper 3, and further shaping of synch pulses CI, CI2, PPE is stopped, which leads to processor suspension 1. Formation of clock pulses resumes after resetting trigger 11 with GOT1 ready signal, gated and The impulse of the SIO arriving at the input of the element And 13. The first is formed the sync pulse CI2 which passes through the element 36 and ensures the reception of the Read code into the register 35. Then the starting addresses of the program implementing this instruction are transmitted to the address register 39 and the processor 1 proceeds to execution first microinstructions -instructions.

Приостанов происходит также в случае, если к моменту выполнени  микрокоманды, инициирующей выборку инструкции, блок 7 не выработал сигнал готовности ГОТ1в ответ на предыдуадий запрос. Така  ситуаци  возникает , если при выполнении разветвл ющейс  микропрограммы произведен упреждающий запрос инструкции, переход к которой не последовал, а врем  ее выборки превысило врем  движени  по микропрограмме до момента обращени  за инструкцией, требуемой дл  выхода по данной ветви микропрограммы.Suspension also occurs if, by the time the microcommand initiating the instruction is executed, block 7 has not generated the ready signal GOT1 in response to the previous request. Such a situation arises if, when executing a branching microprogram, a proactive request for an instruction was made, the transition to which was not followed, and its sampling time exceeded the time of movement in the microprogram before accessing the instruction required to exit through this branch of the microprogram.

Загрузка блока 7 производитс  специальной инструкцией, работающей сле дующим образом. В буферный регистр 51 из второй магистрали 10 принимаетс  код, который необходимо загрузить в блок 7, и посредством внутренней магистрали 20 передаетс  в узел 43. Затем выполн етс  микрокоманда, в которой указаны микрооперации ОБМ1, ФАЙ и ОП1, причем микрооперации ФАЙ задают функцию присвоени  выходам сумматора 22 величины,поступающей на его входы В. Как и при выборке инструкции , по синхроимпульсу СИ1 производитс  контроль готовности блока 7, и, предьщущий запрос выполнен, по синхроимпульсу СИ2 в регистр 24 с внутренней магистрали 20 из сумматора 22 переписываетс  адрес записываемой инструкции, а в регистре 24 устанавливаетс  код 1, соответствующий операции загрузки, тем самым адрес и код операции выставл ютс  на адресные шины и шины операции первой магистрали 9. Одновременно с помощью микроопераций ВО2 код записываемой инструкции поступает на выходные шины данных регистров узла 43 и под The loading of block 7 is carried out by a special instruction, which operates as follows. The buffer register 51 from the second highway 10 receives the code that needs to be loaded into block 7 and is transmitted to the node 43 via the internal highway 20. Then, a micro-instruction is executed that indicates the microoperations MBC1, FIU and OP1, and the microoperations FII define the output assignment function an adder 22 of the value received at its inputs B. As in the sample instruction, the readiness of block 7 is performed using the synchronization pulse SI1, and the request is fulfilled, using the synchronization pulse SI2 to the register 24 from the internal highway 20 from the adder 2 2 rewrites the address of the instruction being written, and register 24 sets the code 1 corresponding to the load operation, thereby setting the address and operation code on the address buses and on the operation buses of the first line 9. At the same time, using the BO2 microoperations, the code of the instruction being written goes to the output data buses of the registers node 43 and under

управлением регистра 25 посредством коммутатора 33 передаетс  на информационные вход буферного регистра 31, по сигналу ОБМ1, передаваемому по синхроимпульсу СИ2 через элемент И 26 |и переключающий элемент 34,инструкци  записываетс  в этот регистр и с помощью шинных формирователей узла 32 выставл етс  на двунаправленные шины данных первой магистрали 9. Затем по синхроимпульсу СИЗ на выходе элемента И 30 вырабатываетс  сигнал запроса ЗПР1, который устанавливает в единицу триггер 11, обеспечивающий передачу с сигнала запроса ЗАПРОС 1 в блок 7. После этого выполнение инструкции загрузки продолжаетс  - провер етс , нужно ли продолжать загрузку, и при необходимости продолжени  в буферном регистре 51 подготавливаетс  следующий загружаемый код.Одновременно блок 7 йыполн ет инициированную операцию загрузки.control register 25 through the switch 33 is transmitted to the information input of the buffer register 31, signal OBM1, transmitted over the synchronization pulse SI2 through the element And 26 | and switching element 34, the instruction is written to this register and using the bus drivers of the node 32 is exposed to bidirectional data buses the first line 9. Then, on the SIZ sync pulse at the output of the element I 30, a request signal ZPR1 is generated, which sets the trigger 11 into one unit, which provides the transmission from the request signal REQUEST 1 to block 7. After This execution of the loading instruction continues — it checks whether it is necessary to continue loading, and if necessary to continue in the buffer register 51, the next load code is prepared. At the same time, unit 7 executes the initiated loading operation.

Если к моменту обращени  блок 7 еще не ответил сигналом готовности ГОТ1 на предыдущий запрос, то выработка синхроимпульсов СИ1, СИ2, СИЗ приоста11авливаетс  до тех пор, пока на выходе блока 6 не выработаетс  уровень логического нул . После завершени  передачи всей последовательности инструкций в блок 7 работа инструкции загрузки заканчиваетс  выборкой очередной инструкции и подготовкой процессора 1 к ее выполнению.If by the time block 7 has not yet responded with a ready signal GOT1 to the previous request, then the generation of clock pulses CI, CI, PPE is stopped until the output of block 6 has reached the level of logical zero. After the transfer of the entire sequence of instructions to block 7 is completed, the operation of the loading instruction ends with a selection of the next instruction and preparation of processor 1 for its execution.

Запрос обращени  к блоку 8, а также к внешним устройствам, подключенным к второй магистрали 10, задаетс  микрооперацией ОБМ2, при этом способ определени  исполнительного адреса указываетс  управл ющим кодом ТА (тип адресации), а регистр узла 43, используемый при определении исполнительного адреса, указываетс  микроопераци ми внутрипроцессорного обмена В02.The request for accessing block 8, as well as external devices connected to the second line 10, is specified by the micro-operation MBO2, and the method for determining the effective address is indicated by the TA control code (addressing type), and the register of the node 43 used in determining the effective address is indicated microprocesses of intraprocess exchange B02.

При операции загрузки микрооперации ВО2 указывает также регистр, содержащий передаваемые процессором 1 данные. Микроопераци  ОП2, определ юща  направление передачи данных, при загрузке имеет значение логической единицы. Предварительно в регистры узла 43 записываетс  базовый адрес, в результате чего на входах А сумматоца 44 в течение времени выполнени  значительного участка программы поддерживаетс  его значение.During the operation of loading micro-operations, BO2 also indicates the register containing the data transmitted by processor 1. The OP2 microoperation, which determines the direction of data transfer, has a logical unit value when loaded. Preliminary, the base address is written into the registers of node 43, as a result of which its value is maintained at the inputs A of the totalizer 44 during the execution time of a significant portion of the program.

Выборка слова из блока 8, а также из другого устройства, подключенного к второй магистрали 10, происходит следующим Образом.The word is sampled from block 8, as well as from another device connected to the second line 10, as follows.

в процессе выполнени  инструкции из пам ти 37 считываетс  микрокоманда , задающа  микрооперации ТА, В02, которые совместно с базовым адресом, установленным в регистрах узла 43, обеспечивают формирование исполнительного адреса на выходах сумма- . тора 44 к моменту окончани  синхроимпульса СИ1. Микрокоманда задает также микрооперацию обмена ОБМ2, обеспечивающую уровень логической единицы на выходе элемента ИЛИ 52, что приводит к прохождению синхроимпульса СИ1 через элемент И 55 и установке триггера 54, уровень логической единицы с выхода которого поступает на второй контролирующий вход элемента И 16. Если Триггер 12 в этот момент находитс  в единичном состо нии , что свидетельствует о незавершенности предыдущего обращени , то на вход фс  лировател  3 через элементы И 16 и ИЛИ 17 поступает сигнал логической единицы, который приводит к приостанову формировдни  синхроимпульсов формирователем 3.in the process of executing instructions, the memory 37 reads a micro-command that specifies the TA, B02 micro-operations, which, together with the base address set in the registers of node 43, ensure the generation of an effective address at the outputs, sum-. torus 44 at the time of termination of the sync pulse SI1. The micro-command also specifies the micro-operation of the exchange OBM2, which ensures the level of the logical unit at the output of the element OR 52, which leads to the passage of the clock pulse SI1 through the element 55 and the installation of the trigger 54, the level of the logical unit from the output of which goes to the second controlling input of the element 16. at this moment is in the single state, which indicates the incompleteness of the previous circulation, then the input of the fs-driver 3 through the elements AND 16 and OR 17 receives the signal of the logical unit, which leads to suspend shaping sync pulses by shaper 3.

По истечении времени, необходимого дл  завершени  предыдущего обращени , ведомое устройство вырабатывает сигнал готовности ГОТ2, который по синхроимпульсу, вырабатываемому задающим генератором 2, сбрасываетс  триггер 12, что приводит к установлению уровн  логического нул  на выход блока 6 и продолжению формировани  синхроимпульсов СИ1, СИ2, СИЗ, причем первым вырабатываетс  синхроимпульс СИ2. По этому синхроимпульсу происходит сброс триггера 54 и Формирование сигнала на выходе элемента И 46г обеспечивающего прием исполнительного адреса с выходом сумматора 44 в регистр 45 и кода операции выборки, равного нулю, в регистр 47. Код с выходов регистров 45 и 47 поступает соответственно на адресные шины и шину операции второй магистрали 10. По синхроимпульсу СИЗ на выходе элемента И 53 вырабатываетс  импульс запроса обмена (ЗПР2), устанавливающий триггер 12, что обеспечивает передачу сигнала запроса ЗАПРОС 2 по шине запросов второй магистрали 10. Далее процессор 1 переходит к выполнению следующей микрокоманды, а ведомое устройство выполн ет запрос .After the time required to complete the previous call, the slave device generates a GOT2 ready signal, which, according to the sync pulse generated by master oscillator 2, flushes the trigger 12, which leads to the establishment of a logic zero level at the output of block 6 and continuing to generate synchro pulses SI1, SI2, PPE the first being produced by the sync pulse SI2. This sync pulse resets the flip-flop 54 and generates a signal at the output of the I 46g element providing reception of the executive address with the output of the adder 44 to the register 45 and the opcode of the sample equal to zero in the register 47. The code from the outputs of the registers 45 and 47 goes to the address buses and the bus operation of the second line 10. The sync pulse PPE at the output of the element And 53 produces a pulse exchange request (ZPR2), which sets the trigger 12, which ensures the transmission of the query signal REQUEST 2 via the query bus of the second highway 10. Next, the CPU 1 proceeds to the next microinstruction, and the slave device performs the request.

Если к моменту обращени  предыдущее обращение завершено, то триггер 12 c6potaeH и при установке триггера 54 сигнал приостанова не вырабатываетс .If at the time of the appeal the previous call is completed, then the trigger 12 c6potaeH and when the trigger 54 is installed, the suspension signal is not generated.

После завершени  выборки ведомое устройство выставл ет запрошенное слово на двунаправленные шины данных второй магистрали 10, по которым оно поступает на шинные формирователи узла 48. Под управлением регистра 47 считанный код поступает через шин ные формирователи узла 48 и коммутатор 49 на информационный вход буферного регистра 51.After the sampling is completed, the slave device exposes the requested word to the bi-directional data buses of the second highway 10, through which it enters the bus drivers of node 48. Under the control of register 47, the read code goes through bus drivers of node 48 and switch 49 to the information input of the buffer register 51.

При выполнении микрокоманды, использующей запрошенное слово, выраЬатываетс  микроопераци  ВМ: D, обеспечивающа  передачу содержимого буферного регистра 51 на внутреннюю магистраль 20. Этот сигнал поступает также на вход элемента ИЛИ 62 и приводит к установке в единичное состо ние триггера 54 по синхроимпульсу СИ В том случае, если ведомое устройство не выполнило запрос, происходит выработка сигнала приостанова, и процессор 1 прекращает работу до завершени  обработки запроса. К моменту возобновлени  работы процессора 1 запрошенное слово прин то в буферный регистр 51 и поступает на внутреннюю магистраль 20, а по синхроимпульсу СИ2 и микрооперации внутреннего обмена (ВО1 или ВО2} передаетс  в арифметико-логический узел 42 либо в регистр узла 43.When a microcommand using the requested word is executed, a microoperation VM: D is generated, which transfers the contents of the buffer register 51 to the internal highway 20. This signal also goes to the input of the OR element 62 and causes the SR 54 to be set to one in sync pulse. If the slave device has not fulfilled the request, a suspend signal is generated, and processor 1 stops working until the request is completed. By the time the processor 1 is resumed, the requested word is received in buffer register 51 and arrives at the internal highway 20, and via the CI2 clock and the internal exchange micro-operation (BO1 or BO2} is transmitted to the arithmetic logic node 42 or to the register of the node 43.

Если к моменту выполнени  микрокоманды , использу1мчей запрошенное слово, запрос завершен, то триггер 12. сбрс иен и приостанов не происходиIf by the time the microcommand is executed using the requested word, the request has been completed, the trigger 12. reset yen and suspension do not occur

Загрузка слова в блок 8, а также во внешние устройства, подключенные к второй магистрали 10, выполн етс  следующим образом. Микрокоманда, инициирующа  загрузку, помимо источника адреса и типа адресации указывает микрооперацию загрузки ОП2 и источник данных - регистр узла 43. При выполнении этой микрокоманды по синхроимпульсу СИ1 на внутренннно магистраль 20 из регистров узла 43 передаетс  код, который совместно с базовым ещресом , поступаквдим на вход А сумматора 44, и управл ющим кодом ТА (тип адресации) определ ет исполнитель ный адрес, поступающий на регистр 45 Одновременно записываемое слово выставл етс  на выходные шины данных входа-выхода узла 43 и устанавливаетс  триггер 54, что обеспечивает контроль выполнени  предьвдущего запроса и приводит к приостанову формировани  синхроимпульсов СИ1, СИ2, СИЗ, если Запрос не завершен. Затем по синхроимпульсу СИ2 в регистр 45 принимаетс  адрес, в регисар 47 операции записи, равный единице, которые поступают соответственно на адресные шины и шины операции второй магистрали 10. Уровень логической единицы с выхода регистра 47 посту-, пает на управл ющий вход коммутатора 49, обеспечив гиощего прохождение данных с внутренней магистра-, ли 20 на входы буферного регистра 51 По сигналуОЕМ2, передаваемому по синхроимпульсу СИ2 с выхода элемента И 46 и переключающего элемента 50 под управлением регистра 47, записываемое слово принимаетс  в буферный регистр 51, с выходов которого посредством шинных формирователей узла 48, также управл емых регистром 47, выставл етс  на шины данных второй магистрали 10. Далее по синхроимпульсу СИЗ на выходе элемента И 53 вырабатываетс  сигнал запроса (ЗПР2), устанавливающий в единичное состо ние триггер 12, с выхода которого на шину запроса второй магистрали 10 передаетс  сигнал Запроса ЗАПРОС 2, инициирующий операцию загрузки в блоке 8 или во внешнем устройстве, подключенном к второй магистрали 10 и распознавшем свой адрес, Рассмотрим работу предлагаемого устройства при выполнении процессоро 1 инструкции перемещени  слова из одного участка блока 8 в другой. Выполнение этой инструкции,  вл ющейс  типичной дл  программного окру жени , в котором работает устройство обмена информацией, иллюстрирует совмещение времени выполнени  инструкции с обработкой запросов ведомыми устройствами. Исходное состо ние устройства перед началом выполнени  инструкции характеризуетс  следующим состо нием блоков: адрес выполн емой (текущей) инструкции, полученный в результате выполнени  предыдущей инструкции, хранитс  в регистрах 21 и 24, адрес первой микрокоманды текущей инструкции установлен в адресном регистре 39 путем передачи содержимого соответствующего пол  буферного регистра 31 в процессе завершени  выполнени  предыдущей инструкции; управл ющие и информационные пол  текущей инструкции записаны в регистр 35 путем передачи содержимого соответствующих полей буферного регистра 31 в процессе завершени  выполнени  пре дьщущей инструкции; на входы А сумматора 44 поступает код базового адреса формирователь 3 находитс  в со сто нии, предигествующем выработке синхроимпульса СИ1. Кажда  нершина блок-схемы микропрограммы , реализующей рассматриваемую инструкцию (фиг. 8 ), соответствует микрокоманде микропрограммы. Ни же приведен алгоритм, в соответствии с которьзм выполн етс  инструкци , с указанием позиций микрокоманд, соот ветствующих номерам на блок-схеме, действий, производимых микрокомандами , а также микроопераций, требуемых дл  реали-зации алгоритма. 61.Выборка слова из блока 8 по адресу, определ емому с помощью первого регистра узла 43 {ВО2, ТА:ОБМ2, ). 62.Пересылка сравниваемого кода из пол  инструкции в арифметико-логи ческий узел 42 {В01, ВО2): под управ лением микроопераций внутреннего обмена содержимое требуемого пол  регистра 35 посредством внутренней магистрали 20 передаетс  арифметикологический узел 42 дл  последующего сравнени . 63.Выдача слова, прочитанного из блока 8, на внутреннюю магистраль 10 (), сравнение с кодом в арифметико-логическом узле 42 (АЛ). 64.Переход к 65 в случае несравнени , иначе переход к 8 (посредством сигналов изменени  адреса микрооперации , передаваемых на входы адресного регистра 39 с выходов дешифратора 23 ). 65.Запись слова в блок 8 по адресу , определ емому с помощью второго регистра узла 43 (В02, ТА, ОБМ2, ); формирование адреса инструкции , к которой следует переходить в случае несравнени  (ФАЙ), выборка инструкции по сформированному адресу (ОБМ1, ); 66.Перва  модификаци  адреса в первом регистре узла 43: под управлением микроопераций внутреннего обмена содержимое требуемого регистра посредством внутренней магистрали 20 передаетс  в арифметико-логический узел 42, где модифицируетс  в соответствии с кодом микроопераций АЛ, затем возвращаетс  в тот же регистр. 67.Перва  модификаци  адреса во втором регистре узла 43 (аналогично 66); конец инструкции (КОНИ): путем переписи из буферного регистра 31 устанавливаютс  коды в адресном регистре 39 и регистре 35, необходимые дл  выполнени  очередной инструкции . 68.Формирование адреса инструкции , к которой следует цереходить в случае сравнени  (ВО2, ФАЙ), выборка инструкции по полученному адресу (ОБМ1, ). 69.Втора  модификаци  адреса в первом регистре блока регистров 43 (ВО2, ВО1, АЛ) - аналогично 66. 70.Втора  модификаци  адреса во втором регистре узла 43 (ВО2, ВО1, АЛ), конец инструкции (КОНИ) - ана- , логично 67. На Фиг.9 представлена временна  диаграмма работы устройства при выполнении инструкции перемещени  слова в блоке 8. На эпюре А пр моугольниками обозначены периоды активности блока 7 пам ти программ. Эпюра В определ ет врем  активности процессора 1 в ходе выполнени  двух инструкций данного типа, причем при выполнении первой инструкции работает ветвь 654 67, при выполнении, второй инструкции ветвь 68-70 (фиг.8). На,, этой эпюре цифры указывают номера выполн емых микрокоманд. На эпюре С пр моугольниками обозначен периоды активности блока 8. Заштрихованна  часть каждого пр моугольника эпюр А и С соответствует времени обработки запроса от момента обращени Downloading the word to block 8, as well as to external devices connected to the second line 10, is performed as follows. The microinstruction initiating the load, in addition to the source of the address and type of addressing, indicates the micro operation of the OP2 load and the data source — the register of the node 43. When this microcommand is executed via the clock C1, the code 20 is transmitted from the registers of the node 43 to the input that And adder 44, and the control code TA (addressing type) determines the executive address supplied to register 45. The simultaneously recorded word is set to the output I / O data buses of node 43 and is set to trigger 54, which provides control over the execution of the previous request and leads to the suspension of the formation of clock pulses CI1, CI2, PPE, if the request is not completed. Then, using the sync pulse SI2, the register 45 receives the address, the register 47 of the write operation, which is equal to one, which arrive respectively at the address buses and the bus operations of the second highway 10. The level of the logical unit from the output of the register 47 goes to the control input of the switch 49, ensuring that the data passes from the internal master, or 20, to the inputs of the buffer register 51. By the signal of OEM2 transmitted by the sync pulse SI2 from the output of the AND 46 element and the switching element 50 under the control of the register 47, the recorded word is received Buffer register 51, from the outputs of which by bus formers of node 48, also controlled by register 47, is placed on the data bus of the second highway 10. Next, on the PPE sync pulse, output signal I 53 generates a request signal (ZPR2), which establishes trigger 12, from the output of which a request signal is sent to the query bus of the second highway 10; the request is QUESTION 2, which initiates the loading operation in block 8 or in an external device connected to the second highway 10 and recognizes its address; edlagaemogo device when the movement instruction processor 1 word of one block portion 8 in the other. The execution of this instruction, which is typical of the software environment in which the information exchange device operates, illustrates the combination of the execution time of the instruction with the processing of requests by the slave devices. The initial state of the device before starting the execution of the instruction is characterized by the following state of the blocks: the address of the executed (current) instruction obtained as a result of executing the previous instruction is stored in registers 21 and 24, the address of the first microcommand of the current instruction is set in address register 39 by transferring the contents of the corresponding the buffer register 31 field is in the process of completing the previous instruction; the control and information fields of the current instruction are written to the register 35 by transferring the contents of the corresponding fields of the buffer register 31 in the process of completing the execution of the preceding instruction; At the inputs A of the adder 44, the base address code of the shaper 3 arrives in a state preceding the generation of the clock CI. Each gap in the microprogram flowchart that implements the instruction in question (Fig. 8) corresponds to a microprogram microcommand. The algorithm is given below, in accordance with which the instruction is executed, indicating the positions of the microinstructions, the corresponding numbers on the flowchart, the actions performed by the microcommands, and the microoperations required to implement the algorithm. 61. Picking a word from block 8 at the address determined using the first register of node 43 {BO2, TA: OBM2,). 62. Transfer the compared code from the instruction field to the arithmetic-logical node 42 {B01, BO2): under the control of the internal exchange micro-operations, the contents of the required field of the register 35 are transmitted by the internal highway 20 to the subsequent comparison. 63. Distribution of the word read from block 8 to the internal highway 10 (), comparison with the code in the arithmetic logic node 42 (AL). 64. Transition to 65 in the case of non-comparison, otherwise transition to 8 (by means of signals for changing the address of the micro-operation transmitted to the inputs of the address register 39 from the outputs of the decoder 23). 65. Record a word in block 8 at the address determined by the second register of node 43 (В02, ТА, ОБМ2,); the formation of the address of the instruction to which one should proceed in the case of incomparability (FI), the selection of the instruction by the generated address (MBT1); 66. The first modification of the address in the first register of node 43: under the control of the internal exchange micro-operations, the contents of the required register are transmitted via the internal trunk 20 to the arithmetic logic node 42, where they are modified according to the micro-operations code AL, then returned to the same register. 67. The first modification of the address in the second register of node 43 (similarly to 66); end of instruction (KONI): by census from buffer register 31, the codes in address register 39 and register 35 are set up, which are necessary to execute the next instruction. 68. Formation of the address of the instruction to which it should be transferred in the case of comparison (F0, FAY), selection of the instruction at the received address (VCM1,). 69. The second modification of the address in the first register of the block of registers 43 (BO2, BO1, AL) is similar to 66. 70. The second modification of the address in the second register of node 43 (BO2, BO1, AL), the end of the instruction (KONI) is 67. Fig. 9 shows the time diagram of the operation of the device when executing the instruction for moving a word in block 8. On plot A, the rectangles indicate the periods of activity of the program memory block 7. Plot B determines when the processor 1 is active during the execution of two instructions of this type, with branch 654 67 running when the first instruction is executed, branch 68-70 is executed when the second instruction is executed (Fig. 8). On this diagram, the numbers indicate the numbers of the executed microinstructions. On plot C, rectangles indicate the periods of activity of block 8. The shaded part of each rectangle of diagrams A and C corresponds to the processing time of the request from the time of access.

к устройству до момента выработки cVfrHafla готовности. Стрелки, направленные в сторону эпюры А, отмечают моменты выработки сигнала на первом контролирующем выходе процессора 1 (КТ1), моменты выработки сигнала на втором контролирующем выходе процессора 1 (КТ2) отмечены стрелками, направленными в сторону эпюры С. Возле каждой стрелки указана микроопераци  инициирующа  данный сигнал (КТ1 или КТ2). В рассмотренном примере врем  цикла обращени  к ведомым устройствам составл ет не более трех тактов, врем  доступа при операции выборки не более двух тактов. Как показано на фиг.9, при таком соотношении быстродействий ведомых устройств и процессора 1 в ходе выполнени  рассмотренной инструкции приостанови процессора 1 отсутствуют, т.е. достигаетс  полное совмещение времени доступа к ведомым устройствам с временем,необходимым процессору 1 дл  выполнени  микропрограммы. Практически приостановы все .же происход т, в частности , при использовании в качестве блока 7 и блока 8 динамических запоЛ Лto the device until the development of cVfrHafla readiness. The arrows directed to plot A show the moments of signal generation at the first controlling output of processor 1 (KT1), the moments of generation of the signal at the second controlling output of processor 1 (KT2) are marked by arrows directed toward the plot of C. Near each arrow there is indicated a microoperation that triggers signal (CT1 or CT2). In the considered example, the cycle time for accessing slave devices is no more than three clock cycles, the access time for a sampling operation is no more than two clock cycles. As shown in Fig. 9, with such a ratio of the speeds of the slave devices and processor 1 during the execution of the considered instruction, suspend processor 1 is missing, i.e. Achieves complete alignment of access time to slave devices with the time required by processor 1 to run the firmware. Practically all are suspended. In particular, when using as a block 7 and a block 8 dynamic fields

WW

33

77

минающих устройств, требующих периодическую регенерацию хран щейс  в них информации.erasing devices that require periodic regeneration of the information stored in them.

Таким образом, устройство реализует асинхронный обмен информацией ме щу процессором и ведомыми устройствами , подключенными к процессору посредством двух магистралей, и оберпечивают совмещение во вЕ емени Thus, the device implements the asynchronous exchange of information between the processor and the slave devices connected to the processor via two trunks, and provide a combination in it.

0 операций, выполн емых процессором и ведомыми устройствами. Оно позвол ет, процессору инициировать обмен одновременно по обеим подключенным к нему магистрал м, после чего, не дожида сь завершени  инициированных об5 менов, некоторое врем  продолжать выполнение микропрограммы, пользу сь информацией, содержащейс  во внутренних регистрах процессора. Функции контрол  готовности ведомого устрой0 ства осуществл ютс  процессором без потери времени, одновременно с выполнением микроопераций, указанных в микрокоманде, при этом не тре1буетс  введение дополнительных микрокоманд 0 operations performed by the processor and slave devices. It allows the processor to initiate an exchange simultaneously on both mainlines connected to it, after which, without waiting for the completion of initiated swaps, it is possible to continue the execution of the microprogram for some time, using the information contained in the internal registers of the processor. Functions of slave readiness control are performed by the processor without loss of time, simultaneously with the execution of micro-operations specified in the microcommand, while no additional microcommands are required.

5 либо микроопераций в микропрограммы, реализующие набор инструкций.5 or micro-operations into firmware that implement the instruction set.

JJ

сwith

ЗПР1ZPR1

иand

11eleven

/J/ J

ЗПР2ZPR2

.

ПP

Г072G072

Руг.2Rug.2

И /5And / 5

ЧилиChile

/7/ 7

И /And /

ff

vv

Jan рос 1Jan grew 1

ЗапросRequest

J7J7

2020

.5.five

такт процессора 1processor clock 1

МикроогкраччиMikrokrakrachi

0SM1,OSM2,TA.AH,0SM1, OSM2, TA.AH,

рп1,оп2,кт,вмpn1, op2, kt, vm

Claims (1)

УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ, содержащее процессор, элемент ИЛИ-HE, выход которого соединен через формирователь синхроимпульсов с синхронизирующим входом процессора, задающий генератор, блок памяти программ, блок памяти данных, блок хранения запросов, включающий первый и второй элементы И и первый триггер,причем вход-выход блока памяти программ соединен через первую магистраль с первым входомвыходом процессора, второй вход-выход которого соединен через вторую магистраль с входом-выходом блока памяти данных и входом-выходом устройства, в блоке хранения запросов выход первого элемента И соединен с нулевым входом первого триггера, а первый вход второго элемента И соединен с выходом задающего генератора и первым входом элемента ИЛИ-НЕ, отличающееся тем, что, с целью повышения быстродействия устройства, в него введен блок приостанова, содержащий два элемента И, и элемент ИЛИ, а в блок хранения запросов введен второй триггер, причем в блоке приостанова выход первого элемента ИЛИ соединен с вторым входом элемента ИЛИ-HE, а первый и второй входы - соответственно с выходами первого и второго элементов И, первые входы которых подключены соответственно к первому и второму контролирующим выходам процессора, а вторые входы - соответственно к единичным выходам первого и второго триггеров и шинам запроса первой и второй магистралей, единичные входы первого и второго триггеров соединены соответственно с первым и вторым выходами запросов процессора, первый вход первого элемента И соединен с выходом задающего генератора, а второй вход - с шиной готовности первой магистрали, второй вход и выход второго элемента И подключены соответственно к шине готовности вто-§ рой магистрали и нулевому входу второго триггера, причем процессор содержит регистр адреса текущей инструкции, первый сумматор, дешифратор микроопераций, два регистра адреса перехода, два регистра кода операций обмена, семь элементов И, два триггера, два элемента ИЛИ, буферный регистр инструкций, два узла шинных формирователей, два коммута- . тора, два переключательных .элемента, регистр хранения текущей инструкции и память микропрограмм, буферный регистр данных, арифметико-логический узел и узел регистров оперативной информации, причем первые информационные входы первого и второго сумматоров соединены соответственно с выходом регистра адреса текущей инструкции и выходом узла регистров оперативной информации, выходы - соответственно с информационными входами первого и второго регистров адреса перехода, информационный вход-выход арифметикологического узла соединен через внутреннюю магистраль процессора с информационным входом-выходом узла регистров оперативной информации, с выходами регистра хранения текуSU 1070536 щей инструкции и буферного регистра данных, с вторыми информационными входами первого и второго сумматоров, первый вход первого элемента И соединен с выходом первого элемента. ИЛИ, а выход - с единичным входом первого триггера, выход которого является первым контролирующим выходом процессора, первый вход первого элемента ИЛИ соединен с первым выходом дешифратора микроопераций и первыми входами второго и третьего элементов И, выход которого является первым выходом запросов процессора, второй вход первого элемента ИЛИ соединен с вторым выходом дешифратора микроопераций и управляющим Входом регистра адреса текущей инструкции, информационный вход которого подключен к выходу первого регистра адреса перехода, управляющим входом соединенного с выходом второго элемента И, управляющим входом первого регистра кода , операции обмена и первым информационным входом первого переключательного элемента, управляющий вход которого соединен с выходом первого регистра кода операции обмена и управляющими входами первого узла шинных формирователей и первого коммутатора, первые информационные входы первого и второго коммутаторов соединены с информационным входом-выходом узла регистров оперативной информации, вторые информационные входы - соответственно с выходами первого и второго узлов шинных формирователей, 'информационные входы которых подключены соответственно к выходам буферного регистра инструкций и буферного регистра данных, информационные входы которых соединены соответственно с выходами первого и второго ком-’ мутаторов, а управляющие входы - соответственно с выходами первого и второго переключательных элементов, информационные входы первого и второго регистров кода операции обмена соединены соответственно с первой и второй группой выходов дешифратора микроопераций, второй выход которого соединен с первым входом четвер' того элемента И,, третий и четвертый выходы - соответственно с первым и вторым входами второго элемента ИЛИ и первыми входами пятого и шестого' элементов'И, выход которого соединен с управляющими входами второго ре гистра адреса перехода, регистра кода операции обмена и первым информационным входом второго переключательного элемента, управляющим входом подключенного к управляющим входам второго коммутатора и второго узла шинных формирователей, выход второго элемента ИЛИ соединен с первым входом седьмого элемента И, выходом подключенного к единичному входу второго триггера, выход котоярого и выход пятого элемента И являются соответственно вторым контролирующим выходом и выходом запросов процессора, выходы второго регистра адреса перехода и второго регистра кода операции обмена, информационный вход-выход второго узла шинных формирователей и второй информационный вход второго переключательного элемента образуют второй вход-выход процессора, управляющие входы узла регистров оперативной информации, второго сумматора, арифметико-логического узла, группа управляющих входов и группа выходов арифметикологического узла соединены соответственно с пятым-седьмым выходами, третьей группой выходов и первой группой входов дешифратора микроопераций, седьмой выход которого подключен к управляющему входу первого сумматора, а четвертая группа выходов и вторая группа входов - соответственно к первому адресному входу памяти микропрограмм и выходу регистра хранения текущей инструкции, управляющий вход которого соединен с выходом четвертого элемента И, а информационный вход - с вторым адресным входом памяти микропрограмм и выходом буферного регистра инструкций, выходы первых регистра адреса перехода и регистра кода операции обмена , информационный вход-выход первого узла шинных Формирователей и второй информационный вход первого : переключательного элемента образуют первый вход-выход процессора,вторые входы первого-седьмого элементов И, нулевые входы первого и второго триггеров, синхронизирующие входы памяти программ и дешифратора микроопераций соединены с синхронизирующим входом процессора, выход памяти микропрограмм соединен с третьей группой входов дешифратора микроопераций.DEVICE FOR INFORMATION EXCHANGE, comprising a processor, an OR-HE element, the output of which is connected via a clock generator with a synchronizing input of the processor, a master oscillator, a program memory unit, a data memory unit, a request storage unit including the first and second AND elements and the first trigger, moreover the input-output of the program memory block is connected through the first highway to the first input-output of the processor, the second input-output of which is connected through the second highway to the input-output of the data memory block and the input-output of the device two, in the request storage unit, the output of the first AND element is connected to the zero input of the first trigger, and the first input of the second AND element is connected to the output of the master oscillator and the first input of the OR-NOT element, characterized in that, in order to increase the speed of the device, a suspension block containing two AND elements, and an OR element, and a second trigger is introduced into the request storage block, and in the suspension block, the output of the first OR element is connected to the second input of the OR-HE element, and the first and second inputs, respectively, with the outputs of the second and second elements AND, the first inputs of which are connected respectively to the first and second monitoring outputs of the processor, and the second inputs are respectively the single outputs of the first and second triggers and the request buses of the first and second highways, the individual inputs of the first and second triggers are connected respectively to the first and the second outputs of the processor’s requests, the first input of the first AND element is connected to the output of the master oscillator, and the second input is connected to the readiness bus of the first trunk, the second input and output of the second AND element are connected assigned to the readiness bus of the second trunk and the zero input of the second trigger, and the processor contains the address register of the current instruction, the first adder, microoperator decoder, two transition address registers, two exchange operation code registers, seven AND elements, two triggers, two elements OR, buffer register of instructions, two nodes of bus drivers, two commutators. a torus, two switching elements, a storage register of the current instruction and microprogram memory, a buffer data register, an arithmetic-logical unit and a unit of operational information registers, the first information inputs of the first and second adders being connected respectively to the output of the address register of the current instruction and the output of the operational register unit information outputs - respectively, with the information inputs of the first and second registers of the transition address, the information input-output of the arithmetic node is connected through CPU internal line to an information input-output unit registers the operational information, to the outputs of the register storage tekuSU 1070536 boiling instructions and buffer data register, with second data inputs of the first and second adders, the first input of the first AND element is connected to the output of the first element. OR, and the output with a single input of the first trigger, the output of which is the first controlling output of the processor, the first input of the first OR element is connected to the first output of the microoperator and the first inputs of the second and third elements AND, the output of which is the first output of processor requests, the second input of the first the OR element is connected to the second output of the microoperator and the control Input of the address register of the current instruction, the information input of which is connected to the output of the first register of the transition address, a directing input connected to the output of the second element And controlling the input of the first register of the code, the exchange operation and the first information input of the first switching element, the control input of which is connected to the output of the first register of the code of the exchange operation and the control inputs of the first node of the bus drivers and the first switch, the first information inputs the first and second switches are connected to the information input-output node of the registers of operational information, the second information inputs, respectively the outputs of the first and second nodes of the bus drivers, the information inputs of which are connected respectively to the outputs of the buffer register of instructions and the buffer data register, the information inputs of which are connected respectively with the outputs of the first and second switches, and the control inputs, respectively, with the outputs of the first and second switching elements, information inputs of the first and second registers of the exchange operation code are connected respectively to the first and second group of outputs of the microoperation decoder, WTO whose output is connected to the first input of the fourth AND element, the third and fourth outputs, respectively, with the first and second inputs of the second OR element and the first inputs of the fifth and sixth 'AND elements, the output of which is connected to the control inputs of the second register of the transition address , the register code of the exchange operation and the first information input of the second switching element, the control input connected to the control inputs of the second switch and the second node of the bus formers, the output of the second OR is connected to the first the input of the seventh AND element, the output of the second trigger connected to the unit input, the output of the fifth and the output of the fifth AND element are the second control output and the processor request output, the outputs of the second register of the transition address and the second register of the exchange operation code, information input-output of the second bus node shapers and the second information input of the second switching element form the second input-output of the processor, the control inputs of the node of the registers of operational information, the second adder , the arithmetic-logical unit, the group of control inputs and the group of outputs of the arithmetic-unit are connected respectively to the fifth and seventh outputs, the third group of outputs and the first group of inputs of the microoperator, the seventh output of which is connected to the control input of the first adder, and the fourth group of outputs and the second group of inputs - respectively, to the first address input of the firmware memory and the output of the storage register of the current instruction, the control input of which is connected to the output of the fourth element And, and inform an input input — with a second address input of microprogram memory and an output of a buffer register of instructions, outputs of the first register of a jump address and a register of an exchange operation code, information input-output of the first node of bus Formers and the second information input of the first: switching element form the first input-output of the processor, the second the inputs of the first and seventh elements And, the zero inputs of the first and second triggers, the synchronizing inputs of the program memory and the micro-decoder are connected to the synchronizing input process pa, firmware memory output is connected to the third group of inputs of the decoder microoperations.
SU823405315A 1982-03-09 1982-03-09 Swapping device SU1070536A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823405315A SU1070536A1 (en) 1982-03-09 1982-03-09 Swapping device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823405315A SU1070536A1 (en) 1982-03-09 1982-03-09 Swapping device

Publications (1)

Publication Number Publication Date
SU1070536A1 true SU1070536A1 (en) 1984-01-30

Family

ID=21000434

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823405315A SU1070536A1 (en) 1982-03-09 1982-03-09 Swapping device

Country Status (1)

Country Link
SU (1) SU1070536A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2444052C1 (en) * 2011-02-28 2012-02-27 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Data transmission system

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 907537, кл.Г, 06 F 3/04, 1980. 2. Авторское свидетельство СССР 798775, кл.Г, 06 F 3/00, 1978 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2444052C1 (en) * 2011-02-28 2012-02-27 Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" Data transmission system

Similar Documents

Publication Publication Date Title
US4390969A (en) Asynchronous data transmission system with state variable memory and handshaking protocol circuits
US3323109A (en) Multiple computer-multiple memory system
US4499536A (en) Signal transfer timing control using stored data relating to operating speeds of memory and processor
EP0045634B1 (en) Programmable digital data processing apparatus arranged for the execution of instructions in overlap
EP0249720A2 (en) Shared storage multiprocessors
NL8701711A (en) DATA PROCESSING SYSTEM.
US4310880A (en) High-speed synchronous computer using pipelined registers and a two-level fixed priority circuit
US4956800A (en) Arithmetic operation processing apparatus of the parallel processing type and compiler which is used in this apparatus
JP2729202B2 (en) interface
FR2647923A1 (en) DATA PROCESSOR
US4047245A (en) Indirect memory addressing
US4231084A (en) Data transfer system
EP0419499B1 (en) Vector tailgating in computers with vector registers
SU1070536A1 (en) Swapping device
US4053947A (en) Method and apparatus for executing sequential data processing instructions in function units of a computer
US4451882A (en) Data processing system
JPS6019817B2 (en) System for optimizing page memory performance
US4794527A (en) Microprogrammed data processing system using latch circuits to access different control stores with the same instruction at different times
US4023145A (en) Time division multiplex signal processor
JPS6315628B2 (en)
JPS6326907B2 (en)
RU2012043C1 (en) Video controller
SU1539787A1 (en) Multichannel processor-to-subscribers interface
US3938187A (en) System for putting an information record onto a magnetic substrate
SU1601614A1 (en) Multiprocessor system