SU1054901A2 - Pulse delay device - Google Patents

Pulse delay device Download PDF

Info

Publication number
SU1054901A2
SU1054901A2 SU823389842A SU3389842A SU1054901A2 SU 1054901 A2 SU1054901 A2 SU 1054901A2 SU 823389842 A SU823389842 A SU 823389842A SU 3389842 A SU3389842 A SU 3389842A SU 1054901 A2 SU1054901 A2 SU 1054901A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
voltage
trigger
generator
Prior art date
Application number
SU823389842A
Other languages
Russian (ru)
Inventor
Валерий Николаевич Чудомех
Анатолий Александрович Кудин
Владимир Иванович Гордон
Original Assignee
Специальное Конструкторское Бюро Телевизионной Аппаратуры Симферопольского Производственного Объединения "Фотон"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Телевизионной Аппаратуры Симферопольского Производственного Объединения "Фотон" filed Critical Специальное Конструкторское Бюро Телевизионной Аппаратуры Симферопольского Производственного Объединения "Фотон"
Priority to SU823389842A priority Critical patent/SU1054901A2/en
Application granted granted Critical
Publication of SU1054901A2 publication Critical patent/SU1054901A2/en

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

yCTPCrf CTBO ЗАДЕРЖКИ ИМПУЛЬОЖ по авт. св. № 951681, от лвча юшеес  тем, что, с цепью расшнрешш dyaKiuiOHanbHHX возможностей , в него дооопнительно введены второй ключевой элемент, генератор лн|линейно иэмен юшегос  напроженн , аЁГадо: ,.говый запоминающий элемент, сумматор напр жений н источник ( юрного напрв жени , пр чем вход второго ключевого элемента и один из входов авалогхжопо запсминаюшего элемента сое/ганены с третьим выходом триггера запуска, выход втсфого ключевого элемента -г со входом генератора линейно взмешпопе-; гос  напр жени , выход кбтор1Я о соединен с другим входом aHanortffioro запо- . минаюшего элемента, соединенного выходом с одним из входов сумматора напр жений , второй вход сумматс напр же§ ний соединен с источником (mopei n вайV ) р жени , а выход - с третьим BXWtM компаратора. :л 4; со оyCTPCrf CTBO DELAYS PULSE by auth. St. No. 951681, from which it is possible that, with the dyaKiuiOHanbHHX extension chain of possibilities, a second key element was introduced into it, generator ln | linearly and normal, voltage generator, voltage accumulator, voltage adder n source (yurnad:, voltage generator, voltage accumulator, voltage accumulator, source, Yurd: Just like the input of the second key element and one of the inputs of analogue hops on the junction element soy / ganens with the third output of the trigger trigger, the output of the main key element g with the generator input is linearly mixed; state voltage, the output of kbtor1I o is connected to the other input aHa The nortffioro of the fault element connected by the output to one of the inputs of the voltage adder, the second input of the voltage totalizer is connected to the source (mopei n wai) of the voltage, and the output to the third BXWtM of the comparator.: l 4;

Description

Изобретение относитс  к импульсной технике и может испооьзоватьс  в схемах автоматического контрол , телевидении, измерительной технике. По основному авт. св. 951681 известно устройство задержки импульсов, содержащее генератор тактовых импульсов , элемент совпадени , подключенный выходом ко ВХОДУ счетчика импульсов, врем задаюший конденсатор, соединенный одной обкладкой с одной шиной НСТОЧ||Ика питани , другой обкладкой через соеди ненные последовательно ключевой элемент и генератор тока - с другой шиной источ ника питани  и подключенный ко входу к(ж 1паратора, которого соединен с вторым входом триггера запуска, подкл юченного первым входом ко входу устройст ва, разр дный элемент, включенный межд первым выходсй триггера запуска н вре м задаюшим конденсатором, триггер управлени  зар дом, включенный между вы ходом имг льсов и управл ющим входом первого кл|6чевого элемента, прич&л второй вход триггера управлени  зар дом соединен с выходом элемента совпадени , формирователь импульсов отсчета , один из входов которого соединён со вторым выходом триггера запуска, второй вход - с выходом генератора импульсов, выход - со входс 4 элемента совпадени , триггер блокировки компаратора, один из входов которого соединен с выходом триг гера запуска, второй вход - с выходом счетчика импульсов, а выход - со вторалм входом компаратора .i J. Однако известное устройство характеризуетс  недостаточными функоиональными возможност ми ввиду того, что использование его в услови х монотонно измен ю шейс  длительности периода входных импульсов приводит к возникновению динами ческих изменений временного интервала между задержанным импульсом и последу шим входным импульсом уст11Ойства, что может, например, приводить к ухудшению условий Синхронизации работы составных частей телевизионных устройств, в которых примен етс  устройство задержки. Цель изобретени  - расширение функциональных возможностей .устройства задержки . Поставленна  цель достигаетс  тем, что в устройство задержки импульсов, содержащее генератор тактовых импульсов , элемент совпадени , подключенный выходом ко входу счетчика импульсов, врем задакхций конденсатор, соединенный одной обкладкой с одной шиной источника питани , другой обкладкой через соединенные последовательно ключевой элемент и генератор тока - с другой шиной источника питани , и подключенный ко входу ксмпаратора, выход которого соединен с вторым входом триггера запуска, подключенного первым вход{Яи1 ко входу устройства , разр дный элемент, включенный между первым выходса триггера запуска и врем задаюшим конденсатором, триггер управлени  зар дсм, включенный между выходом счетчика импульсов и управл ющим входом первого ключевого элемента, второй вход триггера управлени  зар дом соединен с выходом элемента совпадени , формирователь импульсов отсчета, один из входов которого соединен со вторым выходом триггера запуска, второй вход с выходом генератора импульсов, а выход - с входом элемента совпадени , триггер блокировки компаратора, один из входов которого соединен с выходом триггера запуска, второй вход - с выходом счетчика импульсов, а выход - со вторьпу входом компаратора, дополнительно введены второй ключевойэлемент, генератор линейно измен ющегос  напр жени , аналоговый запоминающий элемент, сумматор напр жений и источник опорного напр жени , причем вход второго ключевс  о элемента и один из входов аналоговото запоминающего элемента соединены с третьим выходом триггера запуска, выход второго ключевого элемента - со входом генератора линейно измен ющегос  напр жени , выход которого соединен с другим входом аналогового запоминающего элемента, соединенного выходом с одним из входов сумматора напр исеиий, второй вход сумматора напр жений соединен с источником опорного напр жени , в выход - с третьим входом компаратора. На фиг, 1 представлена функциональна  схема предлагаемого устройства задержки импульсов; на фиг. 2 - временные диаграммы, по сн ющие работу устройс ва. Устройство содержит триггер 1 запуска , подключенный через разр дный элемент 2, к врем задающему конденсатору 3, генератор тока 4, соединенный выходом с одним из входов ключевого элемента 5, подключенного своим выходом к врем задающему конденсатору 3 и к одному из входов компаратора 6, генератор 7 тактовых импульсов, соединенный через формирователь 8 импульсов отсчета со входом элемента совпадени  9, выход которого соединен через счетчик импульсов 10 с одним из входов триггера 11 управлени  зар дом и г| иггера 12 блокировки компарагора, и непосредственно с другим входом триггера 11 управлени  Зар дом, выход триггера управлени  зар дом соединен с другим входом ключевето элемента 5, выход триггера 12 блокировки компаратора соединен с другим входом компаратора 6, а его другой вход соединен с другиКш входами формировател 8импульсов отсчета к элемента совпадени  9 и с одним из выходов триггера запуска 1, другой выход которого подклю чен через последовательно соединенные второй ключевой элемент 13, генератор линейно измен ющегос  напр жени  14, аналоговый запоминающий элемент 15л и сумматор напр жений 16 к третьему входу компаратора 6, причем другой вход аналогового запоминающего элемента 15 соединён со входом второго ключевого эл меита 13, второй вход сумматора напр хсени  16 подключен к источнику опорного напр жени , вход генератора тока 4 подключен к шине источника питани , вход устройства подключен к одному из входов триггера запуска 1, а выход устройства- к выходу компаратора 6 и к аругому входу триггера запуска 1. Устройство работает следующим . Посту па кшше на входустройства периодически следующие пр моугольные иктульсы опрокидывают триггер 1, который закрывает разр дный элемент 2, и начинаетс  зар д конденсатора 3 через генератор тока 4 и открытый ключевой . элемент 5 (на конденсато1эе 3, фиг,2). Одновременно с началом зар да конденсатора 3 триггер запуска 1 включает мировагель 8 импульсов отсчета, в котором производитс  .сравнение фазы входных импульсов с фазой импульсов генератора 7 ив зависимости от угла рассогласовани  на выходе его из импульсов гене ратора 7 формируютс  импульсы отсчета : необходимой пол рности. С выхода формировател  8 импульсы отсчета поступают на элемент сонпадени  9. Так как на входе элемента совпадени  9после опрокидь:вани  триггера запуска 1, Присутствует разрещаюцее напр жение, импульсы формировател  импульсов 8 про ход т на Еход счетчика импульсов 10 и опрокидывают триггер 11 управлени  зар дом . После опрокидывани  триггера 11 закрываетс  ключевой элемент 5 зар д конденсатора 3 прекращаетс , начииаетс  пересчет импульсов формировател  8 сче чиком 10. Компаратор 6 с м 1ента опрокидывани  триггера 1 до Момента пере- полнени  счетчика 10 бпокир1:иван триггером 12. После того, как аа выходе счегчика 10 по вл етс  импульс перепопвеви ; триггеры 11 и 12 Я1р жидываютс ; в исходное состо ние, включа  цепь зарпда конденсатора 3 через ключевой элемент 5 и снима  блсосировку компаратора 6. Наприжение на конденсаторе 3 возрастает и в момент времени, при котором напр жевие достигнет уровн  выходного напр жени  сумматора 16, компаратор 6 вырабатывает импульс, возвращающий триггер 1 в исходное состо ние. Триггер 1 закрывает второй ключевой элемент 13 и генератор 14 начинает вь рабатывать линейно vsiMsн ющеес  напр жение на входе анапогового запоминающего элемента 15. Амплитуда выходного напр жени  гевератора 14 зависит от длительности nepetv да следовани  входных импульсов (SaAn-Vi 4).-. где К - коэффициент пропс ционалъноств; t - врем  задержки выходного импульса устройства, определ емое выходным напр жением аналогово го запоминающего элемента, т.е. длительносп. периода следовани  п-1 импульса Mf, - разница между tjo п-- V Т., - длительность периода п -импульса , С приходом на вход устройства следуку щего импульса вновь опрокидываетс  триггер 1, ключевой элемент 13 блокирует генератор 14, в аналоговом запоминающем элементе 15 происходит запоминание амплитудного значени  выходного напр жени  генератора 14, одновременно с этим генератор 14 возвращаетс  в вс ходное состо ние, В сумматоре 16 происходит сравнение выходного напр$1жени  аналогового запомииающего элемента 15 с опорным напр жением, разность этих напр жений подаетс  на соответствующий вход компаратора 6. Вследствие изменени  напр жени  на этом входе компаратора 6 (в случае изменени  периода следовани:  входных импульсов) врем  задержки входных импульсов измен етс . Благодар  наличию такой обратнойсв зи (с выхода сумматора 16 на вход компаратора 6) по$тл етс  возможность чтоддерживатъ на посто нном уровне времен510549О1The invention relates to a pulse technique and can be used in automatic control circuits, television, and measurement techniques. According to the main author. St. 951681 a pulse delay device is known, which contains a clock pulse generator, a coincidence element, connected by an output to the Pulse counter INPUT, a time specifying capacitor connected by one plate to one bus NSTOCH || Power supply, another plate through serially connected key element and current generator - with another bus power supply and connected to the input to (f 1paratora, which is connected to the second input of the trigger trigger, connected by the first input to the input of the device, the bit element included the first output trigger of the trigger at the time of the master capacitor, the charge control trigger connected between the output of the pulse and the control input of the first terminal of the sixth element, and the second input of the trigger of the control trigger connected to the output of the coincidence element, the count pulse generator , one of the inputs of which is connected to the second trigger trigger output, the second input is connected to the output of the pulse generator, the output is connected to 4 elements of coincidence, the comparator blocking trigger, one of the inputs of which is connected to the trigger output the start, the second input - with the output of the pulse counter, and the output - with the second input of the comparator .i J. However, the known device is characterized by insufficient functional possibilities due to the fact that using it in conditions of monotonically changing the duration of the period of the input pulses leads to dynamic changes in the time interval between the delayed pulse and the subsequent input pulse of the device, which may, for example, lead to a deterioration in the conditions of synchronization of the components of the television GOVERNMENTAL devices which employ a delay unit. The purpose of the invention is to enhance the functionality of the delay device. The goal is achieved by the fact that in a pulse delay device containing a clock pulse generator, a coincidence element connected by an output to the pulse counter input, a capacitor connected to one plate with a single power supply busbar, another plate through a serially connected key element, and a current generator On the other bus power source, and connected to the input of the parasite, the output of which is connected to the second input of the trigger trigger, connected by the first input {N1 to the input of the device , the bit element connected between the first start trigger output and the time given by the capacitor, charge control trigger connected between the pulse counter output and the control input of the first key element, the second charge control trigger input connected to the output of the coincidence element, the reference pulse shaper, one of the inputs of which is connected to the second output of the trigger trigger, the second input to the output of the pulse generator, and the output to the input of the match element, the comparator lock trigger, one of the inputs to The second input is connected to the output of the pulse counter, and the output is connected to the second input of the comparator, a second key element, a linearly varying voltage generator, an analog storage element, a voltage adder and a reference voltage source are added, and the input the second key element and one of the analog inputs of the storage element are connected to the third output of the trigger trigger, the output of the second key element is connected to the generator input of the linearly varying voltage, output The second input of the voltage adder is connected to the source of the reference voltage, and the output to the third input of the comparator is connected to another input of the analog storage element connected by the output to one of the inputs of the voltage accumulator. Fig, 1 shows a functional diagram of the proposed device delay pulses; in fig. 2 - timing diagrams that show how the device works. The device contains a trigger 1, connected through the discharge element 2, to the time of the specifying capacitor 3, current generator 4, connected by an output to one of the inputs of the key element 5, connected by its output to the time of the specifying capacitor 3 and to one of the inputs of the comparator 6, generator 7 clock pulses connected through a shaper of 8 counting pulses to the input of a coincidence element 9, the output of which is connected through a pulse counter 10 to one of the inputs of charge control trigger 11 and d | igger 12 is blocking the comparator, and directly with another input of trigger 11 of control Charging, the output of charge control trigger is connected to another input of key element 5, the output of trigger 12 of comparator locking is connected to another input of comparator 6, and its other input is connected to other X and shaper inputs 8 pulses of reference to the coincidence element 9 and one of the outputs of the trigger trigger 1, the other output of which is connected through the second key element 13 connected in series, the generator of linearly varying voltage 14, and the tax storage element 15l and the adder voltage 16 to the third input of the comparator 6, and another input of the analog storage element 15 is connected to the input of the second key elite 13, the second input of the voltage accumulator 16 is connected to the voltage source, the input of the current generator 4 is connected to the power supply bus, the device input is connected to one of the trigger trigger inputs 1, and the device output is connected to the output of the comparator 6 and to the other trigger trigger input 1. 1. The device operates as follows. By switching on the input device, periodically following rectangular icturses overturn trigger 1, which closes discharge element 2, and charge of capacitor 3 begins through current generator 4 and open key. element 5 (on condensate 3, fig 2). Simultaneously with the start of the charge of the capacitor 3, the trigger of trigger 1 includes Miragel of 8 counting pulses in which the phase of the input pulses is compared with the phase of the generator pulses 7 and depending on the error angle at the generator output of the generator 7, the counting pulses of the required polarity are formed. From the output of the imaging unit 8, the counting pulses arrive at the element of the sonpine 9. Since the trigger element 9 at the input of the coincidence element is triggered: 1 trigger trigger 1 is present. . After the flip-flop 11 is closed, the key element 5, the charge of the capacitor 3 is stopped, the pulses of the former 8 are counted with a count 10. The comparator 6 s m 1ta flip-over flip-flop 1 until the counter overflow moment of the 10 bpokir1: ivan trigger 12. After the aa output Scarlet 10 appears re-sing impulse; triggers 11 and 12 R1p are flushed; the initial state, including the wage circuit of the capacitor 3 through the key element 5 and relieving the comparator 6. The pressure on the capacitor 3 also increases at the point in time at which the voltage reaches the output voltage level of the adder 16, the comparator 6 produces a pulse returning trigger 1 in the initial state. The trigger 1 closes the second key element 13 and the generator 14 begins to linearly voltage the input voltage of the anaplog storage element 15. The amplitude of the output voltage of the heverator 14 depends on the nepetv duration and the following impulses (SaAn-Vi 4) .-. where K is the coefficient of propionality; t is the delay time of the output pulse of the device, determined by the output voltage of the analog storage element, i.e. long-term the period of the following n-1 pulse Mf, - the difference between tjo p-- V T., - the duration of the period n-impulse. With the arrival of the next impulse device, trigger 1 again tilts, key element 13 blocks generator 14, in the analog storage element 15, the amplitude value of the output voltage of the generator 14 is memorized, at the same time the generator 14 returns to the driving state. In the adder 16, the output voltage of $ 1 output of the analog storage element 15 with the reference voltage is compared, the difference between these The terminals are applied to the corresponding input of the comparator 6. Due to the change in voltage at this input of the comparator 6 (in the case of a change in the following period: input pulses), the delay time of the input pulses changes. Due to the presence of such feedback (from the output of the adder 16 to the input of the comparator 6), it is possible to keep at a constant level of times 510549О1

 ой ввгервал между задержанными импуль- следовани , г.е. осутоесгап ть фиксирован сами н пос е/огющим8 вхтшиыми импульса- нов спереженне вхошых импульсов усгми несмотр  на из:1 енение периошг ихройства.Oh, the interval between the delayed impulses, i.e. The removal of the pulses is fixed by itself on the post / by the user 8 by the impulses from the alternating impulses, regardless of: 1 the period of their operation.

./ ./

Claims (1)

УСТРОЙСТВО ЗАДЕРЖКИ ИМПУЛЬСОВ по авт. св. № 951681, от лича юшееся тем, что, с целью расширения Функциональных воз можностей, в него дополнительно введены второй ключевой элемент, генератор ли— линейно изменяющегося напряжения, ^анало; (.говый запоминающий элемент, сумматор напряжений и источник опорного напряжения, причем вход второго ключевого элемента и один из входов аналогового запоминающего элемента соединены с третьим выходом триггера запуска, выход второго ключевого элемента - со {входом генератора линейно изменяющее гося напряжения, выход которого соединен с другим входом аналогового запо- . мина юте го элемента, соединенного выходом с одним из входов сумматора напряжений, второй вход сумматора напряжений соединен с источником опорного напряжения, а выход - с третьим входом ' компаратора.DEVICE OF DELAY OF PULSES by ed. St. No. 951681, which is distinguished by the fact that, in order to expand the Functional capabilities, the second key element, a generator of linearly varying voltage, is analogously introduced into it; ( .the main storage element, the voltage adder and the reference voltage source, the input of the second key element and one of the inputs of the analog storage element connected to the third output of the trigger trigger, the output of the second key element to the {input of the generator linearly changing the voltage, the output of which is connected to another input of the analog memorisation of the second element connected by the output to one of the inputs of the voltage adder, the second input of the voltage adder is connected to the reference voltage source, and the output to third input 'comparator. 1 10549011 1054901
SU823389842A 1982-02-03 1982-02-03 Pulse delay device SU1054901A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823389842A SU1054901A2 (en) 1982-02-03 1982-02-03 Pulse delay device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823389842A SU1054901A2 (en) 1982-02-03 1982-02-03 Pulse delay device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU951681 Addition

Publications (1)

Publication Number Publication Date
SU1054901A2 true SU1054901A2 (en) 1983-11-15

Family

ID=20995166

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823389842A SU1054901A2 (en) 1982-02-03 1982-02-03 Pulse delay device

Country Status (1)

Country Link
SU (1) SU1054901A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Авторское свндегвльство СССР N 951681, к . Н 03 К 5/153, 12.01.81, *

Similar Documents

Publication Publication Date Title
SU1054901A2 (en) Pulse delay device
US5298799A (en) Single-shot circuit with fast reset
US4604536A (en) Timing circuits
JP3222308B2 (en) Electric signal delay circuit
SU1111253A1 (en) Voltage-to-frequency converter
RU1800596C (en) Pulse generator
RU1803965C (en) Device for forming pulse trains
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU1422166A1 (en) Device for measuring ratio of two signals
SU1413542A1 (en) Device for digital measurement of frequency of slowly varying processes
SU1115223A1 (en) Binary code-to-time interval converter
SU381076A1 (en) DEVICE FOR FORMING IL / RULES
SU1437976A1 (en) Device for registering time-related pulse position
SU860305A1 (en) Method of converting voltage to frequency
SU1167728A1 (en) Pulse repetition frequency divider
SU995328A1 (en) Timer
SU428559A1 (en) FREQUENCY DIVIDER
SU1363201A1 (en) Random-pulse generator
SU1571753A1 (en) Pulse repetition period-voltage converter
SU868977A2 (en) Single-shot multivibrator
SU1190496A1 (en) Controlled one-shot multivibrator
SU434593A1 (en) FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER
SU1300637A1 (en) Digital-to-time inverval converter
SU1091307A1 (en) Controlled oscillator
SU580597A1 (en) Time relay