SU1040591A1 - Частотно-фазовый детектор - Google Patents

Частотно-фазовый детектор Download PDF

Info

Publication number
SU1040591A1
SU1040591A1 SU803216065A SU3216065A SU1040591A1 SU 1040591 A1 SU1040591 A1 SU 1040591A1 SU 803216065 A SU803216065 A SU 803216065A SU 3216065 A SU3216065 A SU 3216065A SU 1040591 A1 SU1040591 A1 SU 1040591A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
flip
output
frequency
flop
Prior art date
Application number
SU803216065A
Other languages
English (en)
Inventor
Елена Давидовна Гуревич
Илья Наумович Гуревич
Владимир Григорьевич Иванов
Любовь Александровна Юдина
Original Assignee
Предприятие П/Я А-7672
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7672 filed Critical Предприятие П/Я А-7672
Priority to SU803216065A priority Critical patent/SU1040591A1/ru
Application granted granted Critical
Publication of SU1040591A1 publication Critical patent/SU1040591A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)

Abstract

ЧАСТОТНО-ФАЗОВЫЙ ДЕТЕКТОР, содержаи(ий два входных формировател импульсов , инверсные выходы которых соединены с первыми входами первого и второго элементов И-НЕ соответственно , выходы элементов И-НЁ подключены к R- и S-входам RS-триггера, выход которого  вл етс  первым выходом частотно-фазового детектора, а также два выходных О-триггера, выходы которых  вл ютс  вторым и третьим выходами частотно-фазового детектора, отличающийс  тем, что, с целью повышени  точности детектора при одновременном расширении частот-, ного диапазона сигнала, входные формирователи импульсов выполнены на Р-триггерах, примем счетный вход первого D-триггера  вл етс  первым входом частотно-фазового детектора и соединен со счетным входом первого выходного D-триггера, D-вход которого соединен с инверсным выходом первого D-триггера и с первым входом первого элемента И-НЕ, второй вход которого соединен с пр мым выходом RS-триггера , а счетный вход второго D-триггера  вл етс  вторым входом частотнофазового детектора и соединен со счетным входом второго выходного D-триггера, О-вход которого соединен (Л с инверсным выходом второго D-триггера VI с первым входом второго элемента И-НЕ, второй вход которого соединен с инверсным выходом RS-триггера , при этом D-входы О-триггеров соединены с общей шиной, а S-входы D-триггеров соединены с выходами соответствующих элементов И-НЕ.

Description

Изобретение относитс  к радиотехнике и может использоватьс  в кольцаз импу ьсно-фазовой автоподстройки частоты (ИФАПЧ). Известен частотно-фазовый компаратор , содержащий элементы И-НЕ, фазовый и два блокировочных триггера, причем входы фазового триггера подключены к входам двух элементов И-НЕ к входам которых подключены первые входы блокировочных триггеров, нулевые выходы которых соединены с их вт рыми входами через третий элемент И-НЕ, а единичные выходы блокировоч ных тригге1эов подключены соответственно к первым входам четвертого и п того элементов И-НЕ, при этом второй вход п того элемента И-НЕ соединен с выходом четвертого элемента И-НЕ, второй вход которого подключен к нулевому выходу фазового триггера, единичный и нулевой выходы фазового триггера подключены соответственно к вторым входам двух элементов И-НЕ через устройства задержки 1}. Недостаток, указанного устройства заключаетс  в невысокой точности. Наиболее близким, к предлагаемому  вл етс  частотно-фазовый детектор, содержаи1ий два входных формировател  импульсов, инверсные выходь которых соединены с первыми входами первого и второго элементов И-НЕ соответственно , выходы элементов И-НЕ подключены к R- и S-входам RS-триггера, выход которого  вл етс  первым выходом частотно-фазового детектора, а также два выходных D-триггера, выходы которых  вл ютс  вторым и треть им выходами частотно-фазового детек тора и подключены к первым входам третьего и четвертого элементов И-НЕ соответственно, а их выходы подключены к вторым входам первого и второ го элементов И-НЕ, счетные входы выходных D-триггеров подключены к первым входам входных формирователей им пульсов, вторые входы которых подключены к R- и S-входам RS-триггера соответственно, выходыкоторого через п тый и шестой элементы И-НЕ под ключены к О-входам выходных D-тригге ров, выходы которых подключены к вто рым входам п того и шестого элементов И-НЕ 2 . Однако известное устройство име&т недостаточную точность в широком частотном диапазоне сигналов. 912 Цель изобретени  -повышение точности детектора при одновременном расширении частотного диапазона сигнала. Указанна  цель достигаетс  тем, что в частотно-фазовом детекторе содержащем два входных формировател  имЪульсов инверсные выХоды которых соединены с первыми входами первого и второго элементов И-НЕ соответственно , выходы элементов И-НЕ подключены к R- и S-входам RS-триггера, выход которого  вл етс  первым выходом частотно-фазового детектора, а также два выходных D-трйггера, выходы которых  вл ютс  вторым и третьим выходами частотно-фазового детектора, входные формирователи импульсов выполнены на О-триггерах, причем счетный вход первого О-триггера  вл етс  первым входом частотно-фазового детектора и соединен со счетным входом первого выходного D-триггера, D-вход которого соединен с инверсным выходом первого О-триггера и с. первым входом первого элемента И-НЕ, второй вход которого соединен с пр мым выходом RS-триггера, а счетный вход второго D-триггера  вл етс  вторым входом частотно-фазового детектора и соединен со счетным входом второго выходного D-триггера, D-вход которого соединен с инверсным выходом второго О-триггера и с первым входом второго элемента И-НЁ второй вход которого соединен с инверсным выходом RS-триггера , при этом D-входы D-триггеров соединены с общей шиной, а S-входы D-триггеров соединены с выходами соответствующих элементов И-НЕ. На чертеже приведена структурна  электрическа  схема предлагаемого устройства Частотно-фазовый детектор содержит два входных формировател  импульсов, выполненных на D-триггерах 1 и 2, первый и второй элементы И-НЕ 3 и i, RS-триггер 5, дв.а выходных D-триггера 6 и 7. Частотно-фазовый детектор работает следующим образом. Если частоты входных импульсных последовательностей равны, то D-триггеры 1 и 2 и элементы И-НЕ 3 и играют роль формирователей коротких импульсов из положительного перепада входного сигнзла. Эти импульсы по-очередно поступают на R- и S-входы RS-триггера 5 и формируют на его выходе импульсы с длительностью, пропорциональной разности фаз входных сигналов, т.е. сигнал частотнофазового детектора. Св зи противофазных выходов RS-триггера 5 с вторыми входами элементов И-НЕ 3 и i в этом режиме не вли ют на работу схемы. На D-входах выходных D-триггеров 6 и 7 присутствуют короткие положи-: тельные импульсы, но так как они задержаны относительно сигналов на счетных входах (на врем  срабатывани  D-триггеров 1 и 2), то импульсы на выходах выходных 0-триггеров 6 и 7 отсутствуют. Если частоты входных импульсных последовательностей ргзличны, то на первом входе частотно-фазового детектора устанавливаетс  посто нное напр жение, соответствую1дее знаку расстройки, т.е. частотно-фазовый детектор играет роль различител  зна ка. В дальнейшем дл  определенности считают, что частота следовани  импульсов на входе выше, чем на входе li. Тогда на втором входе элемент И-НЕ 3 устанавливаетс  логический О а на втором входе элемента it -логическа  1. На выходе выходного О-триггера 7 импульсы отсутствуют, так как длительность импульсов на его D-входе не изменилась по сравнению с режимом равных частот. Режим работы,выходного О-триггера 6 изменилс . На его D-входе по вл ютс  положительные импульсы переменной длительности. До тех пор, пока за временной промежуто между двум  импульсами по входу 1 проходит ИМПуЛЬС, по входу 11 выходной D-триггер 6 не срабатывает, так как импульс на его О-входе задержан, относительно импульса на счетном вхо
10«t0591 де. Однако, если частота следовани  импульсов на входе J выше, наступает ситуаци  (повтор юща с  с разностной частотой), при которой за временной промежуток между двум  импульсами по входу I импульсы по входу 1J. отсутствуют . Тогда в момент прихода второго импульса по входу 1 на О-входе выходного триггера 6 присутствует ;логическа  1, разрешаюсца  срабатывание триггера. Следующий импульс по входу I перебросит выходной D-триггер 6 в исходное состо ние. Таким образом, на выходе выходного О-триггера 6 образуютс  импульсы разностной частоты, проход щие на выход частотно-фазового детектора. Одновременно на пр мом выходе D-триггера 1 образуютс  импульсы переменной длительности с частотой следовани , равной частоте на вхог де 11. . Таким образом, при разности частот , превышающей нерабочую зону, на выходе частотно-фазового детектора образуетс  импульсна  последовательность с разностной частотой. Если разность частот меньше нерабочей зоны, то выходной D-триггер 6 не успевает срабатывать. Исчезновение импульсов ria выходе выходного D-триггера 6 вызывает отсутствие импульсов на выходе. , Таким образом, в синхронном режиме и при большой разности входных частот предлагаемый частотно-фазовый детектор работает аналогично прототипу , а при разности входных частот меньше нерабочей зоны импульсы на выходе отсутствуют. Изобретение позвол ет обеспечить уверенное вхождение в сингфонизм кольца ИФЛПЧ в широком диапазоне частот.

Claims (1)

  1. ЧАСТОТНО-ФАЗОВЫЙ ДЕТЕКТОР, содержащий два входных формирователя импульсов, инверсные выходы которых соединены с первыми входами' первого и второго элементов И-НЕ соответственно, выходы элементов И-НЁ подключены к R- и S-входам RS-триггера, вьг ход которого является первым выходом частотно-фазового детектора, а также два выходных D-триггера, выходы при одновременном расширении частот-, ного диапазона сигнала, входные формирователи импульсов выполнены на D-триггерах, причем счетный вход первого 0-триггера является первым входом частотно-фазового детектора и соединен со счетным входом первого выходного D-триггера, D-вход которого соединен с инверсным выходом первого D-триггера и с первым входом первого элемента И-НЕ, второй вход которого соединён с прямым выходом RS-триггера, а счетный вход второго 0-триггера является вторым входом частотнофазового детектора и соединен со счетным входом второго выходного D-триггера, 0-вход которого соединен с инверсным выходом второго D-триг. гера и с первым входом второго элемента И-НЕ, второй вход которого соединен с инверсным выходом RS-триггеSU_ 104059Т
    1 1040591 2
SU803216065A 1980-12-10 1980-12-10 Частотно-фазовый детектор SU1040591A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803216065A SU1040591A1 (ru) 1980-12-10 1980-12-10 Частотно-фазовый детектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803216065A SU1040591A1 (ru) 1980-12-10 1980-12-10 Частотно-фазовый детектор

Publications (1)

Publication Number Publication Date
SU1040591A1 true SU1040591A1 (ru) 1983-09-07

Family

ID=20931223

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803216065A SU1040591A1 (ru) 1980-12-10 1980-12-10 Частотно-фазовый детектор

Country Status (1)

Country Link
SU (1) SU1040591A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2814213C1 (ru) * 2023-10-02 2024-02-28 Общество с ограниченной ответственностью "Центр инновационных разработок ВАО" Частотно-фазовый детектор с минимальной длительностью управляющих импульсов

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2814213C1 (ru) * 2023-10-02 2024-02-28 Общество с ограниченной ответственностью "Центр инновационных разработок ВАО" Частотно-фазовый детектор с минимальной длительностью управляющих импульсов

Similar Documents

Publication Publication Date Title
SU1040591A1 (ru) Частотно-фазовый детектор
SU985929A1 (ru) Импульсный частотно-фазовый детектор
SU646444A1 (ru) Делитель частоты импульсов
SU1128367A2 (ru) Импульсно-временной дискриминатор
SU1190502A1 (ru) Устройство дл формировани импульсов разностной частоты
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU1693714A1 (ru) Фазовый детектор
SU1370722A1 (ru) Частотно-фазовый дискриминатор
SU1182625A1 (ru) Частотно-фазовый дискриминатор
SU1167523A1 (ru) Фазовый дискриминатор
SU569000A1 (ru) Импульсный частотно-фазовой дискриминатор
RU1807550C (ru) Импульсный частотно-фазовый детектор
SU1211849A2 (ru) Цифровой частотный дискриминатор
SU1236603A1 (ru) Устройство дл разделени двух последовательностей импульсов
SU1117824A1 (ru) Цифровой частотно-фазовый дискриминатор
SU1225004A1 (ru) Устройство формировани разностной частоты импульсных последовательностей
SU1706007A1 (ru) Временной дискриминатор
SU681574A2 (ru) Цифровой частотно-фазовый детектор
SU875611A1 (ru) Селектор импульсов по длительности
SU849479A1 (ru) Формирователь колоколообразныхиМпульСОВ
SU684710A1 (ru) Фазоимпульсный преобразователь
SU1256199A2 (ru) Делитель частоты на три
SU1298943A1 (ru) Приемник биимпульсного сигнала
RU1785088C (ru) Трехканальное устройство дл синхронизации асинхронных импульсных сигналов
SU902239A1 (ru) Устройство дл сравнени частот