SU1022183A1 - Function generator - Google Patents

Function generator Download PDF

Info

Publication number
SU1022183A1
SU1022183A1 SU823402297A SU3402297A SU1022183A1 SU 1022183 A1 SU1022183 A1 SU 1022183A1 SU 823402297 A SU823402297 A SU 823402297A SU 3402297 A SU3402297 A SU 3402297A SU 1022183 A1 SU1022183 A1 SU 1022183A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
code
input
output
outputs
Prior art date
Application number
SU823402297A
Other languages
Russian (ru)
Inventor
Валерий Эмануилович Штейнберг
Рафаил Вафинович Галиев
Original Assignee
Предприятие П/Я Р-6378
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6378 filed Critical Предприятие П/Я Р-6378
Priority to SU823402297K priority Critical patent/SU1045235A1/en
Priority to SU823402297A priority patent/SU1022183A1/en
Priority to SU823402297L priority patent/SU1045236A1/en
Application granted granted Critical
Publication of SU1022183A1 publication Critical patent/SU1022183A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1 Изобретение относитс  к автоматике вычислительной технике и может найти применение ал  показательного и логарифмического функциональньи преобразований аналоговых сигналов. Известен функциональный преобразователь , соаержащий переключатель, упра&л емые целители напр жени , интегратор jfoiraM, блок сравнени , логарифмический преобразователь, пороговый блок, блок управлени  и источник опорного напр жени  ijL . Указанный Чнкциональный преобразо- ватель, обладающий широкими функциональными возможност ми, отличаетс  пониженными точностью и быстродействием и сложностью конструктивной реализации . Известен также функциональный преобразователь , содержащий перзеключатели, блок уравновешивани , компаратор, блок опрецелени  рассогласовани , источник опорного напр жени , блок управлени  и формирователи экспоненциального и линейно измен ющего напр жений 2 . Данный преобразователь, позвол ющий выполн ть логарифмическое и показательное функциональнью преобразовани , обладает пониженной точностью. Известен также функциональный преоб разователь, соаержащий управл емые цел тели напр жени , аналого-цифровой прео& раэователь, цешифратор, преобразователь кода, источник опортого напр жени  и масштабный и суммирующий усилители.51 Недостатком известного функционального преобразовател   вл етс  ограниченность функциональных возможностей, так как он позвол ет выполн ть только логарифмическое преобразование аналоговых сигналов Прототипом изобретени   вл етс  функциональный преобразователь, содержащий управл емые делители напр жени  и аналого-цифровой преобразователь, соединенный выходами с входами дешифрато- ра и с входами преобразовател  кода, подключенного выходами к управл ющим входам первого управл емого делител  напр жени ,, сигнальный вход которого соединен с выходом источника опорного напр жени , причем второй управл емый делитель напр жени  подключен сигнальным входом к выходу суммирующего усилител , выходо.м - к выходной шине функцион ального преобразовател , а управл ющими входами - к выходам дешифратора, причем суммируюший усилитель соединен первым входом с выходом первого управ83 л емого делител  напр жени , а вторым входом - с выходом масштабного усилител , подключенного входом к шине ввода аргумента и к входу аналого-цифрювого преобразовател , И Недостатком прототипа  вл етс  Ьгри- ниченность функциональных возможностей, так как он позвол ет выполн ть только показательное функциональное преобразование и не позвол ет выполн ть логариф- Мйческое преобразование. Цель изобретени  - расширение функциональных возможностей за счет выполнени  логарифмического преобразовани . Поставленна  цель достигаетс  тем, в функциональный преобразователь, содержащий управл емые делители напр жени  и аналого-цифровой преобразователь , соединенный выходами с входами дешифратора и с входами преобразовател  кода, подключенного выходами к управл ющим входам первого управл емого дели1ел  напр 1жени , сигнальный вход которого соединен с выходом источника опорного напр жени , причем второй управл емый делитель напр жени  подключен сигнальным входом к выходу суммируруюшего усилител , а выходом - к вькод- ной шине функционального преобразовател , дополнительно введены коммутаторы кодов, ключи, перемножители кодов и третий управл емый делитель напр жени , соайиненный сигнальным входом с шиной ввода аргумента и с сигнальным входом первого ключа, управл ющими входами - с выходами первого коммутатора кодов, а выходом - с первым входом суммиру1ощего усилител , подключенного вторым и третьим входами соответственно к выходам второго и третьего ключей, сигнальные входы которых соединены с выходом первого управл емого делител  напр жени , причем первый коммутатор кодов подключен группой информационных входов к шине ввода первого опорного кода, а второй группой информационных входов - к выходам первого перемножшвл  кодов, соединенного первой груп- пой входов с щиной ввода второго опо{ ного кода, а второй группой входов - с выходами дешифра-гора и с первой группой входов второго перемножител  кодов, подключенного второй группой входов к шшie ввода третьего опорного кода, а выходами - к первой группе информационных входов второго коммутатора кодов, соединенного второй группой инфо1 лационньк входов с шиной ввода первого опорного кода, а выходами - с управл н шимн вхоаами второго управл емого целител  напр жени , подключенного выхоаом к сигнальному вхоау четвертого ключа, соециненного с вхоаом аналогоцифрового прербразовател  и с выходом первого ключа, причем управл ющие входы первого и второго ключей и первые управл ющие входь коммутаторов кодов подключены к шине управлени  режимом показательного преобразовани , а управл ющие входы третьего и четвертого ключей и вторые управл ющие входы коммутаторов кодов соединены с шиной управлени  режимом логарифмического преобразовани .; На чертеже изображена блок-схема Т1кционального преобразовател , содержащего аналого-цифровой преобразователь 1, соединенный выходами с входами дешифратора 2 и с входами преобразователе 3 кода, подключенного выходами к управл ющим входам первого управл емого целител  4 н апр жени . Управл емый делитель напр жени  4 соединен сигнальным вх дом с ВВ1ХОДОМ источника 5 опорного напр - нсени . Вторсй управл емый делитель 6, напр жени  подключен сигнальным входом к выходу суммирующего усилител  7, а выходом - к выходной шине 8 функционального преобразовател . Третий управл емый делитель 9 н 1Пр жени  соединен сигнальным входом с щикой 1О ввода аргумента и с сигнальным входом первого ключа 11, управл ющими входами с выходами первого коммутатора 12 кодов , а выходом - с первым входом суммирующегво усилител  7. Усилитель 7 подключен вторым и третьим входами соответственно к выходам второго и третьего ключей 13 и 14, сигнальные входы KOTOffctx соединены с выходом делител  4. Коммутатор 12 кодов подключен первсй группой информационных входов к щине 15 ввода первого опорного кода, а второй группой информационных входов к выходам первого перемножител  16 кодов . Перемножитель 16 соединен первой группой входов с шиной 17 ввода второго опорного кода, а второй группой входов - с выходами дешифратора 2 и с первсЛ группой входов второго перемножител  18 кодов. Перемножитель 18 подключен второй группой входов к шине 19 ввода третьего опорного кода, а вьаодами - к первой группе информационных входов вто рого коммутатора 2 О кодов. Коммутатор 20 соединен второй группой информационных входов с шиной 15 ввода первого опорного кода, а выходами - с управл ющими 10 34 вхоаами делител  6. Делитель 6 подключен выходом к сигйальному входу че-ьвертого ключа 21, соединенного выходом с входом аналого-41ифрового преобраэовател  1 и с выходом ключа 11. Управл ющие входы ключей 11 и 13 и первые управл ющие входы коммутаторов 12 и 2О подключены к щине ,22 управлени  режимом показательного преобразова-. ни . Управл ющие входы ключей 14 и 21 и вторые управл ющие входы коммутаторов 12 и 20 соединены с щиной 23 управлени  режимом логарифмического преобразовани . Работа функционального преобразовател  при выполнении показательного преобразовани  (где а.Ь - посто нные;X - аргумент) и логарифмического преобразовани  Eh bx основана на использовании полигональной аппроксимации данных функций функци ми, соаержащими линейную составл ющую (завис щую от номера л участка аппроксимации и от величины входного сигнала X ) и ступенчатую составл ющую (завис щую только от номера П). Показательное (экспоненциальное) преобразование реализуетс  в -соответ твии с уравнением вида .(,.о, (i} где Л ,- щаг квантовани  преобразовател  1; а логарифмическое преобразование - по уравнению (пч). а.) Функциональный преобразователь pe6oii .. тает следующим образом. В режиме показательного преобразов 1ни  управл ющий сигнал с шины 22 замы-. кает ключи 11 и 13 и подключает к вы- ходам коммутатора 12 опорный код Д (с щины 15), а к выходам коммутатора 2О - выходы перемножител  18. Кдю- чи 14 и 21 остаютс  разомкнутыми, а на щины 17 и 19 перемножителей 16 и 18 подаютс  опорные коды, соответственно равные 1/Ь ий. Входной сигнал X с шины 1О поступает на вход преобразовател  1 и на сигнальный вход делите- , л  9. В зависимости от величины входного сигнала преобразователь 1 определ ет номер п шага аппроксимации, по значению которого дешифратор.2 формирует сигнал 2 , а преобразователь 3 форми-1 The invention relates to the automation of computing technology and can find the use of aliamental and logarithmic functional transformations of analog signals. A known function converter, a switch that contains, controllable voltage healers, a jfoiraM integrator, a comparison unit, a logarithmic converter, a threshold unit, a control unit, and a reference voltage source ijL. The above-mentioned Interactive converter, which possesses wide functional capabilities, is distinguished by reduced accuracy and speed and the complexity of the constructive implementation. A functional converter is also known, comprising per-switches, a balancing unit, a comparator, a mismatch determination unit, a reference voltage source, a control unit, and exponential and linearly varying voltage drivers 2. This transducer, which allows the logarithmic and exponential transform function to be performed, has reduced accuracy. A functional transformer is also known that includes controlled voltage targets, an analog-digital converter & Solver, cipher, code converter, source of opto voltage, and scaling and summing amplifiers. 51 A disadvantage of the known functional converter is its limited functionality, since it allows only logarithmic conversion of analog signals. The prototype of the invention is a functional converter containing controlled voltage dividers and an analog-to-digital converter connected by outputs to the inputs of the decoder and to the inputs of the converter The one connected by the outputs to the control inputs of the first controlled voltage divider, the signal input of which is connected to the output of the reference voltage source, the second controlled voltage divider connected by the signal input to the output of the summing amplifier, the output m to the output bus function and the control inputs to the outputs of the decoder, the summing amplifier being connected by the first input to the output of the first control voltage divider, and the second input to the output of the scale amplifier Connected by the input to the input argument bus and to the input of the analog-to-digital converter; And the disadvantage of the prototype is the limitation of its functionality, since it allows only the exponential functional transformation to be performed and does not allow the logarithm to transform. The purpose of the invention is to expand the functionality by performing a logarithmic transformation. The goal is achieved by a function converter containing controlled voltage dividers and an analog-to-digital converter connected by outputs to the inputs of the decoder and to inputs of a code converter connected by outputs to the control inputs of the first controlled dividend, the signal input of which is connected to the output of the reference voltage source, the second controlled voltage divider connected by a signal input to the output of the summed amplifier, and the output to the output bus function A code converter, keys, code multipliers, and a third controlled voltage divider coaxially connected by a signal input to the argument input bus and to a signal input of the first key, control inputs from the first switch of the codes, and an output to the first input. a summed amplifier, connected by the second and third inputs, respectively, to the outputs of the second and third switches, the signal inputs of which are connected to the output of the first controlled voltage divider, the first switch The code tutor is connected to the group of information inputs to the input bus of the first reference code, and the second group of information inputs to the outputs of the first multiply codes connected by the first group of inputs with the input of the second basic code, and the second group of inputs to the outputs of the cipher-mount and with the first group of inputs of the second multiplier of codes, connected by the second group of inputs to the input bar of the third reference code, and the outputs to the first group of information inputs of the second code switch, connected by the second group of information inputs with the input bus of the first reference code, and outputs with the control input of the second controlled voltage target connected to the signal input of the fourth key connected to the analogue digital converter and the output of the first key, with the control inputs of the first and second keys and the first control inputs of the code switches are connected to the control bus of the exponential conversion mode, and the control inputs of the third and fourth keys and the second control inputs of the code switches are connected Log-transform mode control bus; The drawing shows a block diagram of a T1-functional converter containing an analog-to-digital converter 1 connected by outputs with inputs of a decoder 2 and with inputs of converter 3 of a code connected by outputs to control inputs of the first controlled target 4 on April. The controlled voltage divider 4 is connected by a signal input to the BB1 INPUT of the source 5 of the reference voltage. The second controlled divider 6, the voltage is connected by a signal input to the output of summing amplifier 7, and the output to the output bus 8 of the function converter. The third controllable divider 9n 1Radiation is connected by the signal input to the input argument box 1O and to the signal input of the first key 11, the control inputs to the outputs of the first switch 12 codes, and the output to the first input of summing amplifier 7. The second amplifier 7 is connected second and third inputs, respectively, to the outputs of the second and third keys 13 and 14, the signal inputs of KOTOffctx are connected to the output of divider 4. The switch 12 codes are connected with the first group of information inputs to the input bar 15 of the first reference code, and the second group with information 's inputs to the outputs of the first multiplier 16 codes. The multiplier 16 is connected to the first group of inputs with the bus 17 to input the second reference code, and the second group of inputs to the outputs of the decoder 2 and to the first group of inputs to the second multiplier 18 codes. The multiplier 18 is connected by the second group of inputs to the bus 19 to input the third reference code, and by means of the first group of information inputs of the second switch 2 O codes. The switch 20 is connected to the second group of information inputs with the bus 15 to enter the first reference code, and the outputs - to the control of 10 34 inputs of divider 6. Divider 6 is connected to the sigal input of the four-way switch 21 connected to the input of the analog-to-digital converter 1 and with the output of the key 11. The control inputs of the keys 11 and 13 and the first control inputs of the switches 12 and 2 are connected to the control panel, 22 controlling the exponential conversion mode. neither The control inputs of the keys 14 and 21 and the second control inputs of the switches 12 and 20 are connected to a logarithmic mode control width 23. The operation of the functional converter when performing the exponential transformation (where aB is constant; X is an argument) and the logarithmic transformation Eh bx is based on the use of a polygonal approximation of these functions by functions containing a linear component (depending on the number of the approximation area and on input signal X) and a step component (depending only on the P number). The exponential (exponential) transformation is realized in -response with the equation of the form. (,. о, (i} where Л, is quantization step of the converter 1; and the logarithmic transformation is according to the equation (fx). A.) Functional converter pe6oii .. as follows: In the mode of exponential conversion, the control signal from bus 22 closes keys 11 and 13 and connects the reference code D (of strip 15) to the outputs of switch 12, and the outputs of switch 2O to the outputs of the multiplier 18. - chi 14 and 21 remain open, and for 17 and 19 of multipliers 16 and 18 are served reference codes, respectively, equal to 1 / b. The input signal X from the bus 1O arrives at the input of the converter 1 and the signal input of the divider, l 9. Depending on the magnitude of the input signal, the converter 1 determines the number n of the approximation step, by the value of which the decoder .2 generates a signal 2, and the converter 3 forms

Claims (1)

(5.7) ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ, соцеркащий управляемые ·. целители напряжения и аналого-цифровой преобразователь, соединенный выходами с входами дешифратора и с входами преобразователя кода, подключенного выходами к управляющим входам первого управу ляемого целителя напряжения, сигнальный вход которого соединен с выходом источника опорного напряжения, причем второй управляемый целитель напряжения подключен сигнальным входом к выходу суммиКждего усилителя, а выходом - к выходной шине функционального преобразователя, о т л и ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей за счет выполнения логарифмического преобразования, в него дополнительно введены .коммутаторы кодов, ключи, пе ремножители кодов и третий управляемый целитель напряжения, соединенный сигнальным входом с шиной ввода аргумента й с сигнальным, входом первого ключа, управляющими входами - с выходами первого коммутатора кодов, а выходом — с первым входом суммирующего усилителя, подключенного вторым и третьим входами соответственно к выходам второго и третьего ключей, сигнальные входы которых соединены с выходом первого управляемого целителя напряжения, причем первый коммутатор кодов подключен первой группой информационных входов к шине ввода первого опорнного кода, а второй группой информаци онных входов - к выходам первого пёремножителя кодов, соединенного первой группой входов с шиной ввода второго опорного кода, а второй группой входов — с выходами дешифратора и с первой группой входов второго перемножителя кодов, подключенного второй группой входов к шине ввода третьего опорного кода, а выходами — к первой группе информационных входов второго коммутатора кодов, соединенного второй группой информационных входов с шиной ввода пер» вого опорного кода, а выходами — с уп- равляющими входами второго управляемого целителя напряжения, подключенного выходом к сигнальному входу четвертого ключа, соединенного выходом с входом аналого-цифрового преобразователя г с выходом первого ключа, причём управляющие входы первого и второго ключей и первые управляющие входы коммутаторов кодов подключены к шине управления режимом показательного преобразования, а управляющие входы третьего и четвертого ключей и вторые управляющие входы коммутаторов кодов, соединены с шиной управления режимом логарифмическо» го преобразования.(5.7) FUNCTIONAL CONVERTER, flickering controlled. voltage healers and an analog-to-digital converter connected by outputs to the inputs of the decoder and to the inputs of the code converter connected by outputs to the control inputs of the first controlled voltage healer, the signal input of which is connected to the output of the reference voltage source, and the second controlled voltage healer is connected by the signal input to the output the sum of each amplifier, and with the output - to the output bus of the functional converter, with the exception of the fact that, in order to expand the functionality by performing a logarithmic transformation, code switches, keys, code changers and a third controlled voltage healer connected to the input signal of the argument argument with the signal input, the input of the first key, the control inputs are connected to the outputs of the first code switch, and output - with the first input of the summing amplifier, connected by the second and third inputs, respectively, to the outputs of the second and third keys, the signal inputs of which are connected to the output of the first controlled integer voltage amplifier, and the first code switch is connected by the first group of information inputs to the input bus of the first reference code, and the second group of information inputs to the outputs of the first code multiplier connected by the first group of inputs to the input bus of the second reference code, and the second group of inputs with outputs a decoder and with the first group of inputs of the second code multiplier connected by the second group of inputs to the input bus of the third reference code, and outputs - to the first group of information inputs of the second code switch, connected by the second group of information inputs with the input bus of the first reference code, and outputs - with the control inputs of the second controlled voltage healer, connected by the output to the signal input of the fourth key, connected by the output to the input of the analog-to-digital converter g with the output of the first key, and the control inputs of the first and second keys and the first control inputs of the code switches are connected to the control bus of the exponential conversion mode, and the control inputs of the third and fourth keys are also connected to The other control inputs of the code switches are connected to the control bus of the logarithmic conversion mode.
SU823402297A 1982-02-17 1982-02-17 Function generator SU1022183A1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
SU823402297K SU1045235A1 (en) 1982-02-17 1982-02-17 Function generator
SU823402297A SU1022183A1 (en) 1982-02-17 1982-02-17 Function generator
SU823402297L SU1045236A1 (en) 1982-02-17 1982-02-17 Function generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823402297A SU1022183A1 (en) 1982-02-17 1982-02-17 Function generator

Publications (1)

Publication Number Publication Date
SU1022183A1 true SU1022183A1 (en) 1983-06-07

Family

ID=20999346

Family Applications (3)

Application Number Title Priority Date Filing Date
SU823402297A SU1022183A1 (en) 1982-02-17 1982-02-17 Function generator
SU823402297K SU1045235A1 (en) 1982-02-17 1982-02-17 Function generator
SU823402297L SU1045236A1 (en) 1982-02-17 1982-02-17 Function generator

Family Applications After (2)

Application Number Title Priority Date Filing Date
SU823402297K SU1045235A1 (en) 1982-02-17 1982-02-17 Function generator
SU823402297L SU1045236A1 (en) 1982-02-17 1982-02-17 Function generator

Country Status (1)

Country Link
SU (3) SU1022183A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свицетельство СССР № 467366, кп. G Об Q 7/24, 1972. 2.Авторское свидетельство СССР № 748442, кл. Q Об Gr 7/24, 1978. 3.Авторскоеевиаетельство СССР по за вке № 295О44О/18-24, кл. Q 06 q 7/24, 1980. 4.Авторское свицетельство СССР по за вке № 2917344/18-24, кл. Q 06 Gi 7/24, 1980 (прототип). *

Also Published As

Publication number Publication date
SU1045236A1 (en) 1983-09-30
SU1045235A1 (en) 1983-09-30

Similar Documents

Publication Publication Date Title
SU1022183A1 (en) Function generator
SU1049933A1 (en) Multichannel digital-analog multiplying device
SU858207A1 (en) Reversible analogue-digital converter
SU830430A1 (en) Function generator
SU966886A1 (en) Analogue-digital fourier converter
SU934481A1 (en) Function approximation device
SU1049928A1 (en) Hybrid approximator of function y = a miltiply x pouwer 3
SU822349A1 (en) Adaptive analogue-digital converter
SU864298A1 (en) Device for evaluating algebraic equations
SU855675A1 (en) Function generator
SU1695333A2 (en) Fuzzy set transformer
SU483783A1 (en) Code to Analog Converter
SU949662A1 (en) Multiplying-dividing device
SU733032A1 (en) Analog memory
SU741285A1 (en) Device for piece-linear approximation of time-related functions
SU660063A1 (en) Arrangement for reproduction of coefficients varying in time
SU947964A1 (en) Device for selecting and transmitting analogue signal
SU619937A1 (en) Scanning device
SU495689A1 (en) Angle Code Transducer
SU1325521A1 (en) Hybrid multiplying device
RU1786480C (en) Trigonometric converter
SU1104465A1 (en) Device for adjusting phase of harmonic signal
SU652567A1 (en) Correlator
SU1615886A1 (en) A-d square converter
SU1392618A1 (en) Code-to-permanent signal converter