RU48447U1 - SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9" - Google Patents

SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9" Download PDF

Info

Publication number
RU48447U1
RU48447U1 RU2005114268/22U RU2005114268U RU48447U1 RU 48447 U1 RU48447 U1 RU 48447U1 RU 2005114268/22 U RU2005114268/22 U RU 2005114268/22U RU 2005114268 U RU2005114268 U RU 2005114268U RU 48447 U1 RU48447 U1 RU 48447U1
Authority
RU
Russia
Prior art keywords
input
output
inputs
elements
ninth
Prior art date
Application number
RU2005114268/22U
Other languages
Russian (ru)
Inventor
В.В. Сапожников
А.А. Прокофьев
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения" filed Critical Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения"
Priority to RU2005114268/22U priority Critical patent/RU48447U1/en
Application granted granted Critical
Publication of RU48447U1 publication Critical patent/RU48447U1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Полезная модель относится к области автоматики, а именно - к устройствам технической диагностики и может быть использована для контроля правильности функционирования дискретных устройств, на выходах которых (рабочих или контрольных) в исправном техническом состоянии формируются слова, содержащие один сигнал «1» из девяти, т.е. код «1 из 9». Задача полезной модели - повышение быстродействия устройства. Для этого в самопроверяемый тестер для контроля кодов «1 из 9», содержащий элементы ИЛИ и элементы И, причем первый вход устройства соединен с первыми входами первого и второго элементов ИЛИ, второй вход -с вторым входом первого и первым входом третьего элементов ИЛИ, третий вход - с первым входом четвертого элемента ИЛИ, седьмой вход - с первым входом пятого элемента ИЛИ, выход первого элемента ИЛИ соединен с первыми входами первого элемента И и шестого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами второго элемента И и седьмого элемента ИЛИ, выход пятого элемента ИЛИ соединен с первым входом восьмого элемента ИЛИ, выход седьмого элемента ИЛИ соединен с первым входом третьего элемента И, выход первого элемента И соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход десятого элемента ИЛИ соединен с первым входом одиннадцатого элемента ИЛИ, двенадцатый, тринадцатый, четырнадцатый элементы ИЛИ, введен пятнадцатый элемент ИЛИ, причем третий вход устройства соединен с третьим входом первого элемента ИЛИ, четвертый вход - с четвертым входом первого и вторым входом пятого элементов ИЛИ, пятый вход - с вторыми входами второго и третьего элементов ИЛИ, шестой вход - с третьим входом второго и вторым входом четвертого элементов ИЛИ, седьмой вход - с четвертым входом второго элемента ИЛИ, The utility model relates to the field of automation, namely, to technical diagnostics devices and can be used to control the correct functioning of discrete devices, the outputs of which (operational or control), in good technical condition form words containing one signal “1” out of nine, t .e. code "1 of 9". The objective of the utility model is to increase the speed of the device. To do this, in a self-checking tester for monitoring codes “1 of 9” containing OR elements and AND elements, the first input of the device being connected to the first inputs of the first and second OR elements, the second input to the second input of the first and first input of the third OR elements, the third the input is with the first input of the fourth OR element, the seventh input is with the first input of the fifth OR element, the output of the first OR element is connected to the first inputs of the first AND element and the sixth OR element, the output of the third OR element is connected to the first inputs of the second AND element and of the seventh OR element, the output of the fifth OR element is connected to the first input of the eighth OR element, the output of the seventh OR element is connected to the first input of the third AND element, the output of the first AND element is connected to the first input of the ninth OR element, the second input of which is connected to the output of the second AND element, the output of the tenth OR element is connected to the first input of the eleventh OR element, the twelfth, thirteenth, fourteenth OR elements, the fifteenth OR element is input, and the third input of the device is connected to the third input of the first element OR, the fourth input - with the fourth input of the first and second input of the fifth elements OR, the fifth input - with the second inputs of the second and third elements OR, the sixth input - with the third input of the second and second input of the fourth elements, the seventh input - with the fourth input of the second element OR,

восьмой вход - с третьими входами третьего и четвертого элемента ИЛИ, девятый вход - с четвертым входом третьего и третьим входом пятого элементов ИЛИ, выход первого элемента ИЛИ соединен с вторым входом одиннадцатого элемента ИЛИ, выход которого соединен с вторым входом третьего элемента И, выход второго элемента ИЛИ соединен с первыми входами десятого, двенадцатого, тринадцатого элементов ИЛИ и первым входом четвертого элемента И, выход которого соединен с третьим входом девятого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами четырнадцатого и пятнадцатого элементов ИЛИ, выходы которых соединены соответственно с третьим и четвертым входами третьего элемента И, пятый вход которого соединен с выходом тринадцатого элемента ИЛИ, выход четвертого элемента ИЛИ соединен с вторыми входами восьмого, десятого элементов ИЛИ и четвертого элемента И, выход пятого элемента ИЛИ соединен с вторыми входами шестого и двенадцатого элементов ИЛИ, выход шестого элемента ИЛИ соединен с вторыми входами тринадцатого и четырнадцатого элементов ИЛИ, выход восьмого элемента ИЛИ соединен с вторыми входами второго элемента И и седьмого элемента ИЛИ, выход десятого элемента ИЛИ соединен с вторым входом пятнадцатого элемента ИЛИ, выход двенадцатого элемента ИЛИ соединен с вторым входом первого элемента И, выход третьего элемента И соединен с первым, а выход девятого элемента ИЛИ - со вторым выходами устройства.the eighth input is with the third inputs of the third and fourth OR element, the ninth input is with the fourth input of the third and third input of the fifth OR element, the output of the first OR element is connected to the second input of the eleventh OR element, the output of which is connected to the second input of the third AND element, the output of the second OR element connected to the first inputs of the tenth, twelfth, thirteenth OR elements and the first input of the fourth AND element, the output of which is connected to the third input of the ninth OR element, the output of the third OR element is connected to the first the inputs of the fourteenth and fifteenth OR elements, the outputs of which are connected respectively to the third and fourth inputs of the third AND element, the fifth input of which is connected to the output of the thirteenth OR element, the output of the fourth OR element is connected to the second inputs of the eighth, tenth OR element and the fourth AND element, output the fifth OR element is connected to the second inputs of the sixth and twelfth OR elements, the output of the sixth OR is connected to the second inputs of the thirteenth and fourteenth OR, the output of the eighth that OR is connected to the second inputs of the second AND element and the seventh OR element, the output of the tenth OR element is connected to the second input of the fifteenth OR element, the output of the twelfth OR element is connected to the second input of the first AND element, the output of the third AND element is connected to the first, and the output of the ninth element OR - with the second outputs of the device.

Description

Полезная модель относится к области автоматики, а именно - к устройствам технической диагностики и может быть использована для контроля правильности функционирования дискретных устройств, на выходах которых (рабочих или контрольных) в исправном техническом состоянии формируются слова, содержащие один сигнал «1» из девяти, т.е. код «1 из 9».The utility model relates to the field of automation, namely, to technical diagnostics devices and can be used to control the correct functioning of discrete devices, the outputs of which (operational or control), in good technical condition form words containing one signal “1” out of nine, t .e. code "1 of 9".

Устройства для контроля кодов «1 из n», в том числе n=9, известны. Например, известно устройство для контроля кодов «1 из n», содержащее элементы И, элементы ИЛИ и элемент ИЛИ-НЕ (Селлерс Ф. Методы обнаружения ошибок в работе ЭЦВМ. - М.: Мир, 1972, фиг.4.12, 4.15, 11.7).Devices for monitoring codes "1 of n", including n = 9, are known. For example, it is known a device for monitoring codes “1 of n”, containing AND elements, OR elements, and an OR-NOT element (Sellers F. Methods for detecting errors in the operation of digital computers. - M .: Mir, 1972, Fig. 4.12, 4.15, 11.7 )

Недостатком этого устройства является низкая достоверность диагностирования, так как неисправности, возникающие в его схеме, маскируют искажения контролируемого кода.The disadvantage of this device is the low reliability of the diagnosis, since the malfunctions arising in its circuit mask the distortion of the controlled code.

Наиболее близким по технической сущности к заявляемому (принято за прототип) является самопроверяемое устройство для контроля кодов «1 из 9», содержащее элементы ИЛИ и элементы И, причем первый вход устройства соединен с первыми входами первого и второго элементов ИЛИ, второй вход - с вторым входом первого и первым входом третьего элементов ИЛИ, третий вход - с первым входом четвертого элемента ИЛИ, седьмой вход - с первым входом пятого элемента ИЛИ, выход первого элемента ИЛИ соединен с первыми входами первого элемента И и шестого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами второго элемента И и седьмого элемента ИЛИ, выход пятого элемента ИЛИ соединен с первым входом восьмого элемента ИЛИ, выход седьмого элемента ИЛИ соединен с первым входом третьего элемента И, выход первого элемента И соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход десятого элемента ИЛИ соединен с первым входом одиннадцатого элемента ИЛИ (SU №788378, Н 03 К 13/32, 1980).The closest in technical essence to the claimed one (adopted as a prototype) is a self-checking device for monitoring codes “1 out of 9” containing OR elements and AND elements, the first input of the device being connected to the first inputs of the first and second OR elements, the second input to the second the input of the first and first input of the third OR element, the third input with the first input of the fourth OR element, the seventh input with the first input of the fifth OR element, the output of the first OR element is connected to the first inputs of the first AND element and the sixth AND element OR, the output of the third OR element is connected to the first inputs of the second AND element and the seventh OR element, the output of the fifth OR element is connected to the first input of the eighth OR element, the output of the seventh OR element is connected to the first input of the third AND element, the output of the first AND element is connected to the first input the ninth OR element, the second input of which is connected to the output of the second AND element, the output of the tenth OR element is connected to the first input of the eleventh OR element (SU No. 788378, Н 03 К 13/32, 1980).

Однако, известное устройство характеризуется невысоким быстродействием, так как сигналы от его входов до контрольных выходов распространяются по цепочкам, содержащим по шесть логических элементов. Это увеличивает время, необходимое для контроля правильности кодов, формируемых на выходах (рабочих или контрольных) проверяемых устройств, т.е. накладывает ограничение на их быстродействие.However, the known device is characterized by low speed, since the signals from its inputs to the control outputs are distributed in chains containing six logic elements. This increases the time required to verify the correctness of the codes generated at the outputs (working or control) of the devices under test, i.e. imposes a limit on their performance.

Задача полезной модели - повышение быстродействия устройства.The objective of the utility model is to increase the speed of the device.

Для этого в самопроверяемый тестер для контроля кодов «1 из 9», содержащий элементы ИЛИ и элементы И, причем первый вход устройства соединен с первыми входами первого и второго элементов ИЛИ, второй вход -с вторым входом первого и первым входом третьего элементов ИЛИ, третий вход - с первым входом четвертого элемента ИЛИ, седьмой вход - с первым входом пятого элемента ИЛИ, выход первого элемента ИЛИ соединен с первыми входами первого элемента И и шестого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами второго элемента И и седьмого элемента ИЛИ, выход пятого элемента ИЛИ соединен с первым входом восьмого элемента ИЛИ, выход седьмого элемента ИЛИ соединен с первым входом третьего элемента И, выход первого элемента И соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход десятого элемента ИЛИ соединен с первым входом одиннадцатого элемента ИЛИ, двенадцатый, тринадцатый, четырнадцатый элементы ИЛИ, введен пятнадцатый элемент ИЛИ, причем третий вход устройства соединен с третьим входом первого элемента ИЛИ, четвертый вход - с четвертым входом первого и вторым входом пятого элементов ИЛИ, пятый вход - с вторыми входами второго и третьего элементов ИЛИ, шестой вход - с третьим входом второго и вторым входом четвертого элементов ИЛИ, седьмой вход - с четвертым входом второго элемента ИЛИ, восьмой вход - с третьими входами третьего и четвертого элемента ИЛИ, девятый вход - с четвертым входом третьего и третьим входом пятого элементов To do this, in a self-checking tester for monitoring codes “1 of 9” containing OR elements and AND elements, the first input of the device being connected to the first inputs of the first and second OR elements, the second input to the second input of the first and first input of the third OR elements, the third the input is with the first input of the fourth OR element, the seventh input is with the first input of the fifth OR element, the output of the first OR element is connected to the first inputs of the first AND element and the sixth OR element, the output of the third OR element is connected to the first inputs of the second AND element and of the seventh OR element, the output of the fifth OR element is connected to the first input of the eighth OR element, the output of the seventh OR element is connected to the first input of the third AND element, the output of the first AND element is connected to the first input of the ninth OR element, the second input of which is connected to the output of the second AND element, the output of the tenth OR element is connected to the first input of the eleventh OR element, the twelfth, thirteenth, fourteenth OR elements, the fifteenth OR element is input, and the third input of the device is connected to the third input of the first element OR, the fourth input - with the fourth input of the first and second input of the fifth elements OR, the fifth input - with the second inputs of the second and third elements OR, the sixth input - with the third input of the second and second input of the fourth elements, the seventh input - with the fourth input of the second element OR, the eighth input - with the third inputs of the third and fourth elements OR, the ninth input - with the fourth input of the third and third input of the fifth elements

ИЛИ, выход первого элемента ИЛИ соединен с вторым входом одиннадцатого элемента ИЛИ, выход которого соединен с вторым входом третьего элемента И, выход второго элемента ИЛИ соединен с первыми входами десятого, двенадцатого, тринадцатого элементов ИЛИ и первым входом четвертого элемента И, выход которого соединен с третьим входом девятого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами четырнадцатого и пятнадцатого элементов ИЛИ, выходы которых соединены соответственно с третьим и четвертым входами третьего элемента И, пятый вход которого соединен с выходом тринадцатого элемента ИЛИ, выход четвертого элемента ИЛИ соединен с вторыми входами восьмого, десятого элементов ИЛИ и четвертого элемента И, выход пятого элемента ИЛИ соединен с вторыми входами шестого и двенадцатого элементов ИЛИ, выход шестого элемента ИЛИ соединен с вторыми входами тринадцатого и четырнадцатого элементов ИЛИ, выход восьмого элемента ИЛИ соединен с вторыми входами второго элемента И и седьмого элемента ИЛИ, выход десятого элемента ИЛИ соединен с вторым входом пятнадцатого элемента ИЛИ, выход двенадцатого элемента ИЛИ соединен с вторым входом первого элемента И, выход третьего элемента И соединен с первым, а выход девятого элемента ИЛИ - со вторым выходами устройства.OR, the output of the first OR element is connected to the second input of the eleventh OR element, the output of which is connected to the second input of the third AND element, the output of the second OR element is connected to the first inputs of the tenth, twelfth, thirteenth OR element and the first input of the fourth AND element, the output of which is connected to the third input of the ninth OR element, the output of the third OR element is connected to the first inputs of the fourteenth and fifteenth OR elements, the outputs of which are connected respectively to the third and fourth inputs of the third element and And, whose fifth input is connected to the output of the thirteenth OR element, the output of the fourth OR element is connected to the second inputs of the eighth, tenth OR elements and the fourth AND element, the output of the fifth OR element is connected to the second inputs of the sixth and twelfth OR elements, the output of the sixth OR element is connected with the second inputs of the thirteenth and fourteenth OR elements, the output of the eighth OR element is connected to the second inputs of the second AND element and the seventh OR element, the output of the tenth OR element is connected to the second input of the fifteenth OR element, the output of the twelfth OR element is connected to the second input of the first AND element, the output of the third AND element is connected to the first, and the output of the ninth OR element is connected to the second outputs of the device.

Функциональная схема заявляемого самопроверяемого тестера для контроля кодов «1 из 9» показана на чертеже.Functional diagram of the inventive self-checking tester for monitoring codes "1 of 9" is shown in the drawing.

Устройство содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый и пятнадцатый элементы 1...15 ИЛИ и первый, второй, третий и четвертый элементы 16...19 И. На чертеже позициями 20, 21, 22, 23, 24, 25, 26, 27, 28 обозначены первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый входы устройства, позициями 29, 39 - первый и второй выходы устройства.The device contains the first, second, third, fourth, fifth, sixth, seventh, eighth, ninth, tenth, eleventh, twelfth, thirteenth, fourteenth and fifteenth elements 1 ... 15 OR and the first, second, third and fourth elements 16 .. .19 I. In the drawing, the positions 20, 21, 22, 23, 24, 25, 26, 27, 28 indicate the first, second, third, fourth, fifth, sixth, seventh, eighth, ninth device inputs, positions 29, 39 - first and second outputs of the device.

Устройство имеет следующие соединения. Первый вход 20 устройства соединен с первыми входами первого и второго элементов 1 и 2 ИЛИ. Второй The device has the following connections. The first input 20 of the device is connected to the first inputs of the first and second elements 1 and 2 OR. Second

вход 21 соединен с вторым входом первого и первым входом третьего элементов 1 и 3 ИЛИ. Третий вход 22 соединен с первым входом четвертого элемента 4 ИЛИ. Седьмой вход 26 соединен с первым входом пятого элемента 5 ИЛИ. Выход первого элемента 1 ИЛИ соединен с первыми входами первого элемента 16 И и шестого элемента 6 ИЛИ. Выход третьего элемента 3 ИЛИ соединен с первыми входами второго элемента 17 И и седьмого элемента 7 ИЛИ. Выход пятого элемента 5 ИЛИ соединен с первым входом восьмого элемента 8 ИЛИ. Выход седьмого элемента 7 ИЛИ соединен с первым входом третьего элемента 18 И. Выход первого элемента 16 И соединен с первым входом девятого элемента 9 ИЛИ, второй вход которого соединен с выходом второго элемента 17 И. Выход десятого элемента 10 ИЛИ соединен с первым входом одиннадцатого элемента 11 ИЛИ. Кроме того, третий вход 22 устройства соединен с третьим входом первого элемента 1 ИЛИ, четвертый вход 23 - с четвертым входом первого и вторым входом пятого элементов 1 и 5 ИЛИ, пятый вход 24 - с вторыми входами второго и третьего элементов 2 и 3 ИЛИ, шестой вход 25 - с третьим входом второго и вторым входом четвертого элементов 2 и 4 ИЛИ, седьмой вход 26 - с четвертым входом второго элемента 2 ИЛИ, восьмой вход 27 - с третьими входами третьего и четвертого элементов 3 и 4 ИЛИ, девятый вход 28 - с четвертым входом третьего и третьим входом пятого элементов 3 и 5 ИЛИ. Выход первого элемента 1 ИЛИ соединен с вторым входом одиннадцатого элемента 11 ИЛИ, выход которого соединен с вторым входом третьего элемента 18 И. Выход второго элемента 2 ИЛИ соединен с первыми входами десятого, двенадцатого, тринадцатого элементов 10, 12, 13 ИЛИ и первым входом четвертого элемента 19 И, выход которого соединен с третьим входом девятого элемента 9 ИЛИ. Выход третьего элемента 3 ИЛИ соединен с первыми входами четырнадцатого и пятнадцатого элементов 14 и 15 ИЛИ, выходы которых соединены соответственно с третьим и четвертым входами третьего элемента 18 И, пятый вход которого соединен с выходом тринадцатого элемента 13 ИЛИ. Выход четвертого элемента 4 ИЛИ соединен с вторыми входами восьмого, input 21 is connected to the second input of the first and first input of the third elements 1 and 3 OR. The third input 22 is connected to the first input of the fourth element 4 OR. The seventh input 26 is connected to the first input of the fifth element 5 OR. The output of the first element 1 OR is connected to the first inputs of the first element 16 AND and the sixth element 6 OR. The output of the third element 3 OR is connected to the first inputs of the second element 17 AND and the seventh element 7 OR. The output of the fifth element 5 OR is connected to the first input of the eighth element 8 OR. The output of the seventh OR element 7 is connected to the first input of the third element 18 I. The output of the first element 16 AND is connected to the first input of the ninth element 9 OR, the second input of which is connected to the output of the second element 17 I. The output of the tenth element 10 OR is connected to the first input of the eleventh element 11 OR. In addition, the third input 22 of the device is connected to the third input of the first element 1 OR, the fourth input 23 to the fourth input of the first and second input of the fifth elements 1 and 5 OR, the fifth input 24 to the second inputs of the second and third elements 2 and 3 OR, the sixth input 25 - with the third input of the second and second input of the fourth elements 2 and 4 OR, the seventh input 26 - with the fourth input of the second element 2 OR, the eighth input 27 - with the third inputs of the third elements 4 and 4, the ninth input 28 - with the fourth input of the third and third input of the fifth elements 3 and 5 IL AND. The output of the first element 1 OR is connected to the second input of the eleventh element 11 OR, the output of which is connected to the second input of the third element 18 I. The output of the second element 2 OR is connected to the first inputs of the tenth, twelfth, thirteenth elements 10, 12, 13 OR and the first input of the fourth element 19 AND, the output of which is connected to the third input of the ninth element 9 OR. The output of the third OR element 3 is connected to the first inputs of the fourteenth and fifteenth OR elements 14 and 15, the outputs of which are connected respectively to the third and fourth inputs of the third AND element 18, the fifth input of which is connected to the output of the thirteenth OR element 13. The output of the fourth element 4 OR is connected to the second inputs of the eighth,

десятого элементов 8, 10 ИЛИ и четвертого элемента 19 И. Выход пятого элемента 5 ИЛИ соединен с вторыми входами шестого и двенадцатого элементов 6 и 12 ИЛИ.of the tenth elements 8, 10 OR and the fourth element 19 I. The output of the fifth element 5 OR is connected to the second inputs of the sixth and twelfth elements 6 and 12 OR.

Выход шестого элемента 6 ИЛИ соединен с вторыми входами тринадцатого и четырнадцатого элементов 13 и 14 ИЛИ. Выход восьмого элемента 8 ИЛИ соединен с вторыми входами второго элемента 17 И и седьмого элемента 7 ИЛИ. Выход десятого элемента 10 ИЛИ соединен с вторым входом пятнадцатого элемента 15 ИЛИ. Выход двенадцатого элемента 12 ИЛИ соединен с вторым входом первого элемента 16 И. Выход третьего элемента 18 И соединен с первым 29, а выход девятого элемента 9 ИЛИ - со вторым 30 выходами устройства.The output of the sixth element 6 OR is connected to the second inputs of the thirteenth and fourteenth elements 13 and 14 OR. The output of the eighth element 8 OR is connected to the second inputs of the second element 17 AND and the seventh element 7 OR. The output of the tenth OR element 10 is connected to the second input of the fifteenth OR element 15. The output of the twelfth element 12 OR is connected to the second input of the first element 16 I. The output of the third element 18 AND is connected to the first 29, and the output of the ninth element 9 OR to the second 30 outputs of the device.

Работа устройства иллюстрируется таблицей, в которой показаны состояния его выходов 29, 30 в зависимости от сигналов, подаваемых на входы 20...28.The operation of the device is illustrated in the table, which shows the status of its outputs 29, 30 depending on the signals supplied to the inputs 20 ... 28.

ТаблицаTable № п/пNo. p / p Сигналы на входахInput Signals Сигналы на выходахOutput Signals 20twenty 2121 2222 2323 2424 2525 2626 2727 2828 2929th 30thirty 11 11 00 00 00 00 00 00 00 00 00 11 22 00 11 00 00 00 00 00 00 00 11 00 33 00 00 11 00 00 00 00 00 00 11 00 44 00 00 00 11 00 00 00 00 00 00 11 55 00 00 00 00 11 00 00 00 00 11 00 66 00 00 00 00 00 11 00 00 00 00 11 77 00 00 00 00 00 00 11 00 00 11 00 88 00 00 00 00 00 00 00 11 00 00 11 9nine 00 00 00 00 00 00 00 00 11 00 11

Как видно из таблицы, при наличии одного сигнала «1» в слове, поступающем на входы устройства, на его выходах 29, 30 сигналы будут различны («01» или «10»), что свидетельствует о принадлежности входного слова коду «1 из 9».As can be seen from the table, if there is one signal “1” in the word supplied to the inputs of the device, at its outputs 29, 30 the signals will be different (“01” or “10”), which indicates that the input word belongs to the code “1 of 9 ".

Если на входы устройства будет поступать кодовая комбинация «000000000», состоящая из одних нулей, то на обоих выходах устройства будут сформированы сигналы «0», что свидетельствует об искажении в контролируемом коде.If the code combination “000000000”, consisting of one zeros, will arrive at the device inputs, then signals “0” will be generated at both device outputs, which indicates a distortion in the controlled code.

В том случае, если число «1» в слове, подаваемом на входы устройства, будет больше, чем одна, например, «110000000», «001110000» и т.д., то на обоих выходах устройства будут сформированы сигналы «1», что также указывает на искажение контролируемого кода.In the event that the number “1” in the word supplied to the inputs of the device is greater than one, for example, “110000000”, “001110000”, etc., then signals “1” will be generated at both outputs of the device, which also indicates distortion of the controlled code.

Устройство обладает свойством самопроверки, т.е. любая одиночная неисправность в его схеме будет обнаружена по идентичности сигналов на его выходах на одном или нескольких наборах кода «1 из 9».The device has the property of self-test, i.e. any single fault in its circuit will be detected by the identity of the signals at its outputs on one or more sets of code “1 out of 9”.

Например, неисправность «константа 0» первого входа 20 устройства будет зафиксирована на наборе «100000000», так как при поступлении этого набора на входы устройства, на его обоих выходах будут сформированы сигналы «0». Неисправность «константа 1» того же входа будет зафиксирована на одном из наборов кода «1 из 9»: «01000000», «001000000» и других по равенству «1» сигналов на обоих выходах устройства.For example, the malfunction “constant 0” of the first input 20 of the device will be fixed on the set “100000000”, since when this set arrives at the inputs of the device, signals “0” will be generated at its both outputs. The malfunction “constant 1” of the same input will be fixed on one of the sets of code “1 of 9”: “01000000”, “001000000” and others according to the equality “1” of the signals at both outputs of the device.

Неисправность «константа 0» первого входа первого элемента 16 И будет зафиксирована по равенству «0» обоих выходных сигналов на наборе «100000000» кода «1 из 9». Неисправность «константа 1» того же входа элемента 16 И будет зафиксирована по равенству сигналов «1» на обоих выходах устройства при поступлении на его входы наборов «000010000» или «000000100» кода «1 из 9».The malfunction “constant 0” of the first input of the first element 16 And will be fixed by the equality “0” of both output signals on the set “100000000” of the code “1 of 9”. The malfunction “constant 1” of the same input of element 16 AND will be fixed by the equality of the signals “1” at both outputs of the device when the sets “000010000” or “000000100” of the code “1 of 9” are received at its inputs.

Любая другая одиночная неисправность в устройстве приведет к тому, что сигналы на его выходах 29, 30 будут одинаковыми на одном или нескольких наборах кода «1 из 9».Any other single malfunction in the device will lead to the fact that the signals at its outputs 29, 30 will be the same on one or more sets of code "1 of 9".

Основным достоинством заявляемого устройства является большее быстродействие, так как сигналы от его входов до контрольных выходов проходят по путям, содержащим лишь четыре логических элемента, вместо шести у прототипа, что уменьшает время их задержки, а следовательно, и формирование контрольных сигналов на 30%. Последнее обстоятельство является весьма существенным для достижения максимального быстродействия контролируемых с помощью заявляемого устройства блоков и узлов ЭВМ.The main advantage of the claimed device is its higher speed, since the signals from its inputs to the control outputs pass along paths containing only four logic elements, instead of six of the prototype, which reduces their delay time, and therefore, the formation of control signals by 30%. The latter circumstance is very essential for achieving maximum performance controlled by the claimed device blocks and computer nodes.

Claims (1)

Самопроверяемый тестер для кода «1 из 9», содержащий элементы ИЛИ и элементы И, причем первый вход устройства соединен с первыми входами первого и второго элементов ИЛИ, второй вход - с вторым входом первого и первым входом третьего элементов ИЛИ, третий вход - с первым входом четвертого элемента ИЛИ, седьмой вход - первым входом пятого элемента ИЛИ, выход первого элемента ИЛИ соединен с первыми входами первого элемента И и шестого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами второго элемента И и седьмого элемента ИЛИ, выход пятого элемента ИЛИ соединен с первым входом восьмого элемента ИЛИ, выход седьмого элемента ИЛИ соединен с первым входом третьего элемента И, выход первого элемента И соединен с первым входом девятого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход десятого элемента ИЛИ соединен с первым входом одиннадцатого элемента ИЛИ, двенадцатый, тринадцатый, четырнадцатый элементы ИЛИ, отличающийся тем, что в него введен пятнадцатый элемент ИЛИ, причем третий вход устройства соединен с третьим входом первого элемента ИЛИ, четвертый вход - с четвертым входом первого и вторым входом пятого элементов ИЛИ, пятый вход - с вторыми входами второго и третьего элементов ИЛИ, шестой вход - с третьим входом второго и вторым входом четвертого элементов ИЛИ, седьмой вход - с четвертым входом второго элемента ИЛИ, восьмой вход - третьими входами третьего и четвертого элементов ИЛИ, девятый вход - с четвертым входом третьего и третьим входом пятого элементов ИЛИ, выход первого элемента ИЛИ соединен с вторым входом одиннадцатого элемента ИЛИ, выход которого соединен с вторым входом третьего элемента И, выход второго элемента ИЛИ соединен с первыми входами десятого, двенадцатого, тринадцатого элементов ИЛИ и первым входом четвертого элемента И, выход которого соединен с третьим входом девятого элемента ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами четырнадцатого и пятнадцатого элементов ИЛИ, выходы которых соединены соответственно с третьим и четвертым входами третьего элемента И, пятый вход которого соединен с выходом тринадцатого элемента ИЛИ, выход четвертого элемента ИЛИ соединен с вторыми входами восьмого, десятого элементов ИЛИ и четвертого элемента И, выход пятого элемента ИЛИ, соединен с вторыми входами шестого и двенадцатого элементов ИЛИ, выход шестого элемента ИЛИ соединен с вторыми входами тринадцатого и четырнадцатого элементов ИЛИ, выход восьмого элемента ИЛИ соединен с вторыми входами второго элемента И и седьмого элемента ИЛИ, выход десятого элемента ИЛИ соединен с вторым входом пятнадцатого элемента ИЛИ, выход двенадцатого элемента ИЛИ соединен с вторым входом первого элемента И, выход третьего элемента И соединен с первым, а выход девятого элемента ИЛИ - со вторым выходами устройства.
Figure 00000001
Self-checking tester for the code “1 of 9” containing OR elements and AND elements, the first input of the device being connected to the first inputs of the first and second OR elements, the second input with the second input of the first and first input of the third OR elements, the third input with the first the input of the fourth OR element, the seventh input is the first input of the fifth OR element, the output of the first OR element is connected to the first inputs of the first AND element and the sixth OR element, the output of the third OR element is connected to the first inputs of the second AND element and the seventh OR element, the output of the fifth OR element is connected to the first input of the eighth OR element, the output of the seventh OR element is connected to the first input of the third AND element, the output of the first AND element is connected to the first input of the ninth OR element, the second input of which is connected to the output of the second AND element, the output of the tenth OR element connected to the first input of the eleventh OR element, the twelfth, thirteenth, fourteenth OR elements, characterized in that the fifteenth OR element is inserted into it, and the third input of the device is connected to the third input of the first electronic OR, the fourth input - with the fourth input of the first and second input of the fifth OR element, the fifth input - with the second inputs of the second and third OR elements, the sixth input - with the third input of the second and second input of the fourth OR element, the seventh input - with the fourth input of the second OR element, the eighth input is the third inputs of the third and fourth OR elements, the ninth input is with the fourth input of the third and third input of the fifth OR element, the output of the first OR element is connected to the second input of the eleventh OR element, the output of which is connected with the second input of the third AND element, the output of the second OR element is connected to the first inputs of the tenth, twelfth, thirteenth OR elements and the first input of the fourth AND element, the output of which is connected to the third input of the ninth OR element, the output of the third OR element is connected to the first inputs of the fourteenth and fifteenth OR elements whose outputs are connected respectively to the third and fourth inputs of the third AND element, the fifth input of which is connected to the output of the thirteenth OR element, the output of the fourth OR element is connected n with the second inputs of the eighth, tenth OR elements and the fourth AND element, the output of the fifth OR element is connected to the second inputs of the sixth and twelfth OR elements, the output of the sixth OR element is connected to the second inputs of the thirteenth and fourteenth OR elements, the output of the eighth OR element is connected to the second the inputs of the second AND element and the seventh OR element, the output of the tenth OR element is connected to the second input of the fifteenth OR element, the output of the twelfth OR element is connected to the second input of the first AND element, the output of the third ment and connected to the first, and the output of the ninth OR - a second output device.
Figure 00000001
RU2005114268/22U 2005-05-11 2005-05-11 SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9" RU48447U1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2005114268/22U RU48447U1 (en) 2005-05-11 2005-05-11 SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2005114268/22U RU48447U1 (en) 2005-05-11 2005-05-11 SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9"

Publications (1)

Publication Number Publication Date
RU48447U1 true RU48447U1 (en) 2005-10-10

Family

ID=35851761

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005114268/22U RU48447U1 (en) 2005-05-11 2005-05-11 SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9"

Country Status (1)

Country Link
RU (1) RU48447U1 (en)

Similar Documents

Publication Publication Date Title
CN100541442C (en) high performance serial bus testing method
US20140207402A1 (en) Embedded tester
US11061665B2 (en) System for online cascaded loading firmware based on boundary scan and method thereof
CN102760089A (en) Motherboard diagnostic card
US9672128B2 (en) Multi-core device, test device, and method of diagnosing failure
CN107193680A (en) A kind of heartbeat detecting method, equipment and system
RU48447U1 (en) SELF-TESTED TESTER FOR CONTROL OF CODES "1 OF 9"
US20200132769A1 (en) SAS Connector Conduction Detecting System And Method Thereof
CN104090225A (en) Circuit for testing connectivity of chip pins
CN104090226A (en) Circuit for testing connectivity of chip pins
US7593824B2 (en) System and method for automation of hardware signal characterization and signal integrity verification
RU48129U1 (en) SELF-TESTED DEVICE FOR CONTROL OF CODES "1 OF 10"
CN203950020U (en) The circuit of test chip pin connectedness
Matrosova et al. A fault-tolerant sequential circuit design for SAFs and PDFs soft errors
US20230161729A1 (en) Detection System for PCIe CEM Connection Interface of Circuit Board and Method Thereof
CN110133481B (en) Test method and test circuit for IO bridge short circuit
CN110907857B (en) Automatic connector detection method based on FPGA
RU48128U1 (en) SELF-TESTED TEST FOR CODE "3 OF 7"
RU57992U1 (en) SELF-TESTED TESTER FOR CODE "2 OF 8"
CN102981586A (en) Low-level reset circuit and reset method of multi-reset-source-to-multi-processor system
US8793545B2 (en) Apparatus and method for clock glitch detection during at-speed testing
US20210072312A1 (en) Boundary Scan Test System And Method Thereof
CN204008991U (en) The circuit of test chip pin connectedness
Tewary et al. A novel approach to realize built-in-self-test (BIST) enabled UART using VHDL
CN103530208A (en) Memory bank

Legal Events

Date Code Title Description
MM1K Utility model has become invalid (non-payment of fees)

Effective date: 20060512