RU2666617C1 - Устройство для моделирования процесса выбора товара - Google Patents

Устройство для моделирования процесса выбора товара Download PDF

Info

Publication number
RU2666617C1
RU2666617C1 RU2017127166A RU2017127166A RU2666617C1 RU 2666617 C1 RU2666617 C1 RU 2666617C1 RU 2017127166 A RU2017127166 A RU 2017127166A RU 2017127166 A RU2017127166 A RU 2017127166A RU 2666617 C1 RU2666617 C1 RU 2666617C1
Authority
RU
Russia
Prior art keywords
output
input
elements
blocks
delay element
Prior art date
Application number
RU2017127166A
Other languages
English (en)
Inventor
Сергей Генрихович Каргинов
Алексей Александрович Попков
Олег Николаевич Слоботчиков
Виктор Алексеевич Титов
Original Assignee
Нано Во "Имц"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Нано Во "Имц" filed Critical Нано Во "Имц"
Priority to RU2017127166A priority Critical patent/RU2666617C1/ru
Application granted granted Critical
Publication of RU2666617C1 publication Critical patent/RU2666617C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • Geometry (AREA)
  • Computing Systems (AREA)
  • Algebra (AREA)
  • Computational Mathematics (AREA)
  • Evolutionary Computation (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Databases & Information Systems (AREA)
  • Software Systems (AREA)
  • Complex Calculations (AREA)

Abstract

Изобретение относится к области вычислительной техники. Технический результат заключается в повышении надежности работы устройства для моделирования процесса выбора товара. Технический результат достигается за счет устройства для моделирования процесса выбора товара, дополнительно содержащего матрицу блоков вторых элементов И 2(i=1…m, j=1…n), матрицу блоков третьих элементов И 3, блоки вторых элементов ИЛИ 4(i=1…m), блоки третьих элементов ИЛИ 5, (i=1…m), матрицу блоков четвертых элементов И 8(i=1…m, j=1…n), блоки четвертых элементов ИЛИ 9, пятый элемент И 12, счетчик 13, второй дешифратор 14, генератор тактовых импульсов (ГТИ) 15, шестой элемент И 27, шестой элемент задержки 30. 1 ил.

Description

Изобретение относится к области вычислительной техники и может быть использовано для получения оптимального решения задачи выбора товара из известного ассортимента.
Известно устройство для моделирования процесса выбора товара [1], которое позволяет получить точное решение задачи оптимального выбора товара из известного ассортимента.
Недостатком данного устройства является низкая надежность устройства из-за большого количества громоздких блоков умножения и блоков деления.
Работа устройства основана на преобразовании исходных данных о наборе товаров и выборе из них предпочтительного.
Сущность рассматриваемой задачи заключается в следующем. Имеется m однотипных товаров с известными n характеристиками qj (j=1…n) и их эталонные значения q0j. Известны также весовые коэффициенты αj, (j=1, …, n) важности товара для конкретного потребителя. Тогда показатель конкурентоспособности каждого товара по отношению к выбранному эталону по j-му качеству определяется как Qj=qj/q0j, а для всех товаров эти показатели будут описываться матрицей Qm*n. Таким образом можно задать Ki - интегральный показатель конкурентоспособности i-го товара, (i=1…m),
Figure 00000001
Выбор потребителя в этом случае сводится к максимизации интегрального показателя конкурентоспособности Ki, т.е. потребитель предпочтет товар, имеющий
Figure 00000002
Задача изобретения - создать устройство с повышенной надежностью, обеспечивающее получение оптимального решения задачи выбора оптимального решения задачи выбора товара из известного ассортимента.
Это решение достигается тем, что в устройство моделирования процесса выбора товара, содержащее матрицу m*n первых регистров 1i,j, (i=1…m, j=1…n), первые блоки деления 6i (i=1…m), блоки умножения 7i, по числу столбцов матрицы вторые регистры 10j (j=1…n), третьи регистры 11j (j=1…n), первый дешифратор 19, по числу строк матрицы вторые блоки деления 16i, (i=1…m), четвертые регистры 17i, (i=1…m), сумматоры 18i (i=1…m), блок выбора максимального кода 20, по числу строк матрицы блоки первых элементов И 21i (i=1…m), пятые регистры 22i (i=1…m), блок первых элементов ИЛИ 23, первый элементы задержки 24, второй элемент задержки 25, третий элемент задержки 26, четвертый элемент задержки 28, пятый элемент задержки 29, триггер 31, выход первого элемента задержки 24 подсоединен к входу второго элемента задержки 25, выход которого подсоединен к входам блоков умножения 7i (i=1…m) и к входу третьего элемента задержки 26, выход которого подсоединен к управляющим входам сумматоров 18i (i=1…m), второй вход сумматора 18i (i=1…m) подсоединен к выходу блока умножения 7i, выход четвертого элемента задержки 28 подсоединен к входу пятого элемента задержки 29 и к управляющим входам вторых блоков деления 16i, (i=1…m), первые входы которых подсоединены к выходам сумматоров 18i (i=1…m), а вторые входы - к выходам четвертых регистров 17i (i=1…m), выходы вторых блоков деления 16i (i=1…m) подсоединены к одноименным входам блока выбора максимального кода 20, выход которого подсоединен к входу первого дешифратора 19, выход которого подсоединен к первым входам первых блоков элементов И 21i (i=1…m), второй вход которого подсоединен к выходу пятого регистра 22i (i=1…m), а выход подсоединен к одноименному входу первого блока элементов ИЛИ 23, выход которого является выходом 34 устройства, в него введены матрица блоков вторых элементов И 2i,j (i=1…m, j=1…n), матрица блоков третьих элементов И 3i,j, блоки вторых элементов ИЛИ 4i (i=1…m), блоки третьих элементов ИЛИ 5i, (i=1…m), матрица блоков четвертых элементов И 8i,j (i=1…m, j=1…n), блоки четвертых элементов ИЛИ 9i, пятый элемент И 12, счетчик 13, второй дешифратор 14, генератор тактовых импульсов (ГТИ) 15, шестой элемент И 27, шестой элемент задержки 30, пусковой вход 33 подсоединен к первому входу пятого элемента И 12, второй вход которого подсоединен к выходу ГТИ 15, а выход - к входу первого элемента задержки 24 и к входу счетчика 13, выход которого подсоединен к входу второго дешифратора 14, j-ый (j=1…n) выход которого подсоединен к управляющим входам блоков вторых элементов И 2i,j, блоков третьих элементов И 3i,j, блоков четвертых элементов И 8i,j, выход первого регистра 1i,j (i=1…m, j=1…n) подсоединен к второму входу блока вторых элементов И 2i,j (i=1…m, j=1…n), выход которого подсоединен к одноименному входу блока вторых элементов ИЛИ 4i (i=1…m), выход которого подсоединен к первому входу второго блока деления 6i (i=1…m), выход второго регистра 10,j (j=1…n) подсоединен к второму входу блока третьих элементов И 3i,j (i=1…m, j=1…n), выход которого подсоединен к одноименному входу блока третьих элементов ИЛИ 5i (i=1…m), выход которого подсоединен к второму входу первого блока деления 6i (i=1…m), управляющий вход которого подсоединен к выходу элемента задержки 24, а выход - к первому входу блока умножения 7i (i=1…m), выход третьего регистра 11j (j=1…n) подсоединен к второму входу блока четвертых элементов И 8i,j (i=1…m, j=1…n), выход которого подсоединен к одноименному входу блока четвертых элементов ИЛИ 9i (i=1…m), выход которого подсоединен к второму входу блока умножения 7i (i=1…m), первый вход шестого элемента И 27 подсоединен к выходу третьего элемента задержки 26, второй вход - к последнему (n-му) выходу второго дешифратора 14, а выход подсоединен к входу четвертого элемента задержки 28, выход пятого элемента задержки 29 подсоединен к входу шестого элемента задержки 30 и к управляющему входу блока выбора максимального кода 20, выход шестого элемента задержки 30 подсоединен к входу триггера 31, прямой выход которого является выходом 32 устройства, а инверсный выход подсоединен к третьему входу пятого элемента И 12.
Проведенный поиск в известной научно-технической литературе не выявил наличие подобных технических решений.
Сущность изобретения поясняется чертежом. На фиг. 1 представлена структурная схема предлагаемого устройства, где на фиг. 1 представлены матрица регистров 1i,j, (i=1…m, j=1…n), матрица блоков элементов И 2i,j, матрица блоков элементов И 3i,j, блоки элементов ИЛИ 4i (i=1…m), блоки элементов ИЛИ 5i (i=1…m), блоки деления 6i (i=1…m), блоки умножения 7i, матрица блоков элементов И 8i,j (i=1…m, j=1…n), блоки элементов ИЛИ 9i, по числу столбцов матрицы регистры 10j (j=1…n), регистры 11j (j=1…n), элемент И 12, счетчик 13, дешифратор 14, генератор тактовых импульсов (ГТИ) 15, по числу строк матрицы блоки деления 16i, (i=1…m), регистры 17i, (i=1…m), сумматоры 18i (i=1…m), дешифратор 19, блок выбора максимального кода 20, по числу строк матрицы блоки элементов И 21i (i=1…m), регистры 22i (i=1…m), блок элементов ИЛИ 23, элементы задержки 24, 25, 26, элемент И 27, элементы задержки 28, 29, 30, триггер 31, выход 32, вход 33, выход 34 вместе со связями.
Устройство работает следующим образом.
В исходном состоянии на регистрах 1i,j (i=1…m, j=1…n) хранятся j-ые показатели качества i-го товара, на регистрах 11j хранятся весовые коэффициенты важности j-ого показателя качества с точки зрения потребителя товара. На регистрах 10j (j=1…n) хранятся эталонные оценки j-ых показателей качества товара. На регистрах 22i (i=1…m) хранятся коды анализируемых товаров. На регистрах 17i (i=1…m) хранятся коды стоимостей анализируемых товаров.
Триггер 31 находится в нулевом (сброшенном) состоянии, и на его прямом выходе 32 находится нулевой сигнал, а с инверсного его выхода единичный сигнал подается на управляющий вход элемента И 12. Установочные входы из-за громоздкости на чертеже не показаны.
Работа устройства начинается после подачи сигнала ПУСК на вход 33 устройства, после чего импульсы с выхода ГТИ 15 через открытый элемент И 12 поступает на вход элемента задержки 24 и на вход счетчика 13, код с выхода которого поступает на вход дешифратора 14. После появления нового кода на выходе счетчика 13 появляется единичный сигнал на одном из выходов дешифратора 14, который поступает на первые входы элементов И 2ij (i=1, …m, j=1, …n), элементов И 3ij, элементов И 8ij (i=1, …m, j=1, …n).
Коды с выходов регистров 1i,j (i=1…m, j=1…n) через открытые элементы И 2i,j поступают на одноименные входы элементов ИЛИ 4i, а далее на первые входы блоков деления (делимого) 6i (i=1…m).
Коды с выходов регистров 10j (j=1…n) через открытые элементы И 3i,j (i=1…m, j=1…n) поступают на одноименные входы элементов ИЛИ 5i (i=1…m), а далее на вторые входы блока деления (делителя) 6i (i=1…m).
Элемент задержки 24 задерживает сигнал на время надежного срабатывания счетчика 13, дешифратора 14, элементов И 2i,j (i=1…m, j=1…n), И 3i,j (i=1…m, j=1…n) и ИЛИ 5i (i=1…m), после чего этот сигнал поступает на управляющие входы блоков деления 6i (i=1…m) и на вход элемента задержки 25.
Результат с выходов блоков деления 6i (i=1…m) поступает на первый вход одноименного блока умножения 7i (i=1…m).
Сигнал с выхода элемента задержки 25 поступает на вход элемента задержки 26. С выхода элемента задержки 25 сигнал поступает на управляющие входы блоков умножения 7i (i=1…m). С выхода элемента задержки 26 сигнал поступает на управляющие входы сумматоров 18i (i=1…m), где происходит накопление суммы.
Элемент задержки 25 задерживает сигнал на время надежного срабатывания блока деления 6i (i=1…m), результат с выхода которого поступает на первый вход блока умножения 7i (i=1…m).
На второй вход блока умножения 7i (i=1…m) поступает код с выхода регистра 11j (j=1…n) через открытые элементы И 8ij (i=1…m, j=1…n) и блок элементов ИЛИ 9i (i=1…m).
Элемент задержки 26 задерживает сигнал на время надежного срабатывания блока умножения 7i (i=1…m), результат с выхода которого поступает на вход одноименного сумматора 18i (i=1…m).
Сигнал с выхода элемента задержки 26 поступает на первый вход элемента И 27, на второй вход которого поступает сигнал с последнего выхода дешифратора 14, а с выхода элемента И 27 сигнал поступает на вход элемента задержки 28. Сигнал с выхода элемента задержки 28 поступает на вход элемента задержки 29 и на управляющие входы блоков деления 16i (i=1…m), где происходит деление содержимого сумматора 18i (i=1…m) на значение регистра 17i (i=1…m).
Элемент задержки 29 задерживает сигнал на время, равное времени надежного срабатывания блока деления 16i (i=1…m).
Коды с выходов блоков деления 16i (i=1…m) поступают на одноименные входы блока выбора максимального кода 20, который обеспечивает выбор максимального кода из группы поступивших и его порядковый номер. На управляющий вход блока 20 поступает сигнал с выхода элемента задержки 29.
Порядковый номер максимального кода с выхода блока 20 поступает на вход дешифратора 19, сигналы с выходов которого поступает на первые входы одноименных блоков элементов И 21i (i=1…m). На вторые входы блоков элементов И 21i (i=1…m) поступают коды с выходов регистров 22i (i=1…m), с выходов блоков элементов И 21i (i=1…m) коды поступают на одноименные входы блока элементов ИЛИ 23, на выходе 34 которого появляется код наилучшего товара.
Одновременно сигнал с выхода элемента задержки 30, который задерживает сигнал на время, равное времени надежного срабатывания блока 20, поступает на установочный в единичное состояние вход триггера 31, на выходе 32 которого появляется сигнал окончания работы устройства. На инверсном выходе триггера 31 появляется нулевой сигнал, который поступает на вход элемента И 12 и прекращает прохождение импульсов с выхода ГТИ 15 в устройство.
Предлагаемое устройство для моделирования процесса выбора товара в составе элементов 1-33 (см. фиг. 1) может бать построено на известных стандартных микросхемах, выпускаемых отечественной промышленностью, при этом блок 20 выбора максимального кода может быть реализован по известной схеме "Устройство для определения экстремального кода", представленной в [2].
Источники информации
1. АС №2617564 кл. G06F 17/00 (2006.01), 2017.
2. АС №997028 кл. G06F 7/04, 1983.

Claims (1)

  1. Устройство для моделирования процесса выбора товара, содержащее матрицу m*n первых регистров 1i,j, (i=1…m, j=1…n), первые блоки деления 6i (i=1…m), блоки умножения 7i, по числу столбцов матрицы вторые регистры 10j (j=1..n), третьи регистры 11j (j=1…n), первый дешифратор 19, по числу строк матрицы вторые блоки деления 16i, (i=1…m), четвертые регистры 17i, (i=1…m), сумматоры 18i (i=1…m), блок выбора максимального кода стоимости товара и его порядкового номера 20, по числу строк матрицы блоки первых элементов И 21i (i=1…m), пятые регистры 22i (i=1…m), блок первых элементов ИЛИ 23, первый элемент задержки 24, второй элемент задержки 25, третий элемент задержки 26, четвертый элемент задержки 28, пятый элемент задержки 29, триггер 31, выход первого элемента задержки 24 подсоединен к входу второго элемента задержки 25, выход которого подсоединен к входам блоков умножения 7i (i=1…m) и к входу третьего элемента задержки 26, выход которого подсоединен к управляющим входам сумматоров 18i (i=1…m), второй вход сумматора 18i (i=1…m) подсоединен к выходу блока умножения 7i, выход четвертого элемента задержки 28 подсоединен к входу пятого элемента задержки 29 и к управляющим входам вторых блоков деления 16i, (i=1…m), первые входы которых подсоединены к выходам сумматоров 18i (i=1…m), а вторые входы - к выходам четвертых регистров 17i (i=1…m), выходы вторых блоков деления 16i (i=1…m) подсоединены к одноименным входам блока выбора максимального кода стоимости товара и его порядкового номера 20, выход которого подсоединен к входу первого дешифратора 19, выход которого подсоединен к первым входам первых блоков элементов И 21i (i=1…m), второй вход которого подсоединен к выходу пятого регистра 22i (i=1…m), а выход подсоединен к одноименному входу первого блока элементов ИЛИ 23, выход которого является выходом 34 устройства, отличающееся тем, что в него введены матрица блоков вторых элементов И 2i,j (i=1…m, j=1…n), матрица блоков третьих элементов И 3i,j, блоки вторых элементов ИЛИ 4i (i=1…m), блоки третьих элементов ИЛИ 5i, (i=1…m), матрица блоков четвертых элементов И 8i,j (i=1…m, j=1…n), блоки четвертых элементов ИЛИ 9i, пятый элемент И 12, счетчик 13, второй дешифратор 14, генератор тактовых импульсов (ГТИ) 15, шестой элемент И 27, шестой элемент задержки 30, пусковой вход 33 подсоединен к первому входу пятого элемента И 12, второй вход которого подсоединен к выходу ГТИ 15, а выход - к входу первого элемента задержки 24 и к входу счетчика 13, выход которого подсоединен к входу второго дешифратора 14, j-й (j=1…n) выход которого подсоединен к управляющим входам блоков вторых элементов И 2i,j, блоков третьих элементов И 3i,j, блоков четвертых элементов И 8i,j, выход первого регистра 1i,j (i=1…m, j=1..n) подсоединен к второму входу блока вторых элементов И 2i,j (i=1…m, j=1…n), выход которого подсоединен к одноименному входу блока вторых элементов ИЛИ 4i (i=1…m), выход которого подсоединен к первому входу второго блока деления 6i (i=1…m), выход второго регистра 10,j (j=1…n) подсоединен к второму входу блока третьих элементов И 3i,j (i=1…m, j=1…n), выход которого подсоединен к одноименному входу блока третьих элементов ИЛИ 5i (i=1…m), выход которого подсоединен к второму входу первого блока деления 6i (i=1…m), управляющий вход которого подсоединен к выходу элемента задержки 24, а выход - к первому входу блока умножения 7i (i=1…m), выход третьего регистра 11,j (j=1…n) подсоединен к второму входу блока четвертых элементов И 8i,j (i=1…m, j=1…n), выход которого подсоединен к одноименному входу блока четвертых элементов ИЛИ 9i (i=1…m), выход которого подсоединен к второму входу блока умножения 7i (i=1…m), первый вход шестого элемента И 27 подсоединен к выходу третьего элемента задержки 26, второй вход - к последнему (n-му) выходу второго дешифратора 14, а выход подсоединен к входу четвертого элемента задержки 28, выход пятого элемента задержки 29 подсоединен к входу шестого элемента задержки 30 и к управляющему входу блока выбора максимального кода стоимости товара и его порядкового номера 20, выход шестого элемента задержки 30 подсоединен к входу триггера 31, прямой выход которого является выходом 32 устройства, а инверсный выход подсоединен к третьему входу пятого элемента И 12.
RU2017127166A 2017-07-28 2017-07-28 Устройство для моделирования процесса выбора товара RU2666617C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2017127166A RU2666617C1 (ru) 2017-07-28 2017-07-28 Устройство для моделирования процесса выбора товара

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2017127166A RU2666617C1 (ru) 2017-07-28 2017-07-28 Устройство для моделирования процесса выбора товара

Publications (1)

Publication Number Publication Date
RU2666617C1 true RU2666617C1 (ru) 2018-09-11

Family

ID=63580205

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017127166A RU2666617C1 (ru) 2017-07-28 2017-07-28 Устройство для моделирования процесса выбора товара

Country Status (1)

Country Link
RU (1) RU2666617C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2779255C1 (ru) * 2021-12-17 2022-09-05 Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г. В. Плеханова" Устройство для моделирования процесса выбора изделия

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU97550U1 (ru) * 2010-04-22 2010-09-10 Ирина Евгеньевна Сафонова Устройство моделирования связей сетевых элементов на основе иерархического комплекса многоуровневого представления корпоративных функционально-ориентированных сетей
RU2491620C1 (ru) * 2012-04-26 2013-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Российский государственный торгово-экономический университет" Устройство для моделирования процесса выбора товара
US8805651B1 (en) * 2006-04-14 2014-08-12 The Mathworks, Inc. Properties, instrumentation and automatic scaling for signals in a modeling environment
RU170412U1 (ru) * 2017-02-09 2017-04-24 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации Генератор случайного полумарковского процесса с симметричными законами распределения
RU2617564C1 (ru) * 2016-03-29 2017-04-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г.В. Плеханова" Устройство для моделирования процесса выбора товара

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8805651B1 (en) * 2006-04-14 2014-08-12 The Mathworks, Inc. Properties, instrumentation and automatic scaling for signals in a modeling environment
RU97550U1 (ru) * 2010-04-22 2010-09-10 Ирина Евгеньевна Сафонова Устройство моделирования связей сетевых элементов на основе иерархического комплекса многоуровневого представления корпоративных функционально-ориентированных сетей
RU2491620C1 (ru) * 2012-04-26 2013-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Российский государственный торгово-экономический университет" Устройство для моделирования процесса выбора товара
RU2617564C1 (ru) * 2016-03-29 2017-04-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г.В. Плеханова" Устройство для моделирования процесса выбора товара
RU170412U1 (ru) * 2017-02-09 2017-04-24 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации Генератор случайного полумарковского процесса с симметричными законами распределения

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2779255C1 (ru) * 2021-12-17 2022-09-05 Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г. В. Плеханова" Устройство для моделирования процесса выбора изделия

Similar Documents

Publication Publication Date Title
CN105589677A (zh) 一种基于fpga的脉动结构矩阵乘法器及其实现方法
RU2666617C1 (ru) Устройство для моделирования процесса выбора товара
RU2410750C1 (ru) Устройство для оценки выполнения научно-исследовательских и опытно-конструкторских работ
RU2491620C1 (ru) Устройство для моделирования процесса выбора товара
RU2656543C1 (ru) Устройство для решения задачи выбора технических средств
RU2779255C1 (ru) Устройство для моделирования процесса выбора изделия
RU2617564C1 (ru) Устройство для моделирования процесса выбора товара
RU2520390C1 (ru) Устройство для количественной оценки качественного показателя
RU2443013C1 (ru) Устройство для решения задачи о рюкзаке
RU160865U1 (ru) Технологическая платформа безбумажного электронного документооборота в облачной среде
RU2470365C1 (ru) Устройство для технико-экономической оценки выполнения научно-исследовательских и опытно-конструкторских работ
RU2685980C1 (ru) Устройство для моделирования графика работы сотрудников учреждения
RU2713868C1 (ru) Устройство для решения задачи выбора технических средств сложной системы
RU2323467C1 (ru) Устройство оценки качества размещения в системах с матричной организацией
RU2446453C1 (ru) Устройство для решения задач целочисленного линейного программирования
RU2669071C1 (ru) Устройство для формирования потенциала инновационного проекта
CN104391825A (zh) 一种基于高斯消元法快速求解电力***节点阻抗矩阵的方法
RU2610012C1 (ru) Система формирования кадрового состава инновационного проекта
RU2664021C1 (ru) Устройство для выбора оптимальных решений методом главного критерия
RU2611964C2 (ru) Устройство для оценки результативности системы менеджмента качества продукции научно-технической организации
RU157986U1 (ru) Устройство для классификации и выбора материалов и инструментов арт-терапии
RU2665278C1 (ru) Устройство для идентификации уровней междисциплинарного синтеза исследований
RU2613854C1 (ru) Устройство для решения задачи о рюкзаке
RU2717628C1 (ru) Импульсный селектор
RU204015U1 (ru) Устройство для оценки и выбора предпочтительного варианта изделия

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20190729