RU2617564C1 - Устройство для моделирования процесса выбора товара - Google Patents

Устройство для моделирования процесса выбора товара Download PDF

Info

Publication number
RU2617564C1
RU2617564C1 RU2016111686A RU2016111686A RU2617564C1 RU 2617564 C1 RU2617564 C1 RU 2617564C1 RU 2016111686 A RU2016111686 A RU 2016111686A RU 2016111686 A RU2016111686 A RU 2016111686A RU 2617564 C1 RU2617564 C1 RU 2617564C1
Authority
RU
Russia
Prior art keywords
output
input
delay element
matrix
registers
Prior art date
Application number
RU2016111686A
Other languages
English (en)
Inventor
Борис Иванович Олейников
Виктор Алексеевич Титов
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г.В. Плеханова"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г.В. Плеханова" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г.В. Плеханова"
Priority to RU2016111686A priority Critical patent/RU2617564C1/ru
Application granted granted Critical
Publication of RU2617564C1 publication Critical patent/RU2617564C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относится к области вычислительной техники. Техническим результатом является расширение функциональных возможностей устройства за счет выбора наилучшего варианта товара по заданным потребителем критериям. Устройство содержит матрицу регистров 1i,j (i=1…m, j=1…n), матрицу блоков деления 2у, матрицу блоков умножения 3i,j, по числу столбцов матрицы регистры 4j и регистры 5j (j=1…n), по числу строк матрицы регистры 6i (i=1…m), блоки элементов И 7i (i=1…m), сумматоры 8i (i=1…m), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, элементы задержки 12, 13, 14, 15, триггер 16, пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вход 20, выходы 21, 22 и 23 вместе со связями. 1 ил.

Description

Изобретение относится к области вычислительной техники и может быть использовано для получения точного решения задачи выбора товара. Цель изобретения - расширение функциональных возможностей устройства за счет более полного учета характеристик товара. Устройство в своем составе содержит: матрицу m*n первых регистров 1ij (i=1…m, j=1…n), по числу строк матрицы вторые регистры 6i (i=1…m), по числу строк матрицы сумматоры 8i (i=1…m), по числу строк матрицы блоки элементов И 7i (i=1…m), по числу столбцов матрицы третьи регистры 4j (j=1…n), четвертые регистры 5j (j=1…n), матрицу m*n первых блоков деления 2i,j (i=1…m, j=1…n), матрицу блоков умножения 3i,j (i=1…m, j=1…n), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, первый элемент задержки 12, второй элемент задержки 13, третий элемент задержки 14, четвертый элемент задержки 15, триггер 16, пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вместе со связями.
Работа устройства основана на преобразовании исходных данных о наборе товаров и выборе из них предпочтительного.
Сущность рассматриваемой задачи заключается в следующем. Имеется m однотипных товаров с известными n характеристиками qj (j=1…n) и их эталонные значения q0j. Известны также весовые коэффициенты αj (j=1, …, n) важности для конкретного потребителя j-й характеристики товара. Тогда показатель конкурентоспособности каждого товара по отношению к выбранному эталону по j-му качеству определяется как Qj=qj/q0j, а для всех товаров эти показатели будут описываться матрицей Qm*n.
Интегральный показатель конкурентоспособности i-го товара (i=1…m) должен учитывать цену товара Ci (i=1…m). В этом случае он будет иметь вид:
Figure 00000001
Выбор потребителя в этом случае сводится к максимизации интегрального показателя конкурентоспособности, т.е. потребитель предпочтет товар, имеющий
Figure 00000002
Известны устройства для подобного моделирования [1] которые позволяют определить наилучший вариант по иным критериям.
Наиболее близким по технической сущности к заявляемому устройству является устройство для моделирования [1], содержащее матрицу m*n первых регистров 1i,j (i=1…m, j=1…n), по числу строк матрицы вторые регистры 6i (i=1…m), по числу строк матрицы сумматоры 8i (i=1…m), по числу строк матрицы блоки элементов И 7i (i=1…m), по числу столбцов матрицы третьи регистры 4j (j=1…n), четвертые регистры 5j (j=1…n), матрицу m*n первых блоков деления 2i,j (i=1…m, j=1…n), матрицу блоков умножения 3i,j (i=1…m, j=1…n), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, первый элемент задержки 12, второй элемент задержки 13, третий элемент задержки 14, четвертый элемент задержки 15, триггер 16.
Недостатком данного устройства является невозможность моделирования выбора наилучшего варианта товара по заданным потребителем критериям с учетом стоимостных характеристик.
Задача изобретения - создать устройство, обеспечивающее моделирование выбора наилучшего варианта товара по заданным потребителем критериям.
Сущность изобретения состоит в том, что в устройство для моделирования процесса выбора товара, содержащее матрицу m*n первых регистров 1i,j, (i=1…m, j=1…n), по числу строк матрицы вторые регистры 6i, (i=1…m), по числу строк матрицы сумматоры 8i, (i=1…m), по числу строк матрицы блоки элементов И 7i (i=1…m), по числу столбцов матрицы третьи регистры 4j, (j=1…n), четвертые регистры 5j, (j=1…n), матрицу m*n первых блоков деления 2i,j (i=1…m, j=1…n), матрицу блоков умножения 3i,j, (i=1…m, j=1…n), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, первый элемент задержки 12, второй элемент задержки 13, третий элемент задержки 14, четвертый элемент задержки 15, триггер 16, выход которого является выходом 21, а вход подсоединен к выходу четвертого элемента задержки 15, пусковой вход 20 подсоединен к входу первого элемента задержки 12 и к управляющим входам блоков деления 2i,j (i=1…m, j=1…n), второй вход каждого из которых подсоединен к выходу одноименного первого регистра 1i,j (i=1…m, j=1…n), а третий вход - к выходу одноименного четвертого регистра 5j, (j=1…n), выход первого элемента задержки 12 подсоединен к входу второго элемента задержки 13 и к управляющим входам блоков умножения 3i,j (i=1…m, j=1…n), второй вход каждого из которых подсоединен к выходу одноименного блока деления 2i,j (i=1…m, j=1…n), а третий вход - к выходу одноименного третьего регистра 4j, (j=1…n), выход второго элемента задержки 13 подсоединен к входу третьего элемента задержки 14 и к управляющим входам сумматоров 8i (i=1…m), вторые входы которого подсоединены к выходам одноименных блоков умножения 3i,j (i=1…m, j=1…n), первый выход блока выбора максимального кода 10 является выходом 23 устройства, а второй выход подсоединен к входу дешифратора 11, выходы которого подсоединены к одноименным управляющим входам блоков элементов И 7i (i=1…m), вторые входы которых подсоединены к выходам вторых регистров 6i (i=1…m), а выходы подсоединены к одноименным входам блока элементов ИЛИ 9, выход которого является выходом 22 устройства,
Figure 00000003
пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вход которого подсоединен к выходу третьего элемента задержки 14, а выход подсоединен к входу четвертого элемента задержки 15 и к управляющему входу блока выбора максимального кода 10, выход пятого регистра 19i (i=1…m) подсоединен к первому входу второго блока деления 18i (i=1…m), второй вход которого подсоединен к выходу сумматора 8i (i=1…m), а выход подсоединен к одноименному входу блока выбора максимального кода 10, выход третьего элемента задержки 14 подсоединен к управляющему входу второго блока деления 18i (i=1…m).
Проведенный поиск в известной научно-технической литературе не выявил наличие подобных технических решений.
Новизна предлагаемого устройства заключается в том, что новое техническое устройство отличается от прототипа тем, что дополнительно в него введены пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вход которого подсоединен к выходу третьего элемента задержки 14, а выход подсоединен к входу четвертого элемента задержки 15 и к управляющему входу блока выбора максимального кода 10, выход пятого регистра 19i (i=1…m) подсоединен к первому входу второго блока деления 18i (i=1…m), второй вход которого подсоединен к выходу сумматора 8i (i=1…m), а выход подсоединен к одноименному входу блока выбора максимального кода 10, выход третьего элемента задержки 14 подсоединен к управляющему входу второго блока деления 18i (i=1…m).
Изобретательский уровень достигается тем, что ввод соответствующих элементов в известный прототип вместе со связями позволяет решить новую техническую задачу, решение которой в известных компьютерах и в литературе в настоящее время не отражено. Предлагаемое устройство позволяет расширить функциональные возможности устройства.
Сущность изобретения поясняется чертежом. На фиг.1 представлена структурная схема предлагаемого устройства, где на фиг. 1 представлены матрица регистров 1i,j (i=1…m, j=1…n), матрица блоков деления 2у, матрица блоков умножения 3i,j, по числу столбцов матрицы регистры 4j и регистры 5j (j=1…n), по числу строк матрицы регистры 6i (i=1…m), блоки элементов И 7i (i=1…m), сумматоры 8i (i=1…m), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, элементы задержки 12, 13, 14, 15, триггер 16, пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вход 20, выходы 21, 22 и 23 вместе со связями.
Устройство работает следующим образом.
В исходном состоянии на регистрах 1i,j (i=1…m, j=1…n) хранятся j-е показатели качества i-го товара, на регистрах 4j хранятся весовые коэффициенты важности j-го показателя качества с точки зрения потребителя товара. На регистрах 5j (j=1…n) хранятся эталонные оценки j-х показателей качества товара. На регистрах 6i (i=1…m) хранятся коды анализируемых товаров. На регистрах 19i (i=1…m) хранятся стоимости анализируемых товаров. Триггер 16 находится в нулевом (сброшенном) состоянии, и на его выходе 21 находится нулевой сигнал.
Работа устройства начинается после подачи сигнала ПУСК на вход 20 устройства, после чего в блоках деления 2i,j (i=1…m, j=1…n) происходит деление содержимого регистра 1i,j (i=1…m, j=1…n) на содержимое регистра 5j (j=1…n). Одновременно пусковой входной сигнал 20 поступает на вход элемента задержки 12, который задерживает сигнал на время t12, равное времени надежного срабатывания блока деления 2i,j (i=1…m, j=1…n).
Сигнал с выхода элемента задержки 12 поступает на вход элемента задержки 13 и на управляющие входы блоков умножения 3i,j (i=1…m, j=1…n), где происходит умножение содержимого блока деления 2i,j (i=1…m, j=1…n) на значение содержимого регистра 4j (j=1…n).
Результат с выхода каждого блока умножения 3i,j (i=1…m, j=1…n) поступает на одноименный вход сумматора 8i (i=1…m), на управляющий вход которого поступает разрешающий сигнал с выхода элемента задержки 13, который задерживает сигнал на время t13, равное времени надежного срабатывания блока умножения 3i,j (i=1…m, j=1…n).
Коды с выхода сумматоров 8i (i=1…m) поступают на первые входы блоков деления 18i (i=1…m), на вторые входы которых в качестве делителя поступают коды с выходов регистров 19i (i=1…m).
Код с выхода элемента задержки 13 поступает также на вход элемента задержки 14, с выхода которого сигнал поступает на вход элемента задержки 17 и на управляющие входы блоков деления 18i (i=1…m). Элемент задержки 17 задерживает сигнал на время t17, равное времени надежного срабатывания блока деления 18i (i=1…m).
Коды с выходов блоков деления 18i (i=1…m) поступают на одноименные входы блока выбора максимального кода 10, который обеспечивает выбор максимального кода из группы поступивших и его порядковый номер. На управляющий вход блока 10 поступает сигнал с выхода элемента задержки 17.
Порядковый номер максимального кода с выхода блока 10 поступает на вход дешифратора 11, с выхода которого поступает на одноименные входы блоков элементов И 7i (i=1…m), с выходов которых коды поступают на одноименные входы блока элементов ИЛИ 9, на выходе 22 которого появляется код наилучшего товара.
Одновременно сигнал с выхода элемента задержки 15, который задерживает сигнал на время t15, равное времени надежного срабатывания блока 10, поступает на установочный в единичное состояние вход триггера 16, на выходе 21 которого появляется сигнал окончания работы устройства.
Предлагаемое устройство для моделирования процесса выбора товара в составе элементов 1-19 (см. фиг. 1) может быть построено на известных стандартных микросхемах, выпускаемых отечественной промышленностью, при этом блок 10 выбора максимального кода может быть реализован по известной схеме "Устройство для определения экстремального кода", представленной в [2].
1. АС №2491620, кл. G06F 12/14, 2013.
2. АС №997028, кл. G06F 7/04, 1983.

Claims (1)

  1. Устройство для моделирования процесса выбора товара, содержащее матрицу m*n первых регистров 1i,j (i=1…m, j=1…n), по числу строк матрицы вторые регистры 6i (i=1…m), по числу строк матрицы сумматоры 8i (i=1…m), по числу строк матрицы блоки элементов И 7i (i=1…m), по числу столбцов матрицы третьи регистры 4j (j=1…n), четвертые регистры 5j (j=1…n), матрицу m*n первых блоков деления 2i,j (i=1…m, j=1…n), матрицу блоков умножения 3i,j (i=1…m, j=1…n), блок элементов ИЛИ 9, блок выбора максимального кода 10, дешифратор 11, первый элемент задержки 12, второй элемент задержки 13, третий элемент задержки 14, четвертый элемент задержки 15, триггер 16, выход которого является выходом 21, а вход подсоединен к выходу четвертого элемента задержки 15, пусковой вход 20 подсоединен к входу первого элемента задержки 12 и к управляющим входам блоков деления 2i,j (i=1…m, j=1…n), второй вход каждого из которых подсоединен к выходу одноименного первого регистра 1i,j (i=1…m, j=1…n), а третий вход - к выходу одноименного четвертого регистра 5j (j=1…n), выход первого элемента задержки 12 подсоединен к входу второго элемента задержки 13 и к управляющим входам блоков умножения 3i,j (i=1…m, j=1…n), второй вход каждого из которых подсоединен к выходу одноименного блока деления 2i,j (i=1…m, j=1…n), а третий вход - к выходу одноименного третьего регистра 4j (j=1…n), выход второго элемента задержки 13 подсоединен к входу третьего элемента задержки 14 и к управляющим входам сумматоров 8i (i=1…m), вторые входы которого подсоединены к выходам одноименных блоков умножения 3i,j (i=1…m, j=1…n), первый выход блока выбора максимального кода 10 является выходом 23 устройства, а второй выход подсоединен к входу дешифратора 11, выходы которого подсоединены к одноименным управляющим входам блоков элементов И 7i (i=1…m), вторые входы которых подсоединены к выходам вторых регистров 6i (i=1…m), а выходы подсоединены к одноименным входам блока элементов ИЛИ 9, выход которого является выходом 22 устройства, отличающееся тем, что в него введены пятые регистры 19i (i=1…m), вторые блоки деления 18i (i=1…m), пятый элемент задержки 17, вход которого подсоединен к выходу третьего элемента задержки 14, а выход подсоединен к входу четвертого элемента задержки 15 и к управляющему входу блока выбора максимального кода 10, выход пятого регистра 19i (i=1…m) подсоединен к первому входу второго блока деления 18i (i=1…m), второй вход которого подсоединен к выходу сумматора 8i (i=1…m), а выход подсоединен к одноименному входу блока выбора максимального кода 10, выход третьего элемента задержки 14 подсоединен к управляющему входу второго блока деления 18i (i=1…m).
RU2016111686A 2016-03-29 2016-03-29 Устройство для моделирования процесса выбора товара RU2617564C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2016111686A RU2617564C1 (ru) 2016-03-29 2016-03-29 Устройство для моделирования процесса выбора товара

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2016111686A RU2617564C1 (ru) 2016-03-29 2016-03-29 Устройство для моделирования процесса выбора товара

Publications (1)

Publication Number Publication Date
RU2617564C1 true RU2617564C1 (ru) 2017-04-25

Family

ID=58643141

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016111686A RU2617564C1 (ru) 2016-03-29 2016-03-29 Устройство для моделирования процесса выбора товара

Country Status (1)

Country Link
RU (1) RU2617564C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2666617C1 (ru) * 2017-07-28 2018-09-11 Нано Во "Имц" Устройство для моделирования процесса выбора товара
RU2779255C1 (ru) * 2021-12-17 2022-09-05 Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г. В. Плеханова" Устройство для моделирования процесса выбора изделия

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU997028A1 (ru) * 1981-04-09 1983-02-15 Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского Устройство дл определени экстремального кода
RU34774U1 (ru) * 2003-07-16 2003-12-10 Лебедев Сергей Владимирович Устройство для предложения товаров и услуг
US20050021436A1 (en) * 2003-05-07 2005-01-27 Dowling Bartholomew F. Method and system for predicting changes in value of financial assets
RU2491620C1 (ru) * 2012-04-26 2013-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Российский государственный торгово-экономический университет" Устройство для моделирования процесса выбора товара

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU997028A1 (ru) * 1981-04-09 1983-02-15 Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского Устройство дл определени экстремального кода
US20050021436A1 (en) * 2003-05-07 2005-01-27 Dowling Bartholomew F. Method and system for predicting changes in value of financial assets
RU34774U1 (ru) * 2003-07-16 2003-12-10 Лебедев Сергей Владимирович Устройство для предложения товаров и услуг
RU2491620C1 (ru) * 2012-04-26 2013-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Российский государственный торгово-экономический университет" Устройство для моделирования процесса выбора товара

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2666617C1 (ru) * 2017-07-28 2018-09-11 Нано Во "Имц" Устройство для моделирования процесса выбора товара
RU2779255C1 (ru) * 2021-12-17 2022-09-05 Федеральное государственное бюджетное образовательное учреждение высшего образования "Российский экономический университет имени Г. В. Плеханова" Устройство для моделирования процесса выбора изделия

Similar Documents

Publication Publication Date Title
US10643120B2 (en) Joint learning of local and global features for entity linking via neural networks
Westerlund New simple tests for panel cointegration
CN103207904B (zh) 搜索结果的提供方法及搜索引擎
EP2854044A1 (en) A method and a system for determining a product vector for performing Dynamic Time Warping
CN104462357B (zh) 实现个性化搜索的方法和装置
Jokhio et al. A dual super-element domain decomposition approach for parallel nonlinear finite element analysis
EP3816866A1 (en) Operation method and apparatus for network layer in deep neural network
US20220036223A1 (en) Processing apparatus, processing method, and non-transitory storage medium
CN109284782A (zh) 用于检测特征的方法和装置
CN106373112A (zh) 图像处理方法、装置和电子设备
RU2617564C1 (ru) Устройство для моделирования процесса выбора товара
RU2534924C2 (ru) Устройство для моделирования процесса принятия решения в условиях неопределенности
RU2491620C1 (ru) Устройство для моделирования процесса выбора товара
Fahimian et al. On characterization of technology readiness level coefficients for design
CN103870563A (zh) 确定给定文本的主题分布的方法和装置
Chen et al. Global sensitivity analysis for multivariate outputs using generalized RBF-PCE metamodel enhanced by variance-based sequential sampling
Mohanty et al. Design and performance analysis of fixed-point jacobi svd algorithm on reconfigurable system
CN111402003B (zh) 实现用户相关推荐的***和方法
EP2854134A1 (en) A method and a system for determining a product vector for performing Dynamic Time Warping
RU2779255C1 (ru) Устройство для моделирования процесса выбора изделия
Arteaga et al. Building covariance matrices with the desired structure
RU2666617C1 (ru) Устройство для моделирования процесса выбора товара
Gu et al. A computationally efficient state space approach to estimating multilevel regression models and multilevel confirmatory factor models
RU2443013C1 (ru) Устройство для решения задачи о рюкзаке
CN109993551A (zh) 确定广告投放人群的方法、装置和计算机可读存储介质