RU2479119C1 - Импульсный селектор - Google Patents

Импульсный селектор Download PDF

Info

Publication number
RU2479119C1
RU2479119C1 RU2012104452/08A RU2012104452A RU2479119C1 RU 2479119 C1 RU2479119 C1 RU 2479119C1 RU 2012104452/08 A RU2012104452/08 A RU 2012104452/08A RU 2012104452 A RU2012104452 A RU 2012104452A RU 2479119 C1 RU2479119 C1 RU 2479119C1
Authority
RU
Russia
Prior art keywords
input
output
keys
key
pulse selector
Prior art date
Application number
RU2012104452/08A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Игорь Алексеевич Кузнецов
Сергей Борисович Носов
Original Assignee
Закрытое акционерное общество "ИВЛА-ОПТ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Закрытое акционерное общество "ИВЛА-ОПТ" filed Critical Закрытое акционерное общество "ИВЛА-ОПТ"
Priority to RU2012104452/08A priority Critical patent/RU2479119C1/ru
Application granted granted Critical
Publication of RU2479119C1 publication Critical patent/RU2479119C1/ru

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора из кортежа (τ1,…,τn) компоненты τi(2), занимающей соответствующее место в отношении порядка τ(1)≤…≤τ(n), полученного неубывающим ранжированием компонент τ1, …, τn, где τ1, …, τn - временные интервалы, определяемые длительностями синхронизированных по переднему фронту положительных импульсных сигналов х1,…xn∈{0,1}. Импульсный селектор содержит 3n-4 ключей (1(1)(1), …, 1(3)(n-2), 13n-5, 13n-4) и резистор (2). 2 ил.

Description

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны импульсные селекторы (см., например, рис.83 на стр.133 в книге Цифровые и аналоговые интегральные микросхемы: Справочник. / С.В.Якубовский, Л.И.Ниссельсон, В.И.Кулешова и др.; Под ред. С.В.Якубовского. - М.: Радио и связь, 1989 г.), каждый из которых имеет выход и обеспечивает выбор из кортежа (τ1, τ2, τ3) компоненты τi(2), занимающей соответствующее место в отношении порядка τ(1)≤τ(2)≤τ(3), полученного неубывающим ранжированием компонент τ1, τ2, τ3, где τ1, τ2, τ3 есть временные интервалы, определяемые длительностями трех синхронизированных по переднему фронту положительных импульсных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных импульсных селекторов, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка n временных интервалов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип импульсный селектор (рис.4 на стр.24 в книге Цифровые и аналоговые интегральные микросхемы: Справочник. / С.В.Якубовский, Л.И.Ниссельсон, В.И.Кулешова и др.; Под ред. С.В.Якубовского. - М.: Радио и связь, 1989 г.), который имеет выход и обеспечивает выбор из кортежа (τ1, τ2) компоненты τi(2), занимающей соответствующее место в отношении порядка τ(1)≤τ(2), полученного неубывающим ранжированием компонент τ1, τ2, где τ1, τ2 есть временные интервалы, определяемые длительностями синхронизированных по переднему фронту положительных импульсных сигналов x1, x2 ∈ {0,1}.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка n временных интервалов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения выбора из кортежа (τ1, …, τn) компоненты τi(2), занимающей соответствующее место в отношении порядка τ(1)≤…≤τ(n), полученном неубывающим ранжированием компонент τ1, …, τn, где τ1, …, τn есть временные интервалы, определяемые длительностями синхронизированных по переднему фронту положительных импульсных сигналов x1, …, xn ∈ {0,1}.
Указанный технический результат при осуществлении изобретения достигается тем, что в импульсном селекторе, содержащем выход, особенность заключается в том, что в него дополнительно введены 3n-4 ключей и резистор, причем (3n-5)-й, (3n-4)-й ключи выполнены замыкающими, а остальные 3n-6 ключей сгруппированы в n-2 групп так, что k-я
Figure 00000001
группа содержит первый, третий и второй ключи, выполненные соответственно замыкающими и размыкающим, в k-й группе вход и выход второго ключа соединены соответственно с входом третьего и выходом первого ключей, управляющий вход трех ключей k-й группы образует (k+1)-й вход импульсного селектора, выходы первого и третьего ключей m-й
Figure 00000002
группы соединены соответственно с входами первого и третьего ключей (m+1)-й группы, а вход и управляющий вход (3n-5)-го ключа соединены соответственно с шиной единичного потенциала и первым входом импульсного селектора, подсоединенного n-м входом к управляющему входу (3n-4)-го ключа, выход которого соединен с выходом импульсного селектора, подсоединенным через резистор к шине нулевого потенциала, кроме того, при n=2 вход и выход (3n-5)-го ключа соединены соответственно с входом и выходом (3n-4)-го ключа, а при n>2 вход и выход (3n-5)-го и вход и выход (3n-4)-го ключей соединены соответственно с входами первого и третьего ключей первой группы и выходами первого и третьего ключей (n-2)-й группы.
На фиг.1 представлена схема предлагаемого импульсного селектора. На фиг.2 приведены временные диаграммы, поясняющие принцип его работы (например, при n=4).
Импульсный селектор содержит ключи 1(1)(k), 1(2)(k), 1(3)(k)
Figure 00000003
, 13n-5, 13n-4 и резистор 2, причем ключи 1(1)(k), 1(3)(k), 13n-5, 13n-4 и 1(2)(k) выполнены соответственно замыкающими и размыкающим, вход и выход ключа 1(2)(k) соединены соответственно с входом ключа 1(3)(k) и выходом ключа 1(1)(k), управляющий вход ключей 1(1)(k), 1(2)(k), 1(3)(k) образует (k+1)-й вход импульсного селектора, выходы ключей 1(1)(m) и 1(3)(m)
Figure 00000004
соединены соответственно с входами ключей 1(1)(m+1) и 1(3)(m+1), а вход и управляющий вход ключа 13n-5 соединены соответственно с шиной единичного потенциала и первым входом импульсного селектора, подсоединенного n-м входом к управляющему входу ключа 13n-4, выход которого соединен с выходом импульсного селектора, подсоединенным через резистор 2 к шине нулевого потенциала, кроме того, при n=2 вход и выход ключа 13n-5 соединены соответственно с входом и выходом ключа 13n-4, а при n>2 вход и выход ключа 13n-5 и вход и выход ключа 13n-4 соединены соответственно с входами ключей 1(1)(1) и 1(3)(1) и выходами ключей 1(1)(n-2) и 1(3)(n-2).
Работа предлагаемого импульсного селектора осуществляется следующим образом. На его первый, …, n-й входы подаются соответственно синхронизированные по переднему фронту положительные импульсные сигналы x1, …, xn ∈ {0,1}, имеющие длительности τ1, …, τn соответственно. Если
Figure 00000005
либо xk+1=0, то ключи 1(1)(k), 1(3)(k) соответственно замкнуты либо разомкнуты, а ключ 1(2)(k) соответственно разомкнут либо замкнут. Если х1=1 (xn=1) либо х1=0 (xn=0), то ключ 13n-5(13n-4) соответственно замкнут либо разомкнут. Таким образом, импульсный сигнал на выходе предлагаемого импульсного селектора определяется выражением
Figure 00000006
Следовательно, селектор (фиг.1) будет выбирать из кортежа (τ1, …, τn) компоненту τ(2)Y(2)), занимающую соответствующее место в отношении порядка τ(1)≤…≤τ(n), полученного неубывающим ранжированием временных интервалов τ1, …, τn (см., например, фиг.2).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый импульсный селектор обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает обработку n временных интервалов.

Claims (1)

  1. Импульсный селектор, содержащий выход и отличающийся тем, что в него дополнительно введены 3n-4 ключей и резистор, причем (3n-5)-й, (3n-4)-й ключи выполнены замыкающими, а остальные 3n-6 ключей сгруппированы в n-2 групп так, что
    Figure 00000007
    группа содержит первый, третий и второй ключи, выполненные соответственно замыкающими и размыкающим, в k-й группе вход и выход второго ключа соединены соответственно с входом третьего и выходом первого ключей, управляющий вход трех ключей k-й группы образует (k+1)-й вход импульсного селектора, выходы первого и третьего ключей m-й
    Figure 00000008
    группы соединены соответственно с входами первого и третьего ключей (m+1)-й группы, а вход и управляющий вход (3n-5)-го ключа соединены соответственно с шиной единичного потенциала и первым входом импульсного селектора, подсоединенного n-й входом к управляющему входу (3n-4)-го ключа, выход которого соединен с выходом импульсного селектора, подсоединенным через резистор к шине нулевого потенциала, кроме того, при n=2 вход и выход (3n-5)-го ключа соединены соответственно с входом и выходом (3n-4)-го ключа, а при n>2 вход и выход (3n-5)-го и вход и выход (3n-4)-го ключей соединены соответственно с входами первого и третьего ключей первой группы и выходами первого и третьего ключей (n-2)-й группы.
RU2012104452/08A 2012-02-08 2012-02-08 Импульсный селектор RU2479119C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012104452/08A RU2479119C1 (ru) 2012-02-08 2012-02-08 Импульсный селектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012104452/08A RU2479119C1 (ru) 2012-02-08 2012-02-08 Импульсный селектор

Publications (1)

Publication Number Publication Date
RU2479119C1 true RU2479119C1 (ru) 2013-04-10

Family

ID=49152442

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012104452/08A RU2479119C1 (ru) 2012-02-08 2012-02-08 Импульсный селектор

Country Status (1)

Country Link
RU (1) RU2479119C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2542916C1 (ru) * 2013-08-02 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор
RU2595960C1 (ru) * 2015-03-17 2016-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6404572B1 (en) * 1999-05-05 2002-06-11 Texas Instruments Incorporated Circuit and method for generating a write precompensation signal
RU2205499C1 (ru) * 2002-06-06 2003-05-27 Ульяновский государственный технический университет Импульсный селектор
RU2219579C1 (ru) * 2002-06-25 2003-12-20 Ульяновский государственный технический университет Импульсный селектор
RU2273090C2 (ru) * 2004-02-20 2006-03-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6404572B1 (en) * 1999-05-05 2002-06-11 Texas Instruments Incorporated Circuit and method for generating a write precompensation signal
RU2205499C1 (ru) * 2002-06-06 2003-05-27 Ульяновский государственный технический университет Импульсный селектор
RU2219579C1 (ru) * 2002-06-25 2003-12-20 Ульяновский государственный технический университет Импульсный селектор
RU2273090C2 (ru) * 2004-02-20 2006-03-27 Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Якубовский С.В. и др. Цифровые и аналоговые интегральные микросхемы: Справочник. - М.: Радио и связь, 1990, с.24, фиг.4; с.133, фиг.83. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2542916C1 (ru) * 2013-08-02 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор
RU2595960C1 (ru) * 2015-03-17 2016-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор

Similar Documents

Publication Publication Date Title
RU2595960C1 (ru) Импульсный селектор
RU2417515C1 (ru) Импульсный селектор
RU2559708C1 (ru) Логический преобразователь
RU2479119C1 (ru) Импульсный селектор
RU2542916C1 (ru) Импульсный селектор
RU2417516C1 (ru) Импульсный селектор
RU2621281C1 (ru) Логический преобразователь
RU2518638C1 (ru) Импульсный селектор
RU2479023C1 (ru) Импульсный селектор
RU2580804C1 (ru) Импульсный селектор
RU2580799C1 (ru) Логический преобразователь
RU2641454C2 (ru) Логический преобразователь
RU2542893C1 (ru) Ранговый фильтр
RU2465722C2 (ru) Селектор временных интервалов
RU2626345C1 (ru) Логический вычислитель
RU2717628C1 (ru) Импульсный селектор
RU2420789C1 (ru) Устройство сравнения двоичных чисел
RU2634229C1 (ru) Логический преобразователь
RU2300172C1 (ru) Импульсный селектор
RU2621376C1 (ru) Логический модуль
RU2273090C2 (ru) Импульсный селектор
RU2641446C2 (ru) Логический вычислитель
RU2702972C1 (ru) Импульсный селектор
RU2702975C1 (ru) Импульсный селектор
RU2549158C1 (ru) Логический преобразователь

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20140209