RU2419193C1 - Дифференциальный усилитель с парафазным выходом - Google Patents

Дифференциальный усилитель с парафазным выходом Download PDF

Info

Publication number
RU2419193C1
RU2419193C1 RU2009146925/09A RU2009146925A RU2419193C1 RU 2419193 C1 RU2419193 C1 RU 2419193C1 RU 2009146925/09 A RU2009146925/09 A RU 2009146925/09A RU 2009146925 A RU2009146925 A RU 2009146925A RU 2419193 C1 RU2419193 C1 RU 2419193C1
Authority
RU
Russia
Prior art keywords
emitter
collector
transistors
emitters
auxiliary
Prior art date
Application number
RU2009146925/09A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Дмитрий Александрович Щанстный (RU)
Дмитрий Александрович Щанстный
Виталий Николаевич Гришков (BY)
Виталий Николаевич Гришков
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2009146925/09A priority Critical patent/RU2419193C1/ru
Application granted granted Critical
Publication of RU2419193C1 publication Critical patent/RU2419193C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, СВЧ операционных усилителях, компараторах). Технический результат: увеличение коэффициента усиления по напряжению ДУ при низкоомной нагрузке без ухудшения энергетических параметров в статическом режиме. Дифференциальный усилитель (ДУ) содержит входной дифференциальный каскад (ДК) (1) с основными (2) и (3) входами, входом цепи отрицательной обратной связи по синфазному сигналу (ООССФ) (4), первым (5) и вторым (6) токовыми выходами, связанными с базами соответствующих первого (7) и второго (8) выходных транзисторов (Т) и коллекторами первого (9) и второго (10) вспомогательных Т, первый (11) и второй (12) вспомогательные резисторы (Р), включенные между шиной источника питания (ИП) (13) и эмиттерами соответствующих Т (9) и Т (10), базы которых подключены к источнику напряжения смещения (14), третий (15) и четвертый (16) дополнительные Р, включенные между эмиттерами соответствующих Т (7) и Т (8) и входом цепи ООССФ (4) ДК (1), причем парафазными выходами ДУ являются эмиттеры Т (7) и Т (8). В схему введены первый (18) и второй (19) дополнительные Т, причем база Т (18) связана с эмиттером Т (10), его эмиттер соединен с коллектором Т (7), а коллектор подключен к шине ИП (13), база Т (19) связана с эмиттером Т (9), его эмиттер соединен с коллектором Т (8), а коллектор подключен к шине ИП(13). 5 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, СВЧ операционных усилителях (ОУ), компараторах).
Известны схемы классических дифференциальных усилителей (ДУ) [1-14] с отрицательной обратной связью по синфазному сигналу, которые стали основой многих серийных аналоговых микросхем первого и второго поколения.
В последние годы ДУ данного класса стали снова активно применяться в структуре СВЧ-устройств [1, 2, 3], реализованных на базе новейших SiGe-технологий. Это связано с возможностью построения на их основе активных RC-фильтров гигагерцового диапазона для современных и перспективных систем связи. В значительной степени этому способствует простота установления статического режима ДУ при низковольтном питании (1,2÷2,1)В, которое характерно для SiGe транзисторов с предельными частотами 100÷200 ГГц.
Ближайшим прототипом (фиг.1) заявляемого устройства является дифференциальный усилитель, описанный в статье [2], содержащий входной дифференциальный каскад 1 с основными 2 и 3 входами, входом цепи отрицательной обратной связи по синфазному сигналу 4, первым 5 и вторым 6 токовыми выходами, связанными с базами соответствующих первого 7 и второго 8 выходных транзисторов и коллекторами первого 9 и второго 10 вспомогательных транзисторов, первый 11 и второй 12 вспомогательные резисторы, включенные между шиной источника питания 13 и эмиттерами соответствующих первого 9 и второго 10 вспомогательных транзисторов, базы которых подключены к источнику напряжения смещения 14, третий 15 и четвертый 16 дополнительные резисторы, включенные между эмиттерами соответствующих первого 7 и второго 8 выходных транзисторов и входом цепи отрицательной обратной связи по синфазному сигналу 4 входного дифференциального каскада 1, причем парафазными выходами дифференциального усилителя являются эмиттеры первого 7 и второго 8 выходных транзисторов.
Существенный недостаток известного ДУ состоит в том, что он имеет сравнительно небольшой коэффициент усиления по напряжению (Ку) при низкоомной нагрузке (например, Rн=50 Ом).
Основная задача предлагаемого изобретения состоит в увеличении коэффициента усиления по напряжению ДУ при низкоомной нагрузке без ухудшения энергетических параметров в статическом режиме.
Поставленная задача достигается тем, что в дифференциальном усилителе с парафазным выходом фиг.1, содержащем входной дифференциальный каскад 1 с основными 2 и 3 входами, входом цепи отрицательной обратной связи по синфазному сигналу 4, первым 5 и вторым 6 токовыми выходами, связанными с базами соответствующих первого 7 и второго 8 выходных транзисторов и коллекторами первого 9 и второго 10 вспомогательных транзисторов, первый 11 и второй 12 вспомогательные резисторы, включенные между шиной источника питания 13 и эмиттерами соответствующих первого 9 и второго 10 вспомогательных транзисторов, базы которых подключены к источнику напряжения смещения 14, третий 15 и четвертый 16 дополнительные резисторы, включенные между эмиттерами соответствующих первого 7 и второго 8 выходных транзисторов и входом цепи отрицательной обратной связи по синфазному сигналу 4 входного дифференциального каскада 1, причем парафазными выходами дифференциального усилителя являются эмиттеры первого 7 и второго 8 выходных транзисторов, предусмотрены новые элементы и связи - в схему введены первый 18 и второй 19 дополнительные транзисторы, причем база первого 18 дополнительного транзистора связана с эмиттером второго 10 вспомогательного транзистора, его эмиттер - соединен с коллектором первого 7 выходного транзистора, а коллектор подключен к шине источника питания 13, база второго 19 дополнительного транзистора связана с эмиттером первого 9 вспомогательного транзистора, его эмиттер соединен с коллектором второго 8 выходного транзистора, а коллектор подключен к шине источника питания 13.
Схема заявляемого устройства, соответствующего формуле изобретения, показана на фиг.2.
На фиг.3-4 показаны схемы ДУ-прототипа (фиг.3) и заявляемого ДУ (фиг.4) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар», а на фиг.5 - зависимость Ку сравниваемых схем (фиг.3, фиг.4) от частоты.
Дифференциальный усилитель с парафазным выходом фиг.2 содержит входной дифференциальный каскад 1 с основными 2 и 3 входами, входом цепи отрицательной обратной связи по синфазному сигналу 4, первым 5 и вторым 6 токовыми выходами, связанными с базами соответствующих первого 7 и второго 8 выходных транзисторов и коллекторами первого 9 и второго 10 вспомогательных транзисторов, первый 11 и второй 12 вспомогательные резисторы, включенные между шиной источника питания 13 и эмиттерами соответствующих первого 9 и второго 10 вспомогательных транзисторов, базы которых подключены к источнику напряжения смещения 14, третий 15 и четвертый 16 дополнительные резисторы, включенные между эмиттерами соответствующих первого 7 и второго 8 выходных транзисторов и входом цепи отрицательной обратной связи по синфазному сигналу 4 входного дифференциального каскада 1, причем парафазными выходами дифференциального усилителя являются эмиттеры первого 7 и второго 8 выходных транзисторов. В схему введены первый 18 и второй 19 дополнительные транзисторы, причем база первого 18 дополнительного транзистора связана с эмиттером второго 10 вспомогательного транзистора, его эмиттер соединен с коллектором первого 7 выходного транзистора, а коллектор подключен к шине источника питания 13, база второго 19 дополнительного транзистора связана с эмиттером первого 9 вспомогательного транзистора, его эмиттер соединен с коллектором второго 8 выходного транзистора, а коллектор подключен к шине источника питания 13. В частном случае входной дифференциальный каскад 1 содержит транзисторы 20, 21, 22 и р-n переход 23.
Рассмотрим работу ДУ фиг.2.
Статический режим транзисторов ДУ устанавливается цепью отрицательной обратной связи по синфазному сигналу и источниками тока на транзисторах 9 и 10.
Если на первый 2 вход ДУ подается положительное напряжение uвх, то это вызывает изменение напряжений u5 и u6 в узлах 5 и 6 и приводит к появлению токов базы транзисторов 7 и 8, а также транзисторов 18 и 19:
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
где iбn, (iэn) - ток базы (эмиттера) n-го транзистора;
βn - коэффициент усиления по току базы n-го транзистора;
Figure 00000005
- ток нагрузки Rн.
Приращения токов базы iб18, iб19 транзисторов 18 и 19 с коэффициентами усиления по току эмиттера α9≈1, α10≈1 транзисторов 9 и 10 передаются в узлы 5 и 6 и компенсируют токи базы iб7, iб8 транзисторов 7 и 8:
Figure 00000006
Figure 00000007
В результате эффективные эквивалентные сопротивления в узлах 5 и 6 повышаются:
Figure 00000008
Figure 00000009
Это приводит к повышению коэффициента усиления ДУ по напряжению в N-раз:
где
Figure 00000010
Так как α9≈α10≈1, β818, β719, то улучшение Ку достигает одного порядка при весьма низкоомных нагрузках (например, Rн=50 Ом, соответствующих волновым сопротивлениям линий связи).
Данные теоретические выводы соответствуют результатам компьютерного моделирования схем фиг.3 и фиг.4, представленных графиками фиг.5.
Выигрыш по коэффициенту усиления еще более повышается, если входной дифференциальный каскад 1 выполнен по каскадной схеме.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Budyakov, A. Design of Fully Differential OpAmps for GHz Range Applications [Текст]. / Budyakov A., Schmalz K., Prokopenko N., Scheytt C., Ostrovskyy P. // Проблемы современной аналоговой микросхемотехники: сб. материалов VI Международного научно-практического семинара. В 3-х ч. Ч.1. Функциональные узлы аналоговых интегральных схем и сложных функциональных блоков. / под ред. Н.Н.Прокопенко. - Шахты: Изд-во ЮРГУЭС, 2007 - С.106-110.
2. S.P.Voinigescu, et al., "Design Methodology and Applications of SiGe BiCMOS Cascode Opamps with up to 37-GHz Unity Gain Bandwidth", IEEE CSICS, Techn. Digest, pp.283-286, Nov. 2005, фиг.2.
3. S.P.Voinigescu, et al., "SiGe BiCMOS for Analog, High-Speed Digital and Millimetre-Wave Applications Beyond 50 GHz", IEEE BCTM, pp.1-8, Oct. 2006.
4. Патент США № 4.274.394, фиг.2.
5. Патент США № 3.619.797.
6. Патент США № 3.622.902.
7. Патент США № 3.440.554.
8. А.св. СССР № 299013.
9. Патент Англии № 1.175.329, Н3Т.
10. Патент США № 3.304.512.
11. Патент США № 4.371.93.
12. А.св. СССР № 421105.
13. А.св. СССР № 764100.
14. А.св. СССР № 669471.

Claims (1)

  1. Дифференциальный усилитель с парафазным выходом, содержащий входной дифференциальный каскад (1) с основными (2) и (3) входами, входом цепи отрицательной обратной связи по синфазному сигналу (4), первым (5) и вторым (6) токовыми выходами, связанными с базами соответствующих первого (7) и второго (8) выходных транзисторов и коллекторами первого (9) и второго (10) вспомогательных транзисторов, первый (11) и второй (12) вспомогательные резисторы, включенные между шиной источника питания (13) и эмиттерами соответствующих первого (9) и второго (10) вспомогательных транзисторов, базы которых подключены к источнику напряжения смещения (14), третий (15) и четвертый (16) дополнительные резисторы, включенные между эмиттерами соответствующих первого (7) и второго (8) выходных транзисторов и входом цепи отрицательной обратной связи по синфазному сигналу (4) входного дифференциального каскада (1), причем парафазными выходами дифференциального усилителя являются эмиттеры первого (7) и второго (8) выходных транзисторов, отличающийся тем, что в схему введены первый (18) и второй (19) дополнительные транзисторы, причем база первого (18) дополнительного транзистора связана с эмиттером второго (10) вспомогательного транзистора, его эмиттер соединен с коллектором первого (7) выходного транзистора, а коллектор подключен к шине источника питания (13), база второго (19) дополнительного транзистора связана с эмиттером первого (9) вспомогательного транзистора, его эмиттер соединен с коллектором второго (8) выходного транзистора, а коллектор подключен к шине источника питания (13).
RU2009146925/09A 2009-12-16 2009-12-16 Дифференциальный усилитель с парафазным выходом RU2419193C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009146925/09A RU2419193C1 (ru) 2009-12-16 2009-12-16 Дифференциальный усилитель с парафазным выходом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009146925/09A RU2419193C1 (ru) 2009-12-16 2009-12-16 Дифференциальный усилитель с парафазным выходом

Publications (1)

Publication Number Publication Date
RU2419193C1 true RU2419193C1 (ru) 2011-05-20

Family

ID=44733820

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009146925/09A RU2419193C1 (ru) 2009-12-16 2009-12-16 Дифференциальный усилитель с парафазным выходом

Country Status (1)

Country Link
RU (1) RU2419193C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2697945C1 (ru) * 2019-02-25 2019-08-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Активный rc-фильтр нижних частот третьего порядка на базе операционного усилителя с парафазным выходом

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2697945C1 (ru) * 2019-02-25 2019-08-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Активный rc-фильтр нижних частот третьего порядка на базе операционного усилителя с парафазным выходом

Similar Documents

Publication Publication Date Title
RU2364020C1 (ru) Дифференциальный усилитель с отрицательной обратной связью по синфазному сигналу
RU2346382C1 (ru) Дифференциальный усилитель с парафазным выходом
RU2413355C1 (ru) Дифференциальный усилитель с парафазным выходом
RU2416146C1 (ru) Дифференциальный усилитель с повышенным коэффициентом усиления
RU2419193C1 (ru) Дифференциальный усилитель с парафазным выходом
RU2390916C1 (ru) Прецизионный операционный усилитель
RU2321159C1 (ru) Каскодный дифференциальный усилитель
RU2595927C1 (ru) Биполярно-полевой операционный усилитель
RU2346386C1 (ru) Дифференциальный усилитель
RU2432667C1 (ru) Дифференциальный операционный усилитель с малым напряжением питания
RU2383099C2 (ru) Дифференциальный усилитель с низкоомными входами
RU2319291C1 (ru) Каскодный дифференциальный усилитель
RU2413356C1 (ru) Дифференциальный усилитель с повышенным входным сопротивлением
RU2419187C1 (ru) Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня
RU2444114C1 (ru) Операционный усилитель с низкоомной нагрузкой
RU2439780C1 (ru) Каскодный дифференциальный усилитель
RU2374757C1 (ru) Каскодный дифференциальный усилитель
Zaidi et al. Rail-To-Rail Output Op-Amp Design with Negative Miller Capacitance Compensation
RU2432666C1 (ru) Дифференциальный операционный усилитель с малым напряжением питания
RU2481698C1 (ru) Дифференциальный операционный усилитель с парафазным выходом
RU2784376C1 (ru) АРСЕНИД-ГАЛЛИЕВЫЙ БУФЕРНЫЙ УСИЛИТЕЛЬ НА ОСНОВЕ n-КАНАЛЬНЫХ ПОЛЕВЫХ И p-n-p БИПОЛЯРНЫХ ТРАНЗИСТОРОВ
RU2773912C1 (ru) Арсенид-галлиевый выходной каскад быстродействующего операционного усилителя
RU2337395C1 (ru) Управляемый источник опорного тока
RU2402150C1 (ru) Токовое зеркало с цепью нагрузки в виде каскада на транзисторе с общим эмиттером
RU2435293C1 (ru) Дифференциальный операционный усилитель с парафазным выходом

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20121217