RU2419187C1 - Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня - Google Patents

Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня Download PDF

Info

Publication number
RU2419187C1
RU2419187C1 RU2010105113/09A RU2010105113A RU2419187C1 RU 2419187 C1 RU2419187 C1 RU 2419187C1 RU 2010105113/09 A RU2010105113/09 A RU 2010105113/09A RU 2010105113 A RU2010105113 A RU 2010105113A RU 2419187 C1 RU2419187 C1 RU 2419187C1
Authority
RU
Russia
Prior art keywords
input
transistor
emitter
current
collector
Prior art date
Application number
RU2010105113/09A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Антон Витальевич Загребин (RU)
Антон Витальевич Загребин
Максим Владимирович Наумов (RU)
Максим Владимирович Наумов
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2010105113/09A priority Critical patent/RU2419187C1/ru
Application granted granted Critical
Publication of RU2419187C1 publication Critical patent/RU2419187C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, прецизионных решающих и операционных усилителях с малыми значениями э.д.с. смещения нуля). Технический результат: уменьшение напряжения смещения нуля Uсм, а также его дрейфа в условиях температурных и радиационных воздействий. Каскодный дифференциальный усилитель содержит входной дифференциальный каскад (1) с первым (2) и вторым (3) токовыми выходами, токовое зеркало (4), имеющее первый (5) и второй (6) эмиттерный входы, базовый (7) вход и токовый выход (8), первый (5) эмиттерный вход токового зеркала (4) подключен к первому (2) токовому выходу входного дифференциального каскада (1), а второй (6) эмиттерный вход токового зеркала (4) соединен со вторым (3) токовым выходом входного дифференциального каскада (1), базовый (7) вход токового зеркала (4) подключен к коллектору первого (9) вспомогательного транзистора, токовый выход (8) токового зеркала (4) подключен к коллектору второго (10) вспомогательного транзистора, базы первого (9) и второго (10) вспомогательных транзисторов связаны друг с другом и подключены к источнику напряжения смещения (11), база входного транзистора выходного эмиттерного повторителя (12) подключена к коллектору второго (10) вспомогательного транзистора, а его эмиттер связан с выходом устройства (13), причем эмиттеры первого (9) и второго (10) вспомогательных транзисторов подключены к первому (14) источнику питания через первый (15), второй (16) вспомогательные резисторы. В схему введен дополнительный транзистор (17), коллектор которого связан с выходом (13) устройства, база - соединена с эмиттером первого (9) вспомогательного транзистора, эмиттер - через первый 18 дополнительный резистор связан с первым (14) источником питания, а коллектор входного транзистора выходного эмиттерного повторителя (12) подключен ко второму (19) источнику питания, причем все вспомогательные (9), (10) и дополнительный (17) транзисторы имеют один тип проводимости. 2 з.п. ф-лы, 5 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, прецизионных решающих и операционных усилителях с малыми: значениями э.д.с. смещения нуля).
В современной радиоэлектронной аппаратуре находят применение дифференциальные усилители (ДУ) с существенными различными параметрами. Особое место занимают ОУ на базе «перегнутых» каскодов [1-15], получившие широкое применение в микроэлектронных изделиях. Предполагаемое изобретение относится к данному типу устройств.
Наиболее близким по технической сущности к заявляемому ДУ является классическая схема фиг.1, представленная в патенте США фирмы Motorola № 5.734.296 fig.5, которая также присутствует в других патентах [2-15].
Существенный недостаток известного ДУ фиг.1 состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля Uсм.
Основная задача предлагаемого изобретения состоит в уменьшении напряжения смещения нуля Uсм, а также его дрейфа в условиях температурных и радиационных воздействий.
Поставленная задача достигается тем, что в каскодном дифференциальном усилителе фиг.1, содержащем входной дифференциальнмй каскад 1 с первым 2 и вторым 3 токовыми выходами, токовое зеркало 4, имеющее первый 5 и второй 6 эмиттерный входы, базовый 7 ход и токовый выход 8, первый 5 эмиттерный вход токового зеркала 4 подключен к первому 2 токовому выходу входного дифференциального каскада 1, а второй 6 эмиттерный вход токового зеркала 4 соединен со вторым 3 токовым выходом входного дифференциального каскада 1, базовый 7 вход токового зеркала 4 подключен к коллектору первого 9 вспомогательного транзистора, токовый выход 8 токового зеркала 4 подключен к коллектору второго 10 вспомогательного транзистора, базы первого 9 и второго 10 вспомогательных транзисторов связаны друг с другом и подключены к источнику напряжения смещения 11, база входного транзистора выходного эмиттерного повторителя 12 подключена к коллектору второго 10 вспомогательного транзистора, а его эмиттер связан с выходом устройства 13, причем эмиттеры первого 9 и второго 10 вспомогательных транзисторов подключены к первому 14 источнику питания через первый 15, второй 16 вспомогательные резисторы, предусмотрены новые связи - в схему введен дополнительный транзистор 17, коллектор которого связан с выходом 13 устройства, база - соединена с эмиттером первого 9 вспомогательного транзистора, эмиттер - через первый 18 дополнительный резистор связан с первым 14 источником питания, а коллектор входного транзистора выходного эмиттерного повторителя 12 подключен ко второму 9 источнику питания, причем все вспомогательные 9, 10 и дополнительный 17 транзисторы имеют один тип проводимости.
Схема усилителя-прототипа показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с п.1, п.2 и п.3 формулы изобретения.
На фиг.3 и фиг.4 приведены схемы ДУ - аналога (фиг.3) и заявляемого ДУ (фиг.4) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».
На фиг.5 показаны результаты компьютерного моделирования схем фиг.3 и фиг.4 - зависимость напряжения смещения нуля Uсм от температуры.
Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня фиг.2 содержит входной дифференциальный каскад 1 с первым 2 и вторым 3 токовыми выходами, токовое зеркало 4, имеющее первый 5 и второй 6 эмиттерный входы, базовый 7 вход и токовый выход 8, первый 5 эмиттерный вход токового зеркала 4 подключен к первому 2 токовому выходу входного дифференциального каскада 1, а второй 6 эмиттерный вход токового зеркала 4 соединен со вторым 3 токовым выходом входного дифференциального каскада 1, базовый 7 вход токового зеркала 4 подключен к коллектору первого 9 вспомогательного транзистора, токовый выход 8 токового зеркала 4 подключен к коллектору второго 10 вспомогательного транзистора, базы первого 9 и второго 10 вспомогательных транзисторов связаны друг с другом и подключены к источнику напряжения смещения 11, база входного транзистора выходного эмиттерного повторителя 12 подключена к коллектору второго 10 вспомогательного транзистора, а его эмиттер связан с выходом устройства 13, причем эмиттеры первого 9 и второго 10 вспомогательных транзисторов подключены к первому 14 источнику питания через первый 15, второй 16 вспомогательные резисторы. В схему введен дополнительный транзистор 17, коллектор которого связан с выходом 13 устройства, база - соединена с эмиттером первого 9 вспомогательного транзистора, эмиттер - через первый 18 дополнительный резистор связан с первым 14 источником питания, а коллектор входного транзистора выходного эмиттерного повторителя 12 подключен ко второму 19 источнику питания, причем все вспомогательные 9, 10 и дополнительный 17 транзисторы имеют один тип проводимости.
Кроме этого на фиг.2 в соответствии с п.2 формулы изобретения входной дифференциальный каскад 1 содержит первый 20 и второй 21 входные транзисторы, эмиттеры которых соединены с транзистором 22 источника опорного тока, коллектор первого 20 входного транзистора входного дифференциального каскада 1 соединен со вторым 3 токовым выходом входного дифференциального каскада 1 и соединен со вторым 19 источником питания через первый 23 коллекторный резистор, коллектор второго 21 входного транзистора входного дифференциального каскада 1 соединен с первым 2 токовым выходом входного дифференциального каскада 1 и связан со вторым 19 источником питания через второй 24 коллекторный резистор, эмиттер транзистора 22 источника опорного тока соединен с первым 14 источником питания через эмиттерный резистор 25, а база транзистора 22 источника опорного тока подключена к источнику напряжения смещения 11.
На фиг.2 в соответствии с п.3 формулы изобретения токовое зеркало 4 содержит первый 26 и второй 27 транзисторы, эмиттер первого 26 транзистора токового зеркала 4 соединен со вторым 6 эмиттерным входом токового зеркала 4, а коллектор - с базовым 7 входом токового зеркала 4, эмиттер второго 27 транзистора токового зеркала 4 через дополнительный p-n-переход 28 подключен к первому 5 эмиттерному входу токового зеркала 4, а коллектор соединен с токовым выходом 8 токового зеркала 4, база первого 26 транзистора токового зеркала 4 подключена к эмиттеру второго 27 транзистора токового зеркала 4, база второго 27 транзистора токового зеркала 4 подключена к коллектору первого 26 транзистора токового зеркала 4.
Рассмотрим работу заявляемого устройства фиг.2.
Статический режим по току транзисторов 9, 10 и 14, 17, 20, 21, а также элементов токового зеркала 4 устанавливается резисторами 15, 16, 18, 25 и зависит от величины напряжения источника смещения 11 (Ес). Будем считать, что за счет выбора номиналов этих элементов токи через них одинаковы:
Figure 00000001
где R0=R15=R16=R18.
Тогда эмиттерный Iэ и коллекторный Iк токи транзисторов 9 и 10:
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
где Iб.р. - температурно-зависимый ток базы n-p-n транзистора при токе эмиттера I0.
Коллекторный ток транзистора 9 поступает на базовый вход 7 токового зеркала 4. Поэтому выходной ток Iвых.Т3 токового зеркала 4, повторяющий его входной ток (Iвых.Т3):
Figure 00000006
В результате в цепи базы транзистора 12 происходит взаимная компенсация трех токов Iвых.Т3, Iб.12 и Iк.10, что является необходимым условием для уменьшения напряжения смещения нуля ДУ:
Figure 00000007
В усилителе-прототипе фиг.1 в узле 8 при его коротком замыкании на эквивалентную общую шину образуется разностный ток Iр:
Figure 00000008
Для его компенсации необходимо на входы ДУ Вх.1, Вх.2 подать Uсм, равное:
Figure 00000009
где SДУ - крутизна преобразования входного напряжения uвх ДУ в выходной ток узла 8.
Для ДУ фиг.1:
Figure 00000010
где rэ.20, rэ.21 - сопротивления эмиттерных переходов транзисторов входного дифференциального каскада 1.
Следовательно, для ДУ-прототипа:
Figure 00000011
В предлагаемом ДУ разностный ток Iр равен нулю. Поэтому систематическая составляющая его напряжения смещения нуля (U) значительно меньше (4,3 мкВ, фиг, 4, фиг.5), чем в известном устройстве (603,8 мкВ, фиг.3, фиг.5).
Данные выводы подтверждаются результатами компьютерного моделирования сравниваемых схем (фиг.5).
Таким образом, заявляемое устройство обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Патент США № 5.734.296, fig.5.
2. Патент США № 4.293.824.
3. Патент RU № 2331974.
4. Патент США № 4.600.893.
5. Патент США № 5.952.882, fig.2.
6. Патент RU № 2331965.
7. Патент США № 6.456.162, fig.1.
8. Патент США № 6.501,333.
9. Патент США № 6.542.030.
10. Патент США № 4.293.824.
11. Патент США № 6.717.466.
12. Патент США № 5.420.540.
13. Патент США № 5.523.718.
14. Патент США № 4.644.295.
15. Патент Англии № 2.035.003, кл.Н3Т.

Claims (3)

1. Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня, содержащий входной дифференциальный каскад (1) с первым (2) и вторым (3) токовыми выходами, токовое зеркало (4), имеющее первый (5) и второй (6) эмиттерный входы, базовый (7) вход и токовый выход (8), первый (5) эмиттерный вход токового зеркала (4) подключен к первому (2) токовому выходу входного дифференциального каскада (1), а второй (6) эмиттерный вход токового зеркала (4) соединен со вторым (3) токовым выходом входного дифференциального каскада (1), базовый (7) вход токового зеркала (4) подключен к коллектору первого (9) вспомогательного транзистора, токовый выход (8) токового зеркала (4) подключен к коллектору второго (10) вспомогательного транзистора, базы первого (9) и второго (10) вспомогательных транзисторов связанны друг с другом и подключены к источнику напряжения смещения (11), база входного транзистора выходного эмиттерного повторителя (12) подключена к коллектору второго (10) вспомогательного транзистора, а его эмиттер связан с выходом устройства (13), причем эмиттеры первого (9) и второго (10) вспомогательных транзисторов подключены к первому (14) источнику питания через первый (15), второй (16) вспомогательные резисторы, отличающийся тем, что в схему введен дополнительный транзистор (17), коллектор которого связан с выходом (13) устройства, база соединена с эмиттером первого (9) вспомогательного транзистора, эмиттер через первый (18) дополнительный резистор связан с первым (14) источником питания, а коллектор входного транзистора выходного эмиттерного повторителя (12) подключен ко второму (19) источнику питания, причем все вспомогательные (9), (10) и дополнительный (17) транзисторы имеют один тип проводимости.
2. Устройство по п.1, отличающееся тем, что входной дифференциальный каскад (1) содержит первый (20) и второй (21) входные транзисторы, эмиттеры которых соединены с транзистором (22) источника опорного тока, коллектор первого (20) входного транзистора входного дифференциального каскада (1) соединен со вторым (3) токовым выходом входного дифференциального каскада (1) и соединен со вторым (19) источником питания через первый (23) коллекторный резистор, коллектор второго (21) входного транзистора входного дифференциального каскада (1) соединен с первым (2) токовым выходом входного дифференциального каскада (1) и связан со вторым (19) источником питания через второй (24) коллекторный резистор, эмиттер транзистора (22) источника опорного тока соединен с первым (14) источником питания через эмиттерный резистор (25), а база транзистора (22) источника опорного тока подключена к источнику напряжения смещения (11).
3. Устройство по п.1, отличающееся тем, что токовое зеркало (4) содержит первый (26) и второй (27) транзисторы, эмиттер первого (26) транзистора токового зеркала (4) соединен со вторым (6) эмиттерным входом токового зеркала (4), а коллектор - с базовым (7) входом токового зеркала (4), эмиттер второго (27) транзистора токового зеркала (4) через дополнительный p-n-переход (28) подключен к первому (5) эмиттерному входу токового зеркала (4), а коллектор соединен с токовым выходом (8) токового зеркала (4), база первого (26) транзистора токового зеркала (4) подключена к эмиттеру второго (27) транзистора токового зеркала (4), база второго (27) транзистора токового зеркала (4) подключена к коллектору первого (26) транзистора токового зеркала (4).
RU2010105113/09A 2010-02-12 2010-02-12 Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня RU2419187C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2010105113/09A RU2419187C1 (ru) 2010-02-12 2010-02-12 Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2010105113/09A RU2419187C1 (ru) 2010-02-12 2010-02-12 Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня

Publications (1)

Publication Number Publication Date
RU2419187C1 true RU2419187C1 (ru) 2011-05-20

Family

ID=44733814

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010105113/09A RU2419187C1 (ru) 2010-02-12 2010-02-12 Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня

Country Status (1)

Country Link
RU (1) RU2419187C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2463703C1 (ru) * 2011-11-10 2012-10-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Каскодный дифференциальный усилитель
RU2677364C1 (ru) * 2018-03-05 2019-01-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Входной каскад быстродействующего операционного усилителя

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2463703C1 (ru) * 2011-11-10 2012-10-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Каскодный дифференциальный усилитель
RU2677364C1 (ru) * 2018-03-05 2019-01-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Входной каскад быстродействующего операционного усилителя

Similar Documents

Publication Publication Date Title
RU2419187C1 (ru) Каскодный дифференциальный усилитель с повышенной стабильностью нулевого уровня
RU2475941C1 (ru) Дифференциальный усилитель с комплементарным входным каскадом
RU2411636C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2439780C1 (ru) Каскодный дифференциальный усилитель
RU2411637C1 (ru) Прецизионный операционный усилитель с малым напряжением смещения нуля
RU2455757C1 (ru) Прецизионный операционный усилитель
RU2412530C1 (ru) Комплементарный дифференциальный усилитель
RU2416149C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2421893C1 (ru) Каскодный дифференциальный усилитель
RU2449466C1 (ru) Прецизионный операционный усилитель
RU2390914C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2321158C1 (ru) Каскодный дифференциальный усилитель
RU2432666C1 (ru) Дифференциальный операционный усилитель с малым напряжением питания
RU2402151C1 (ru) Каскодный дифференциальный усилитель
RU2412529C1 (ru) Каскодный дифференциальный усилитель
RU2416145C1 (ru) Каскодный дифференциальный усилитель
RU2374757C1 (ru) Каскодный дифференциальный усилитель
RU2449465C1 (ru) Прецизионный операционный усилитель
RU2444114C1 (ru) Операционный усилитель с низкоомной нагрузкой
RU2450425C1 (ru) Прецизионный операционный усилитель
RU2408975C1 (ru) Каскодный дифференциальный усилитель
RU2402156C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2411642C1 (ru) Каскодный дифференциальный усилитель
RU2402157C1 (ru) Каскодный операционный усилитель с малым напряжением смещения нуля
RU2401507C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130213