RU2268549C1 - Device for finding broadband signals - Google Patents
Device for finding broadband signals Download PDFInfo
- Publication number
- RU2268549C1 RU2268549C1 RU2004115831/09A RU2004115831A RU2268549C1 RU 2268549 C1 RU2268549 C1 RU 2268549C1 RU 2004115831/09 A RU2004115831/09 A RU 2004115831/09A RU 2004115831 A RU2004115831 A RU 2004115831A RU 2268549 C1 RU2268549 C1 RU 2268549C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- inputs
- block
- adder
- Prior art date
Links
Images
Landscapes
- Noise Elimination (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Control Of Amplification And Gain Control (AREA)
- Details Of Television Systems (AREA)
Abstract
Description
Предлагаемое устройство относится к области радиотехники и может найти применение при построении систем радиосвязи, радионавигации, управления, использующих широкополосные сигналы.The proposed device relates to the field of radio engineering and can find application in the construction of radio communication systems, radio navigation, control, using broadband signals.
Известны устройства поиска широкополосных сигналов (ШПС), например, А.С. № 1003372, Н 04 L 7/02, 1981 г., № 809619 Н 04 L 7/02, 1979 г., в которых осуществляется корреляционная обработка сигнала или же согласованная фильтрация ШПС.Known devices for searching for broadband signals (SHPS), for example, A.S. No. 1003372, H 04
Недостатком этих устройств является низкая помехоустойчивость поиска ШПС по задержке, а именно в большой вероятности синхронизации устройств поиска на структурные помехи.The disadvantage of these devices is the low noise immunity of the search for SHPS by the delay, namely, in the high probability of synchronization of the search devices for structural interference.
Наиболее близким по технической сущности к предлагаемому является устройство по патенту № 2223606, принятое за прототип.The closest in technical essence to the proposed device is the patent No. 2223606, taken as a prototype.
На фиг.1 изображена блок-схема устройства-прототипа, где обозначено:Figure 1 shows a block diagram of a prototype device, where indicated:
1 - линейная часть;1 - linear part;
2 - согласованный фильтр;2 - matched filter;
3 - предварительный фильтр;3 - preliminary filter;
4 - линия задержки;4 - delay line;
51-5n - первый, второй, третий,..., n-й аттенюаторы;5 1 -5n - first, second, third, ..., n-th attenuators;
61-6n - первый, второй, третий,..., n-й фазовращатели;6 1 -6n - first, second, third, ..., n-th phase shifters;
7 и 13 - первый и второй сумматоры;7 and 13 - the first and second adders;
8 и 15 - первый и второй детекторы;8 and 15 - the first and second detectors;
9 и 16 - первый и второй блоки сравнения порогом;9 and 16 - the first and second blocks comparing the threshold;
101-10n/2 - первый, второй, третий,..., n/2-й инверторы;10 1 -10n / 2 - first, second, third, ..., n / 2nd inverters;
11 - блок управления переключением каналов;11 - channel switching control unit;
12 - элемент "И";12 - element "And";
14 - элемент "НЕ";14 - element "NOT";
17 - генератор тактовых импульсов.17 is a clock generator.
Устройство-прототип содержит последовательно соединенные линейную часть 1 и согласованный фильтр 2, последовательно соединенные генератор тактовых импульсов 17 и блок переключения каналов 11, выход которого соединен со вторым входом линейной части 1. При этом согласованный фильтр 2 содержит последовательно соединенные предварительный фильтр 3 и линию задержки 4, (n-1) выходов которой соединены с входами со второго по n-й аттенюаторов 52-5n соответственно, выходы которых соединены с входами соответствующих фазовращателей 62-6n, выходы которых соединены со второго по n-й входами первого сумматора 7 соответственно. Выход предварительного фильтра 3 через последовательно соединенные первые аттенюатор 51 и фазовращатель 61 соединен с первым входом первого сумматора 7, выход которого является выходом согласованного фильтра 2 и через последовательно соединенные первые детектор 8, блок сравнения с порогом 9 и элемент "И" 12 соединен с управляющим входом блока управления переключением каналов 11 и является выходом устройства. Кроме того, выход второго сумматора через последовательно соединенные вторые детектор 15, блок сравнения с порогом 16 и элемент "НЕ" 14 соединен со вторым входом элемента "И" 12. Входы инверторов 101-10n/2 соединены соответственно с первой группой n/2 входов первого сумматора 7, а выходы инверторов 101-10n/2 - с соответствующими входами второго сумматора 13. При этом n/2 входов второй группы первого сумматора 7 соединены соответственно с входами второй группы n/2 входов второго сумматора 13.The prototype device contains a serially connected
Работает устройство-прототип следующим образом.The prototype device works as follows.
На первый вход блока 1 поступает ШПС, структурная помеха или их смесь и проходит через блок 3 на вход блока 4 и с его (n-1) выходов через соответствующие блоки 51-5n и 61-6n на входы первого сумматора 7. Параметры блоков 4, 51-5n и 61-6n выбираются таким образом, чтобы на выходе сумматора 7 элементы сигнала складывались в фазе и выражали значение функции автокорреляции полезного сигнала, а на выходе блока 8 - значение огибающей функции автокорреляции полезного сигнала. Превышение порога в блоке 9 приводит к тому, что на второй вход элемента "И" 12 поступит логическая единица. Одновременно с n входов первого сумматора 7 сигнал поступает на соответствующие n входов второго сумматора 13. В момент времени, когда на выходе сумматора 7 все n элементов сигнала сложатся синфазно, на выходе сумматора 13 n/2 элемента сложатся тоже синфазно, а n/2 остальных элементов сигнала сложатся с противоположной фазой, то есть значение автокорреляционной функции сигнала на выходе сумматора 13 будет близко к нулю. Соответственно не будет превышен порог в блоке 16, и с выхода блока 14 на вход блока 12 поступит логическая единица, которая подается на управляющий вход блока 11, что приведет к фиксации данного канала и означает, что сигнал найден и поиск закончен.At the first input of
Если на первый вход блока 1 поступит смесь полезного сигнала и мощной структурной помехи, тогда, как и в случае только с полезным сигналом, превышение порога суммой огибающих функций автокорреляции сигнала и функции взаимной корреляции помехи в блоке 9 приведет к поступлению на второй вход элемента "И" 12 логической единицы. Вероятность того, что в этот же момент значение функции взаимной корреляции не превысит порог в блоке 16, достаточно мала. Таким образом, на первый вход элемента "И" 12 поступит логический нуль и на управляющем входе блока 11 будет логический нуль, означающий, что сигнал не найден, переключение каналов может быть продолжено, поиск полезного сигнала не закончен.If the first input of
Однако при воздействии импульсных помех характеристики поиска значительно ухудшаются.However, when exposed to pulsed interference, the search performance deteriorates significantly.
Для защиты от импульсных помех применяется подавитель импульсных помех. В этом случае при воздействии импульсной помехи часть полезного сигнала и часть структурной помехи (по длительности) будут вырезаны (см. "Шумоподобные сигналы в системе передачи информации" под ред. В.Б.Пестрякова. М., "Сов. Радио", 1973, стр.394-395). Это приведет к тому, что функция автокорреляции (АКФ) полезного сигнала и функция взаимной корреляции (ВКФ) полезного сигнала со структурной помехой будут искажены. Соотношение между АКФ полезного сигнала и ВКФ помехи в этом случае изменится. Появляется вероятность того, что устройство поиска выдаст решение, что обнаружен полезный сигнал, когда полезного сигнала на входе нет. То есть произойдет ошибка в работе устройства.To protect against impulse noise, an impulse noise suppressor is used. In this case, when exposed to pulsed noise, part of the useful signal and part of the structural noise (in duration) will be cut out (see. "Noise-like signals in the information transmission system" edited by VB Pestryakov. M., Sov. Radio, 1973 , pp. 394-395). This will lead to the fact that the autocorrelation function (ACF) of the useful signal and the cross-correlation function (VKF) of the useful signal with structural noise will be distorted. The ratio between the ACF of the useful signal and the VKF interference in this case will change. There is a possibility that the search device will give a decision that a useful signal is detected when there is no useful signal at the input. That is, an error will occur in the operation of the device.
Недостатком устройства-прототипа является низкая помехоустойчивость при воздействии импульсных помех.The disadvantage of the prototype device is the low noise immunity when exposed to pulsed interference.
Задача, решаемая в предлагаемом устройстве, - уменьшение вероятности синхронизации на структурную помеху в присутствии импульсной помехи.The problem solved in the proposed device is to reduce the likelihood of synchronization to structural interference in the presence of impulse noise.
Для устранения указанного недостатка в устройство поиска широкополосных сигналов, содержащее последовательно соединенные линейную часть, согласованный фильтр, последовательно соединенные генератор тактовых импульсов и блок переключения каналов, выход которого соединен со вторым входом линейной части, при этом согласованный фильтр содержит последовательно соединенные предварительный фильтр и линию задержки, (n-1) выходов которой соединены со второго по n-й входами аттенюаторов соответственно, выходы которых соединены с входами соответствующих n-1 фазовращателей, выходы которых соединены с входами со второго по n-й первого сумматора соответственно, выход предварительного фильтра через последовательно соединенные первые аттенюатор и фазовращатель соединен с первым входом первого сумматора, выход которого является выходом согласованного фильтра и через последовательно соединенные первые детектор и блок сравнения с порогом соединен с первым входом элемента "И", кроме того, выход второго сумматора через последовательно соединенные вторые детектор, блок сравнения с порогом и элемент "НЕ" соединен со вторым входом элемента "И", входы инверторов соединены соответственно с первой группой n/2 входов первого сумматора, а выходы инверторов - с соответствующими входами второго сумматора, при этом с n/2 no n входы второй группы первого сумматора соединены соответственно с входами с n/2 по n второй группы входов второго сумматора, согласно изобретению введены ключ и третий блок сравнения с порогом, последовательно соединенные тактируемый RS-триггер и таймер, а также логический блок, выход которого является выходом устройства и соединен с управляющим входом блока управления переключением каналов, при этом выход элемента "И" соединен с первым входом логического блока, первый вход ключа и вход третьего блока сравнения с порогом соединены и являются входом устройства, причем выход третьего блока сравнения с порогом соединен со вторым входом ключа, первым входом тактируемого RS-триггера и первым управляющим входом логического блока, второй управляющий вход которого соединен с выходом таймера и вторым входом тактируемого RS-триггера.To eliminate this drawback, a broadband signal search device comprising a linearly connected linear part, a matched filter, a clock pulse generator and a channel switching unit whose output is connected to the second input of the linear part, while the matched filter contains a preliminary filter and a delay line , (n-1) outputs of which are connected to the second through n-th inputs of the attenuators, respectively, whose outputs are connected to the inputs, respectively there are n-1 phase shifters, the outputs of which are connected to the inputs from the second to the nth first adder, respectively, the output of the preliminary filter through the first attenuator connected in series and the phase shifter connected to the first input of the first adder, the output of which is the output of the matched filter and through the first connected detector and the comparison unit with the threshold is connected to the first input of the element "And", in addition, the output of the second adder through the second detector connected in series, the comparison unit with Ohm and the element "NOT" is connected to the second input of the element "AND", the inputs of the inverters are connected respectively to the first group of n / 2 inputs of the first adder, and the outputs of the inverters are connected to the corresponding inputs of the second adder, with n / 2 no n the inputs of the second group of the first adder are connected respectively to the inputs n / 2 to n of the second group of inputs of the second adder, according to the invention, a key and a third comparison unit with a threshold are introduced, a tactile RS-trigger and a timer are connected in series, as well as a logic unit whose output is the output of the device properties and is connected to the control input of the channel switching control unit, while the output of the "And" element is connected to the first input of the logical unit, the first key input and the input of the third comparison unit with a threshold are connected and are the device input, and the output of the third comparison unit with a threshold is connected to the second key input, the first input of the clocked RS-trigger and the first control input of the logic unit, the second control input of which is connected to the timer output and the second input of the clocked RS-trigger.
Схема предлагаемого устройства представлена на фиг.2, где обозначено:The scheme of the proposed device is presented in figure 2, where it is indicated:
1 - линейная часть;1 - linear part;
2 - согласованный фильтр;2 - matched filter;
3 - предварительный фильтр;3 - preliminary filter;
4 - линия задержки;4 - delay line;
51-5n - первый, второй, третий,..., n-й аттенюаторы;5 1 -5n - first, second, third, ..., n-th attenuators;
61-6n - первый, второй, третий,..., n-й фазовращатели;6 1 -6n - first, second, third, ..., n-th phase shifters;
7 и 13 - первый и второй сумматоры;7 and 13 - the first and second adders;
8 и 15 - первый и второй детекторы;8 and 15 - the first and second detectors;
9, 16 и 19 - первый, второй и третий блоки сравнения с порогом;9, 16 and 19 - the first, second and third blocks of comparison with the threshold;
101-10n/2 - первый, второй, третий,..., n/2-й инверторы;10 1 -10 n / 2 - first, second, third, ..., n / 2nd inverters;
11 - блок управления переключением каналов;11 - channel switching control unit;
12 - элемент "И";12 - element "And";
14 - элемент "НЕ";14 - element "NOT";
17 - генератор тактовых импульсов;17 - a clock generator;
18 - ключ;18 - key;
20 - тактируемый RS-триггер;20 - clocked RS-trigger;
21 - таймер;21 - timer;
22 - логический блок.22 is a logical block.
Предлагаемое устройство содержит последовательно соединенные ключ 18, линейную часть 1 и согласованный фильтр 2, последовательно соединенные генератор тактовых импульсов 17 и блок переключения каналов 11, выход которого соединен со вторым входом линейной части 1. При этом согласованный фильтр 2 содержит последовательно соединенные предварительный фильтр 3 и линию задержки 4, (n-1) выходов которой соединены с входами со второго по n-й аттенюаторов 52-5n соответственно, выходы которых через соответствующие фазовращатели 62-6n соединены со второго по n-й входами первого сумматора 7 соответственно. Выход предварительного фильтра 3 через последовательно соединенные первые аттенюатор 51 и фазовращатель 61 соединен с первым входом первого сумматора 7, выход которого является выходом согласованного фильтра 2 и через последовательно соединенные первые детектор 8, блок сравнения с порогом 9 и элемент "И" 12 соединен с первым входом логического блока 22, выход которого является выходом устройства и соединен с управляющим входом блока управления переключением каналов 11. Кроме того, выход второго сумматора 13 через последовательно соединенные вторые детектор 15, блок сравнения с порогом 16 и элемент "НЕ" 14 соединен со вторым входом элемента "И" 12. Входы инверторов 101-10n/2 соединены соответственно с первой группой n/2 входов первого сумматора 7, а выходы инверторов 101-10n/2 - с соответствующими входами второго сумматора 13. При этом с n/2 no n входы второй группы первого сумматора 7 соединены соответственно с n/2 по n входами второй группы n/2 входов второго сумматора 13. Первый вход ключа 18 и вход третьего блока сравнения 19 соединены и являются входом устройства. Причем выход третьего блока сравнения 19 соединен со вторым входом ключа 18, первым управляющим входом логического блока 22 и через последовательно соединенные тактируемый RS-триггер 20 и таймер 21 - со вторым управляющим входом логического блока 22. При этом выход таймера 21 соединен со вторым входом тактируемого RS-триггера 20.The proposed device contains a serially connected key 18, a
Предлагаемое устройство работает следующим образом. На вход устройства поступает входной сигнал, при отсутствии импульсной помехи он без изменения проходит через блок 18 и поступает на первый вход блока 1. С выхода блока 1 сигнал поступает на вход блока 2, где через блок 3 поступает на вход блока 4 и через последовательно соединенные блоки 51 и 61 - на первый вход первого сумматора 7. С (n-1) выходов блока 4 через соответствующие последовательно соединенные блоки 52-5n и 62-6n сигнал поступает на соответствующие со второго по n-й входы первого сумматора 7. Параметры блока 4, блоки 51-5n и 61-6n выбираются таким образом, чтобы на выходе сумматора 7, являющимся также и выходом блока 2, элементы сигнала складывались в фазе и выражали значение функции автокорреляции полезного сигнала, а на выходе блока 8 будет значение огибающей функции автокорреляции полезного сигнала. Превышение порога в блоке 9 приводит к тому, что на второй вход блока 12 поступит логическая единица.The proposed device operates as follows. An input signal is received at the input of the device, in the absence of impulse noise, it passes through block 18 without change and goes to the first input of
Одновременно с выходов блоков 61-6n/2 сигнал поступает на входы соответствующих блоков 101-10n/2, а с их выходов - на n/2 соответствующие входы второго сумматора 13. С выходов блоков 6n/2 - 6n сигнал поступает на соответствующие входы n/2 -n второго сумматора 13.Simultaneously, from the outputs of blocks 6 1 -6 n / 2, the signal goes to the inputs of the corresponding blocks 10 1 -10 n / 2 , and from their outputs to n / 2 the corresponding inputs of the
Это приводит к тому, что в момент времени, когда на выходе первого сумматора 7 все n элементов сигнала сложатся синфазно, то на выходе второго сумматора 13 n/2 элементов сложатся синфазно, а n/2 остальных элементов сигнала сложатся с противоположной фазой, т.е. значение автокорреляционной функции сигнала на выходе второго сумматора 13 будет близко к нулю. Соответственно не будет превышен порог в блоке 16 и с выхода блока 14 на первый вход блока 12 поступит логическая единица. Следовательно, с выхода блока 12 выйдет логическая единица и, пройдя без изменения (если на входе нет импульсной помехи) через логический блок 22, поступит на управляющий вход блока 11, что приведет к фиксации данного канала, так как выход логической единицы с выхода блока 22 означает, что сигнал найден и поиск закончен.This leads to the fact that at the time when at the output of the
Если на первый вход блока 1 поступит смесь полезного сигнала и структурной помехи, то, как и в случае только с полезным сигналом, превышение порога суммой огибающих функций автокорреляции сигнала и функции взаимной корреляции помехи в блоке 9 приведет к поступлению на второй вход блока 12 логической единицы. Вероятность того, что в этот же момент значение функции взаимной корреляции не превысит порог в блоке 16, достаточно мала. То есть с выхода блока 14 на первый вход блока 12 поступает логический нуль. Следовательно, на выходе блока 12 будет логический нуль, и он без изменения (при отсутствии на входе устройства импульсной помехи) пройдя через логический блок 22, поступит на управляющий вход блока 11. Логический нуль означает, что сигнал не найден, переключение каналов может быть продолжено, поиск полезного сигнала будет продолжен.If the first input of
Если на первый вход блока 1 поступит структурная помеха, то вероятность того, что в момент отсчета будет превышен порог как в блоке 9, так и в блоке 16 достаточно велика. Это значит, что на первый вход блока 12 поступит логический нуль, а на второй вход блока 12 поступит логическая единица. С выхода блока 22 на управляющий вход блока 11 поступит логический нуль, и поиск сигнала будет продолжен на других каналах.If a structural noise arrives at the first input of
Если на входе присутствует мощная импульсная помеха, то третий блок сравнения с порогом 19 закроет ключ 18, и логическое устройство 22 отключит выход (на выходе будет логический нуль), на управляющий вход блока 11 поступит логический нуль, и поиск сигнала будет продолжен на других каналах. Но так как импульсная помеха уже прошла в тракт, то она вызовет ошибку в расчете корреляционной функции на время 2Т, поэтому нужен таймер 21, которой подключит выход через логическое устройство 22 только по прошествии времени 2Т, а чтобы отсчет начался не сразу, а только по срезу импульсной помехи, то для этого служит триггер 20.If a powerful impulse noise is present at the input, then the third block of comparison with threshold 19 will close the key 18, and the logic device 22 will turn off the output (the output will be a logical zero), a logical zero will be sent to the control input of the
Реализация логического блока 22 может быть осуществлена согласно структурной схеме, представленной на фиг.3, где обозначено:The implementation of the logical block 22 can be carried out according to the structural diagram presented in figure 3, where it is indicated:
22.1, 22.2, 22.3 - ключи;22.1, 22.2, 22.3 - keys;
22.4 - линия задержки.22.4 - delay line.
Логический блок 22 содержит последовательно соединенные ключи 22.1, 22.2 и 22.3, выход которого является выходом логического блока 22. Кроме того, выход линии задержки 22.4 соединен со вторым входом ключа 22.1, а вход линии задержки 22.4 соединен со вторым входом ключа 22.2 и является первым управляющим входом логического блока, а второй вход ключа 22.3 - вторым управляющим входом логического блока 22.The logic block 22 contains series-connected keys 22.1, 22.2 and 22.3, the output of which is the output of the logical block 22. In addition, the output of the delay line 22.4 is connected to the second input of the key 22.1, and the input of the delay line 22.4 is connected to the second input of the key 22.2 and is the first control the input of the logical block, and the second input of the key 22.3 - the second control input of the logical block 22.
Логический блок 22 управляется с помощью двух сигналов, один из которых поступает с выхода блока сравнения с порогом 19 на первый управляющий вход, а другой - с выхода таймера 21 на второй управляющий вход логического блока. По своей сути блок 22 - это сложный ключ. Ключ 22.2 отключает выход устройства на время действия импульсной помехи, ключ 22.3 отключает выход устройства на время действия таймера, ключ 22.1 отключает выход устройства на время между переключением ключей 22.2 и 22.3. Линия задержки 22.4 действует на время длительности импульсной помехи.Logic block 22 is controlled by two signals, one of which comes from the output of the comparison block with threshold 19 to the first control input, and the other from the output of timer 21 to the second control input of the logical block. At its core, block 22 is a complex key. The key 22.2 disables the device output for the duration of the pulse interference, the key 22.3 disables the device output for the duration of the timer, the key 22.1 disables the device output for the time between switching keys 22.2 and 22.3. The delay line 22.4 acts on the duration of the pulse interference.
По сравнению с прототипом в заявляемом устройстве воздействие импульсных помех устранено за счет отключения выхода устройства на время воздействия импульсной помехи, а следовательно, достигается обеспечение снижения вероятности ложной синхронизации.Compared with the prototype in the inventive device, the effect of impulse noise is eliminated by disabling the output of the device at the time of exposure to impulse noise, and therefore, the possibility of false synchronization is reduced.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2004115831/09A RU2268549C1 (en) | 2004-05-24 | 2004-05-24 | Device for finding broadband signals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2004115831/09A RU2268549C1 (en) | 2004-05-24 | 2004-05-24 | Device for finding broadband signals |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2004115831A RU2004115831A (en) | 2005-11-10 |
RU2268549C1 true RU2268549C1 (en) | 2006-01-20 |
Family
ID=35864991
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2004115831/09A RU2268549C1 (en) | 2004-05-24 | 2004-05-24 | Device for finding broadband signals |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2268549C1 (en) |
-
2004
- 2004-05-24 RU RU2004115831/09A patent/RU2268549C1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
RU2004115831A (en) | 2005-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE378761T1 (en) | RECEIVER CIRCUIT | |
RU2268549C1 (en) | Device for finding broadband signals | |
RU2273953C1 (en) | Device for finding broadband signals | |
RU2311733C1 (en) | Device for search for wideband signals | |
RU2244375C1 (en) | Broadband signal search device | |
RU2223606C1 (en) | Broadband signal searching device | |
RU2302693C1 (en) | Broadband signal searching device | |
RU2044406C1 (en) | Selector of pulses having given duration | |
CN103532515A (en) | Method for reducing complexity of single-side band-pass type Doppler filter | |
RU2364022C2 (en) | Device of broadband signal search | |
RU147526U1 (en) | DEVICE FOR SEPARATION OF TWO PULSE SEQUENCES | |
SU617865A1 (en) | Arrangement for suppressing background componenets in video signals | |
SU1626397A1 (en) | Digital data transmission system | |
RU2132592C1 (en) | Device for suppression of narrow-band noise | |
US3398374A (en) | Time gated filter | |
SU907817A1 (en) | Device for evaluating signal | |
SU886288A2 (en) | Synchronication device | |
SU624372A1 (en) | Frequency-time matrix signal receiver | |
RU2001525C1 (en) | Device for reception of broadband signals | |
SU1688416A1 (en) | Correlation processing unit for broadband signals affected by narrow- band interference | |
RU2205505C2 (en) | Device for delay search of signals with stepwise frequency variation | |
SU1095419A1 (en) | Interference suppression device | |
SU696626A1 (en) | Bipulse signal receiving device | |
SU1091162A2 (en) | Priority block | |
RU2020762C1 (en) | Device for detection of wide-band signals |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20070525 |