RU2268549C1 - Device for finding broadband signals - Google Patents

Device for finding broadband signals Download PDF

Info

Publication number
RU2268549C1
RU2268549C1 RU2004115831/09A RU2004115831A RU2268549C1 RU 2268549 C1 RU2268549 C1 RU 2268549C1 RU 2004115831/09 A RU2004115831/09 A RU 2004115831/09A RU 2004115831 A RU2004115831 A RU 2004115831A RU 2268549 C1 RU2268549 C1 RU 2268549C1
Authority
RU
Russia
Prior art keywords
input
output
inputs
block
adder
Prior art date
Application number
RU2004115831/09A
Other languages
Russian (ru)
Other versions
RU2004115831A (en
Inventor
нчиков Виктор Дмитриевич Лукь (RU)
Виктор Дмитриевич Лукьянчиков
Виталий Викторович Майоров (RU)
Виталий Викторович Майоров
Анатолий Валентинович Калинин (RU)
Анатолий Валентинович Калинин
Александр Викторович Кудаев (RU)
Александр Викторович Кудаев
Original Assignee
ФГУП "Воронежский НИИ связи"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ФГУП "Воронежский НИИ связи" filed Critical ФГУП "Воронежский НИИ связи"
Priority to RU2004115831/09A priority Critical patent/RU2268549C1/en
Publication of RU2004115831A publication Critical patent/RU2004115831A/en
Application granted granted Critical
Publication of RU2268549C1 publication Critical patent/RU2268549C1/en

Links

Images

Landscapes

  • Noise Elimination (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Details Of Television Systems (AREA)

Abstract

FIELD: radio engineering, possible use for engineering of radio communication, radio-navigation, control systems and the like, using broadband signals.
SUBSTANCE: device has key 18 and third threshold comparison block 19, serially connected clock RS-trigger 20 and timer 21, and also logic block 22, output of which is an output of device and is connected to controlling block of block for controlling switching of channels 11, while output of element AND 12 is connected to first input of logic block 22, first input of key 18 and input of third threshold comparison block 19 are connected and are output of device, while output of third threshold comparison block 19 is connected to second input of key 18, first input of clock RS-trigger 20 and first controlling input of logic block 22, second controlling input of which is connected to output of timer 21 and second input of clock RS-trigger.
EFFECT: higher resistance to interference under conditions of pulse interference, obtained because output of device is disabled for duration of pulse interference and also for duration, necessary for processing by synchronized filter of signal, unaffected by pulse interference.
3 dwg

Description

Предлагаемое устройство относится к области радиотехники и может найти применение при построении систем радиосвязи, радионавигации, управления, использующих широкополосные сигналы.The proposed device relates to the field of radio engineering and can find application in the construction of radio communication systems, radio navigation, control, using broadband signals.

Известны устройства поиска широкополосных сигналов (ШПС), например, А.С. № 1003372, Н 04 L 7/02, 1981 г., № 809619 Н 04 L 7/02, 1979 г., в которых осуществляется корреляционная обработка сигнала или же согласованная фильтрация ШПС.Known devices for searching for broadband signals (SHPS), for example, A.S. No. 1003372, H 04 L 7/02, 1981, No. 809619 H 04 L 7/02, 1979, in which correlation signal processing or coordinated filtering of the BSS is performed.

Недостатком этих устройств является низкая помехоустойчивость поиска ШПС по задержке, а именно в большой вероятности синхронизации устройств поиска на структурные помехи.The disadvantage of these devices is the low noise immunity of the search for SHPS by the delay, namely, in the high probability of synchronization of the search devices for structural interference.

Наиболее близким по технической сущности к предлагаемому является устройство по патенту № 2223606, принятое за прототип.The closest in technical essence to the proposed device is the patent No. 2223606, taken as a prototype.

На фиг.1 изображена блок-схема устройства-прототипа, где обозначено:Figure 1 shows a block diagram of a prototype device, where indicated:

1 - линейная часть;1 - linear part;

2 - согласованный фильтр;2 - matched filter;

3 - предварительный фильтр;3 - preliminary filter;

4 - линия задержки;4 - delay line;

51-5n - первый, второй, третий,..., n-й аттенюаторы;5 1 -5n - first, second, third, ..., n-th attenuators;

61-6n - первый, второй, третий,..., n-й фазовращатели;6 1 -6n - first, second, third, ..., n-th phase shifters;

7 и 13 - первый и второй сумматоры;7 and 13 - the first and second adders;

8 и 15 - первый и второй детекторы;8 and 15 - the first and second detectors;

9 и 16 - первый и второй блоки сравнения порогом;9 and 16 - the first and second blocks comparing the threshold;

101-10n/2 - первый, второй, третий,..., n/2-й инверторы;10 1 -10n / 2 - first, second, third, ..., n / 2nd inverters;

11 - блок управления переключением каналов;11 - channel switching control unit;

12 - элемент "И";12 - element "And";

14 - элемент "НЕ";14 - element "NOT";

17 - генератор тактовых импульсов.17 is a clock generator.

Устройство-прототип содержит последовательно соединенные линейную часть 1 и согласованный фильтр 2, последовательно соединенные генератор тактовых импульсов 17 и блок переключения каналов 11, выход которого соединен со вторым входом линейной части 1. При этом согласованный фильтр 2 содержит последовательно соединенные предварительный фильтр 3 и линию задержки 4, (n-1) выходов которой соединены с входами со второго по n-й аттенюаторов 52-5n соответственно, выходы которых соединены с входами соответствующих фазовращателей 62-6n, выходы которых соединены со второго по n-й входами первого сумматора 7 соответственно. Выход предварительного фильтра 3 через последовательно соединенные первые аттенюатор 51 и фазовращатель 61 соединен с первым входом первого сумматора 7, выход которого является выходом согласованного фильтра 2 и через последовательно соединенные первые детектор 8, блок сравнения с порогом 9 и элемент "И" 12 соединен с управляющим входом блока управления переключением каналов 11 и является выходом устройства. Кроме того, выход второго сумматора через последовательно соединенные вторые детектор 15, блок сравнения с порогом 16 и элемент "НЕ" 14 соединен со вторым входом элемента "И" 12. Входы инверторов 101-10n/2 соединены соответственно с первой группой n/2 входов первого сумматора 7, а выходы инверторов 101-10n/2 - с соответствующими входами второго сумматора 13. При этом n/2 входов второй группы первого сумматора 7 соединены соответственно с входами второй группы n/2 входов второго сумматора 13.The prototype device contains a serially connected linear part 1 and a matched filter 2, serially connected a clock generator 17 and a channel switching unit 11, the output of which is connected to the second input of the linear part 1. Moreover, the matched filter 2 contains a serially connected pre-filter 3 and a delay line 4, (n-1) outputs of which are connected to the inputs from the second to the n-th attenuators 5 2 -5 n, respectively, the outputs of which are connected to the inputs of the corresponding phase shifters 6 2 -6 n , the outputs of which connected to the second to nth inputs of the first adder 7, respectively. The output of the pre-filter 3 through the first attenuator 5 1 connected in series and the phase shifter 6 1 is connected to the first input of the first adder 7, the output of which is the output of the matched filter 2 and through the first detector 8 connected in series, the comparison unit with threshold 9 and the element “And” 12 are connected with the control input of the channel switching control unit 11 and is the output of the device. In addition, the output of the second adder through a series-connected second detector 15, the comparison unit with a threshold 16 and the element "NOT" 14 is connected to the second input of the element "And" 12. The inputs of the inverters 10 1 -10 n / 2 are connected respectively to the first group n / 2 inputs of the first adder 7, and the outputs of the inverters 10 1 -10 n / 2 with the corresponding inputs of the second adder 13. In this case, n / 2 inputs of the second group of the first adder 7 are connected respectively to the inputs of the second group of n / 2 inputs of the second adder 13.

Работает устройство-прототип следующим образом.The prototype device works as follows.

На первый вход блока 1 поступает ШПС, структурная помеха или их смесь и проходит через блок 3 на вход блока 4 и с его (n-1) выходов через соответствующие блоки 51-5n и 61-6n на входы первого сумматора 7. Параметры блоков 4, 51-5n и 61-6n выбираются таким образом, чтобы на выходе сумматора 7 элементы сигнала складывались в фазе и выражали значение функции автокорреляции полезного сигнала, а на выходе блока 8 - значение огибающей функции автокорреляции полезного сигнала. Превышение порога в блоке 9 приводит к тому, что на второй вход элемента "И" 12 поступит логическая единица. Одновременно с n входов первого сумматора 7 сигнал поступает на соответствующие n входов второго сумматора 13. В момент времени, когда на выходе сумматора 7 все n элементов сигнала сложатся синфазно, на выходе сумматора 13 n/2 элемента сложатся тоже синфазно, а n/2 остальных элементов сигнала сложатся с противоположной фазой, то есть значение автокорреляционной функции сигнала на выходе сумматора 13 будет близко к нулю. Соответственно не будет превышен порог в блоке 16, и с выхода блока 14 на вход блока 12 поступит логическая единица, которая подается на управляющий вход блока 11, что приведет к фиксации данного канала и означает, что сигнал найден и поиск закончен.At the first input of block 1, the ШПС, structural noise or a mixture of them arrive and passes through block 3 to the input of block 4 and from its (n-1) outputs through the corresponding blocks 5 1 -5 n and 6 1 -6 n to the inputs of the first adder 7 The parameters of blocks 4, 5 1 -5 n and 6 1 -6 n are selected so that at the output of adder 7 the signal elements are added in phase and express the value of the autocorrelation function of the useful signal, and at the output of block 8, the envelope value of the autocorrelation function of the useful signal . Exceeding the threshold in block 9 leads to the fact that the logical unit will arrive at the second input of the And element 12. At the same time, from the n inputs of the first adder 7, the signal is supplied to the corresponding n inputs of the second adder 13. At the time when all n elements of the signal are in phase at the output of the adder 7, at the output of the adder 13 n / 2 elements are in phase as well, and n / 2 of the remaining the signal elements add up with the opposite phase, that is, the value of the autocorrelation function of the signal at the output of the adder 13 will be close to zero. Accordingly, the threshold in block 16 will not be exceeded, and from the output of block 14 to the input of block 12 there will be a logical unit that is fed to the control input of block 11, which will fix this channel and mean that the signal is found and the search is finished.

Если на первый вход блока 1 поступит смесь полезного сигнала и мощной структурной помехи, тогда, как и в случае только с полезным сигналом, превышение порога суммой огибающих функций автокорреляции сигнала и функции взаимной корреляции помехи в блоке 9 приведет к поступлению на второй вход элемента "И" 12 логической единицы. Вероятность того, что в этот же момент значение функции взаимной корреляции не превысит порог в блоке 16, достаточно мала. Таким образом, на первый вход элемента "И" 12 поступит логический нуль и на управляющем входе блока 11 будет логический нуль, означающий, что сигнал не найден, переключение каналов может быть продолжено, поиск полезного сигнала не закончен.If the first input of block 1 receives a mixture of the useful signal and powerful structural noise, then, as in the case of only the useful signal, exceeding the threshold by the sum of the envelopes of the functions of the autocorrelation of the signal and the mutual correlation function of the interference in block 9 will result in the input of the element "AND "12 logical units. The probability that at the same moment the value of the cross-correlation function does not exceed the threshold in block 16 is quite small. Thus, a logical zero will arrive at the first input of the And element 12 and a logical zero will be at the control input of block 11, which means that the signal is not found, channel switching can continue, the search for the useful signal is not finished.

Однако при воздействии импульсных помех характеристики поиска значительно ухудшаются.However, when exposed to pulsed interference, the search performance deteriorates significantly.

Для защиты от импульсных помех применяется подавитель импульсных помех. В этом случае при воздействии импульсной помехи часть полезного сигнала и часть структурной помехи (по длительности) будут вырезаны (см. "Шумоподобные сигналы в системе передачи информации" под ред. В.Б.Пестрякова. М., "Сов. Радио", 1973, стр.394-395). Это приведет к тому, что функция автокорреляции (АКФ) полезного сигнала и функция взаимной корреляции (ВКФ) полезного сигнала со структурной помехой будут искажены. Соотношение между АКФ полезного сигнала и ВКФ помехи в этом случае изменится. Появляется вероятность того, что устройство поиска выдаст решение, что обнаружен полезный сигнал, когда полезного сигнала на входе нет. То есть произойдет ошибка в работе устройства.To protect against impulse noise, an impulse noise suppressor is used. In this case, when exposed to pulsed noise, part of the useful signal and part of the structural noise (in duration) will be cut out (see. "Noise-like signals in the information transmission system" edited by VB Pestryakov. M., Sov. Radio, 1973 , pp. 394-395). This will lead to the fact that the autocorrelation function (ACF) of the useful signal and the cross-correlation function (VKF) of the useful signal with structural noise will be distorted. The ratio between the ACF of the useful signal and the VKF interference in this case will change. There is a possibility that the search device will give a decision that a useful signal is detected when there is no useful signal at the input. That is, an error will occur in the operation of the device.

Недостатком устройства-прототипа является низкая помехоустойчивость при воздействии импульсных помех.The disadvantage of the prototype device is the low noise immunity when exposed to pulsed interference.

Задача, решаемая в предлагаемом устройстве, - уменьшение вероятности синхронизации на структурную помеху в присутствии импульсной помехи.The problem solved in the proposed device is to reduce the likelihood of synchronization to structural interference in the presence of impulse noise.

Для устранения указанного недостатка в устройство поиска широкополосных сигналов, содержащее последовательно соединенные линейную часть, согласованный фильтр, последовательно соединенные генератор тактовых импульсов и блок переключения каналов, выход которого соединен со вторым входом линейной части, при этом согласованный фильтр содержит последовательно соединенные предварительный фильтр и линию задержки, (n-1) выходов которой соединены со второго по n-й входами аттенюаторов соответственно, выходы которых соединены с входами соответствующих n-1 фазовращателей, выходы которых соединены с входами со второго по n-й первого сумматора соответственно, выход предварительного фильтра через последовательно соединенные первые аттенюатор и фазовращатель соединен с первым входом первого сумматора, выход которого является выходом согласованного фильтра и через последовательно соединенные первые детектор и блок сравнения с порогом соединен с первым входом элемента "И", кроме того, выход второго сумматора через последовательно соединенные вторые детектор, блок сравнения с порогом и элемент "НЕ" соединен со вторым входом элемента "И", входы инверторов соединены соответственно с первой группой n/2 входов первого сумматора, а выходы инверторов - с соответствующими входами второго сумматора, при этом с n/2 no n входы второй группы первого сумматора соединены соответственно с входами с n/2 по n второй группы входов второго сумматора, согласно изобретению введены ключ и третий блок сравнения с порогом, последовательно соединенные тактируемый RS-триггер и таймер, а также логический блок, выход которого является выходом устройства и соединен с управляющим входом блока управления переключением каналов, при этом выход элемента "И" соединен с первым входом логического блока, первый вход ключа и вход третьего блока сравнения с порогом соединены и являются входом устройства, причем выход третьего блока сравнения с порогом соединен со вторым входом ключа, первым входом тактируемого RS-триггера и первым управляющим входом логического блока, второй управляющий вход которого соединен с выходом таймера и вторым входом тактируемого RS-триггера.To eliminate this drawback, a broadband signal search device comprising a linearly connected linear part, a matched filter, a clock pulse generator and a channel switching unit whose output is connected to the second input of the linear part, while the matched filter contains a preliminary filter and a delay line , (n-1) outputs of which are connected to the second through n-th inputs of the attenuators, respectively, whose outputs are connected to the inputs, respectively there are n-1 phase shifters, the outputs of which are connected to the inputs from the second to the nth first adder, respectively, the output of the preliminary filter through the first attenuator connected in series and the phase shifter connected to the first input of the first adder, the output of which is the output of the matched filter and through the first connected detector and the comparison unit with the threshold is connected to the first input of the element "And", in addition, the output of the second adder through the second detector connected in series, the comparison unit with Ohm and the element "NOT" is connected to the second input of the element "AND", the inputs of the inverters are connected respectively to the first group of n / 2 inputs of the first adder, and the outputs of the inverters are connected to the corresponding inputs of the second adder, with n / 2 no n the inputs of the second group of the first adder are connected respectively to the inputs n / 2 to n of the second group of inputs of the second adder, according to the invention, a key and a third comparison unit with a threshold are introduced, a tactile RS-trigger and a timer are connected in series, as well as a logic unit whose output is the output of the device properties and is connected to the control input of the channel switching control unit, while the output of the "And" element is connected to the first input of the logical unit, the first key input and the input of the third comparison unit with a threshold are connected and are the device input, and the output of the third comparison unit with a threshold is connected to the second key input, the first input of the clocked RS-trigger and the first control input of the logic unit, the second control input of which is connected to the timer output and the second input of the clocked RS-trigger.

Схема предлагаемого устройства представлена на фиг.2, где обозначено:The scheme of the proposed device is presented in figure 2, where it is indicated:

1 - линейная часть;1 - linear part;

2 - согласованный фильтр;2 - matched filter;

3 - предварительный фильтр;3 - preliminary filter;

4 - линия задержки;4 - delay line;

51-5n - первый, второй, третий,..., n-й аттенюаторы;5 1 -5n - first, second, third, ..., n-th attenuators;

61-6n - первый, второй, третий,..., n-й фазовращатели;6 1 -6n - first, second, third, ..., n-th phase shifters;

7 и 13 - первый и второй сумматоры;7 and 13 - the first and second adders;

8 и 15 - первый и второй детекторы;8 and 15 - the first and second detectors;

9, 16 и 19 - первый, второй и третий блоки сравнения с порогом;9, 16 and 19 - the first, second and third blocks of comparison with the threshold;

101-10n/2 - первый, второй, третий,..., n/2-й инверторы;10 1 -10 n / 2 - first, second, third, ..., n / 2nd inverters;

11 - блок управления переключением каналов;11 - channel switching control unit;

12 - элемент "И";12 - element "And";

14 - элемент "НЕ";14 - element "NOT";

17 - генератор тактовых импульсов;17 - a clock generator;

18 - ключ;18 - key;

20 - тактируемый RS-триггер;20 - clocked RS-trigger;

21 - таймер;21 - timer;

22 - логический блок.22 is a logical block.

Предлагаемое устройство содержит последовательно соединенные ключ 18, линейную часть 1 и согласованный фильтр 2, последовательно соединенные генератор тактовых импульсов 17 и блок переключения каналов 11, выход которого соединен со вторым входом линейной части 1. При этом согласованный фильтр 2 содержит последовательно соединенные предварительный фильтр 3 и линию задержки 4, (n-1) выходов которой соединены с входами со второго по n-й аттенюаторов 52-5n соответственно, выходы которых через соответствующие фазовращатели 62-6n соединены со второго по n-й входами первого сумматора 7 соответственно. Выход предварительного фильтра 3 через последовательно соединенные первые аттенюатор 51 и фазовращатель 61 соединен с первым входом первого сумматора 7, выход которого является выходом согласованного фильтра 2 и через последовательно соединенные первые детектор 8, блок сравнения с порогом 9 и элемент "И" 12 соединен с первым входом логического блока 22, выход которого является выходом устройства и соединен с управляющим входом блока управления переключением каналов 11. Кроме того, выход второго сумматора 13 через последовательно соединенные вторые детектор 15, блок сравнения с порогом 16 и элемент "НЕ" 14 соединен со вторым входом элемента "И" 12. Входы инверторов 101-10n/2 соединены соответственно с первой группой n/2 входов первого сумматора 7, а выходы инверторов 101-10n/2 - с соответствующими входами второго сумматора 13. При этом с n/2 no n входы второй группы первого сумматора 7 соединены соответственно с n/2 по n входами второй группы n/2 входов второго сумматора 13. Первый вход ключа 18 и вход третьего блока сравнения 19 соединены и являются входом устройства. Причем выход третьего блока сравнения 19 соединен со вторым входом ключа 18, первым управляющим входом логического блока 22 и через последовательно соединенные тактируемый RS-триггер 20 и таймер 21 - со вторым управляющим входом логического блока 22. При этом выход таймера 21 соединен со вторым входом тактируемого RS-триггера 20.The proposed device contains a serially connected key 18, a linear part 1 and a matched filter 2, a serially connected clock generator 17 and a channel switching unit 11, the output of which is connected to the second input of the linear part 1. At the same time, the matched filter 2 contains a serially connected pre-filter 3 and a delay line 4, (n-1) which outputs are connected to inputs of the second to n-th attenuator February 5 -5 n, respectively, via respective outputs of which phase shifters June 2 -6 n connected to vtorog of n-th inputs of the first adder 7, respectively. The output of the pre-filter 3 through the first attenuator 5 1 connected in series and the phase shifter 6 1 is connected to the first input of the first adder 7, the output of which is the output of the matched filter 2 and through the first detector 8 connected in series, the comparison unit with threshold 9 and the element “And” 12 are connected with the first input of the logical unit 22, the output of which is the output of the device and connected to the control input of the control unit for switching channels 11. In addition, the output of the second adder 13 through series-connected in the detector 15, the comparison unit with threshold 16 and the element "NOT" 14 is connected to the second input of the element "And" 12. The inputs of the inverters 10 1 -10 n / 2 are connected respectively to the first group of n / 2 inputs of the first adder 7, and the outputs of the inverters 10 1 -10 n / 2 - with the corresponding inputs of the second adder 13. In this case, with n / 2 no n the inputs of the second group of the first adder 7 are connected respectively with n / 2 to n inputs of the second group of n / 2 inputs of the second adder 13. The first input key 18 and the input of the third block comparison 19 are connected and are the input of the device. Moreover, the output of the third comparison unit 19 is connected to the second input of the key 18, the first control input of the logic unit 22 and through a series-connected clocked RS-flip-flop 20 and the timer 21 to the second control input of the logical unit 22. In this case, the output of the timer 21 is connected to the second input of the clocked RS flip-flop 20.

Предлагаемое устройство работает следующим образом. На вход устройства поступает входной сигнал, при отсутствии импульсной помехи он без изменения проходит через блок 18 и поступает на первый вход блока 1. С выхода блока 1 сигнал поступает на вход блока 2, где через блок 3 поступает на вход блока 4 и через последовательно соединенные блоки 51 и 61 - на первый вход первого сумматора 7. С (n-1) выходов блока 4 через соответствующие последовательно соединенные блоки 52-5n и 62-6n сигнал поступает на соответствующие со второго по n-й входы первого сумматора 7. Параметры блока 4, блоки 51-5n и 61-6n выбираются таким образом, чтобы на выходе сумматора 7, являющимся также и выходом блока 2, элементы сигнала складывались в фазе и выражали значение функции автокорреляции полезного сигнала, а на выходе блока 8 будет значение огибающей функции автокорреляции полезного сигнала. Превышение порога в блоке 9 приводит к тому, что на второй вход блока 12 поступит логическая единица.The proposed device operates as follows. An input signal is received at the input of the device, in the absence of impulse noise, it passes through block 18 without change and goes to the first input of block 1. From the output of block 1, the signal goes to the input of block 2, where through block 3 it goes to the input of block 4 and through series-connected blocks 5 1 and 6 1 - to the first input of the first adder 7. From (n-1) outputs of block 4 through the corresponding series-connected blocks 5 2 -5 n and 6 2 -6 n the signal goes to the corresponding from the second to the n-th inputs the first adder 7. The parameters of block 4, blocks 5 1 -5 n and 6 1 -6 n are selected Thus, at the output of adder 7, which is also the output of block 2, the signal elements add up in phase and express the value of the autocorrelation function of the useful signal, and at the output of block 8 there will be an envelope value of the autocorrelation function of the useful signal. Exceeding the threshold in block 9 leads to the fact that the logical unit will arrive at the second input of block 12.

Одновременно с выходов блоков 61-6n/2 сигнал поступает на входы соответствующих блоков 101-10n/2, а с их выходов - на n/2 соответствующие входы второго сумматора 13. С выходов блоков 6n/2 - 6n сигнал поступает на соответствующие входы n/2 -n второго сумматора 13.Simultaneously, from the outputs of blocks 6 1 -6 n / 2, the signal goes to the inputs of the corresponding blocks 10 1 -10 n / 2 , and from their outputs to n / 2 the corresponding inputs of the second adder 13. From the outputs of blocks 6 n / 2 - 6 n the signal is supplied to the corresponding inputs n / 2 -n of the second adder 13.

Это приводит к тому, что в момент времени, когда на выходе первого сумматора 7 все n элементов сигнала сложатся синфазно, то на выходе второго сумматора 13 n/2 элементов сложатся синфазно, а n/2 остальных элементов сигнала сложатся с противоположной фазой, т.е. значение автокорреляционной функции сигнала на выходе второго сумматора 13 будет близко к нулю. Соответственно не будет превышен порог в блоке 16 и с выхода блока 14 на первый вход блока 12 поступит логическая единица. Следовательно, с выхода блока 12 выйдет логическая единица и, пройдя без изменения (если на входе нет импульсной помехи) через логический блок 22, поступит на управляющий вход блока 11, что приведет к фиксации данного канала, так как выход логической единицы с выхода блока 22 означает, что сигнал найден и поиск закончен.This leads to the fact that at the time when at the output of the first adder 7 all n signal elements add up in phase, then at the output of the second adder 13 n / 2 elements add up in phase, and n / 2 of the remaining signal elements add up with the opposite phase, t. e. the value of the autocorrelation function of the signal at the output of the second adder 13 will be close to zero. Accordingly, the threshold in block 16 will not be exceeded and a logical unit will arrive at the first input of block 12 from the output of block 14. Therefore, the logical unit will exit the output of block 12 and, passing unchanged (if there is no impulse noise at the input) through the logical block 22, it will go to the control input of block 11, which will fix this channel, since the output of the logical unit from the output of block 22 means that the signal is found and the search is finished.

Если на первый вход блока 1 поступит смесь полезного сигнала и структурной помехи, то, как и в случае только с полезным сигналом, превышение порога суммой огибающих функций автокорреляции сигнала и функции взаимной корреляции помехи в блоке 9 приведет к поступлению на второй вход блока 12 логической единицы. Вероятность того, что в этот же момент значение функции взаимной корреляции не превысит порог в блоке 16, достаточно мала. То есть с выхода блока 14 на первый вход блока 12 поступает логический нуль. Следовательно, на выходе блока 12 будет логический нуль, и он без изменения (при отсутствии на входе устройства импульсной помехи) пройдя через логический блок 22, поступит на управляющий вход блока 11. Логический нуль означает, что сигнал не найден, переключение каналов может быть продолжено, поиск полезного сигнала будет продолжен.If the first input of block 1 receives a mixture of the useful signal and structural noise, then, as in the case of only the useful signal, exceeding the threshold by the sum of the envelopes of the functions of the autocorrelation of the signal and the mutual correlation function of the interference in block 9 will lead to the arrival of a logical unit at the second input of block 12 . The probability that at the same moment the value of the cross-correlation function does not exceed the threshold in block 16 is quite small. That is, the output of block 14 at the first input of block 12 receives a logical zero. Therefore, the output of block 12 will be a logical zero, and without changing (if there is no impulse noise at the input of the device), passing through the logical block 22, it will go to the control input of block 11. A logical zero means that the signal is not found, channel switching can be continued , the search for the desired signal will continue.

Если на первый вход блока 1 поступит структурная помеха, то вероятность того, что в момент отсчета будет превышен порог как в блоке 9, так и в блоке 16 достаточно велика. Это значит, что на первый вход блока 12 поступит логический нуль, а на второй вход блока 12 поступит логическая единица. С выхода блока 22 на управляющий вход блока 11 поступит логический нуль, и поиск сигнала будет продолжен на других каналах.If a structural noise arrives at the first input of block 1, then the probability that the threshold will be exceeded at the moment of counting both in block 9 and in block 16 is quite large. This means that the first input of block 12 will receive a logical zero, and the second input of block 12 will receive a logical unit. From the output of block 22, a logic zero will arrive at the control input of block 11, and the search for the signal will continue on other channels.

Если на входе присутствует мощная импульсная помеха, то третий блок сравнения с порогом 19 закроет ключ 18, и логическое устройство 22 отключит выход (на выходе будет логический нуль), на управляющий вход блока 11 поступит логический нуль, и поиск сигнала будет продолжен на других каналах. Но так как импульсная помеха уже прошла в тракт, то она вызовет ошибку в расчете корреляционной функции на время 2Т, поэтому нужен таймер 21, которой подключит выход через логическое устройство 22 только по прошествии времени 2Т, а чтобы отсчет начался не сразу, а только по срезу импульсной помехи, то для этого служит триггер 20.If a powerful impulse noise is present at the input, then the third block of comparison with threshold 19 will close the key 18, and the logic device 22 will turn off the output (the output will be a logical zero), a logical zero will be sent to the control input of the block 11, and the search for the signal will continue on other channels . But since the impulse noise has already passed into the path, it will cause an error in the calculation of the correlation function for 2T time, so we need a timer 21, which will connect the output through the logical device 22 only after 2T has passed, and so that the counting does not start immediately, but only by cutoff impulse noise, then this is the trigger 20.

Реализация логического блока 22 может быть осуществлена согласно структурной схеме, представленной на фиг.3, где обозначено:The implementation of the logical block 22 can be carried out according to the structural diagram presented in figure 3, where it is indicated:

22.1, 22.2, 22.3 - ключи;22.1, 22.2, 22.3 - keys;

22.4 - линия задержки.22.4 - delay line.

Логический блок 22 содержит последовательно соединенные ключи 22.1, 22.2 и 22.3, выход которого является выходом логического блока 22. Кроме того, выход линии задержки 22.4 соединен со вторым входом ключа 22.1, а вход линии задержки 22.4 соединен со вторым входом ключа 22.2 и является первым управляющим входом логического блока, а второй вход ключа 22.3 - вторым управляющим входом логического блока 22.The logic block 22 contains series-connected keys 22.1, 22.2 and 22.3, the output of which is the output of the logical block 22. In addition, the output of the delay line 22.4 is connected to the second input of the key 22.1, and the input of the delay line 22.4 is connected to the second input of the key 22.2 and is the first control the input of the logical block, and the second input of the key 22.3 - the second control input of the logical block 22.

Логический блок 22 управляется с помощью двух сигналов, один из которых поступает с выхода блока сравнения с порогом 19 на первый управляющий вход, а другой - с выхода таймера 21 на второй управляющий вход логического блока. По своей сути блок 22 - это сложный ключ. Ключ 22.2 отключает выход устройства на время действия импульсной помехи, ключ 22.3 отключает выход устройства на время действия таймера, ключ 22.1 отключает выход устройства на время между переключением ключей 22.2 и 22.3. Линия задержки 22.4 действует на время длительности импульсной помехи.Logic block 22 is controlled by two signals, one of which comes from the output of the comparison block with threshold 19 to the first control input, and the other from the output of timer 21 to the second control input of the logical block. At its core, block 22 is a complex key. The key 22.2 disables the device output for the duration of the pulse interference, the key 22.3 disables the device output for the duration of the timer, the key 22.1 disables the device output for the time between switching keys 22.2 and 22.3. The delay line 22.4 acts on the duration of the pulse interference.

По сравнению с прототипом в заявляемом устройстве воздействие импульсных помех устранено за счет отключения выхода устройства на время воздействия импульсной помехи, а следовательно, достигается обеспечение снижения вероятности ложной синхронизации.Compared with the prototype in the inventive device, the effect of impulse noise is eliminated by disabling the output of the device at the time of exposure to impulse noise, and therefore, the possibility of false synchronization is reduced.

Claims (1)

Устройство поиска широкополосных сигналов, содержащее последовательно соединенные линейную часть, согласованный фильтр, последовательно соединенные генератор тактовых импульсов и блок переключения каналов, выход которого соединен со вторым входом линейной части, при этом согласованный фильтр содержит последовательно соединенные предварительный фильтр и линию задержки, (n-1) выходов которой соединены со второго по n-ый входами аттенюаторов соответственно, выходы которых соединены с входами соответствующих n-1 фазовращателей, выходы которых соединены с входами со второго по n-ый первого сумматора соответственно, выход предварительного фильтра через последовательно соединенные первые аттенюатор и фазовращатель соединен с первым входом первого сумматора, выход которого является выходом согласованного фильтра и через последовательно соединенные первые детектор и блок сравнения с порогом соединен с первым входом элемента И, кроме того, выход второго сумматора через последовательно соединенные вторые детектор, блок сравнения с порогом и элемент НЕ соединен со вторым входом элемента И, входы инверторов соединены соответственно с первой группой n/2 входов первого сумматора, а выходы инверторов - с соответствующими входами второго сумматора, при этом с n/2 no n входы второй группы первого сумматора соединены соответственно с входами с n/2 по n второй группы входов второго сумматора, отличающееся тем, что введены ключ и третий блок сравнения с порогом, последовательно соединенные тактируемый RS-триггер и таймер, а также логический блок, выход которого является выходом устройства и соединен с управляющим входом блока управления переключением каналов, при этом выход элемента И соединен с первым входом логического блока, первый вход ключа и вход третьего блока сравнения с порогом соединены и являются входом устройства, причем выход третьего блока сравнения с порогом соединен со вторым входом ключа, первым входом тактируемого RS-триггера и первым управляющим входом логического блока, второй управляющий вход которого соединен с выходом таймера и вторым входом тактируемого RS-триггера, а также ключ последовательно соединен с линейной частью, вход предварительного фильтра является входом согласованного фильтра.A broadband signal search device comprising a series-connected linear part, a matched filter, a series-connected clock and a channel switching unit, the output of which is connected to the second input of the linear part, while the matched filter contains a series-connected pre-filter and a delay line, (n-1 ) the outputs of which are connected from the second to the nth inputs of the attenuators, respectively, the outputs of which are connected to the inputs of the corresponding n-1 phase shifters, the outputs of which are connected to the inputs from the second to the nth first adder, respectively, the output of the preliminary filter through the first attenuator and phase shifter connected in series is connected to the first input of the first adder, the output of which is the output of the matched filter and connected through the first detector and the threshold comparison unit to the threshold the first input of the element And, in addition, the output of the second adder through the second detector connected in series, the threshold comparison unit and the element is NOT connected to the second by the element I gate, the inverter inputs are connected respectively to the first group of n / 2 inputs of the first adder, and the inverters outputs are connected to the corresponding inputs of the second adder, while with n / 2 no n the inputs of the second group of the first adder are connected respectively to the inputs n / 2 to n of the second group of inputs of the second adder, characterized in that a key and a third comparison unit with a threshold are entered, a tactile RS-trigger and a timer are connected in series, as well as a logic unit, the output of which is the output of the device and connected to the control input of the unit the channel switching control window, wherein the output of the AND element is connected to the first input of the logical unit, the first key input and the input of the third comparison unit with the threshold are connected and are the device input, and the output of the third comparison unit with the threshold is connected to the second key input, the first input of the clocked RS -trigger and the first control input of the logic unit, the second control input of which is connected to the timer output and the second input of the clocked RS-trigger, as well as the key is connected in series with the linear part, the input is pre aritelnogo filter is the input of the matched filter.
RU2004115831/09A 2004-05-24 2004-05-24 Device for finding broadband signals RU2268549C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2004115831/09A RU2268549C1 (en) 2004-05-24 2004-05-24 Device for finding broadband signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2004115831/09A RU2268549C1 (en) 2004-05-24 2004-05-24 Device for finding broadband signals

Publications (2)

Publication Number Publication Date
RU2004115831A RU2004115831A (en) 2005-11-10
RU2268549C1 true RU2268549C1 (en) 2006-01-20

Family

ID=35864991

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2004115831/09A RU2268549C1 (en) 2004-05-24 2004-05-24 Device for finding broadband signals

Country Status (1)

Country Link
RU (1) RU2268549C1 (en)

Also Published As

Publication number Publication date
RU2004115831A (en) 2005-11-10

Similar Documents

Publication Publication Date Title
ATE378761T1 (en) RECEIVER CIRCUIT
RU2268549C1 (en) Device for finding broadband signals
RU2273953C1 (en) Device for finding broadband signals
RU2311733C1 (en) Device for search for wideband signals
RU2244375C1 (en) Broadband signal search device
RU2223606C1 (en) Broadband signal searching device
RU2302693C1 (en) Broadband signal searching device
RU2044406C1 (en) Selector of pulses having given duration
CN103532515A (en) Method for reducing complexity of single-side band-pass type Doppler filter
RU2364022C2 (en) Device of broadband signal search
RU147526U1 (en) DEVICE FOR SEPARATION OF TWO PULSE SEQUENCES
SU617865A1 (en) Arrangement for suppressing background componenets in video signals
SU1626397A1 (en) Digital data transmission system
RU2132592C1 (en) Device for suppression of narrow-band noise
US3398374A (en) Time gated filter
SU907817A1 (en) Device for evaluating signal
SU886288A2 (en) Synchronication device
SU624372A1 (en) Frequency-time matrix signal receiver
RU2001525C1 (en) Device for reception of broadband signals
SU1688416A1 (en) Correlation processing unit for broadband signals affected by narrow- band interference
RU2205505C2 (en) Device for delay search of signals with stepwise frequency variation
SU1095419A1 (en) Interference suppression device
SU696626A1 (en) Bipulse signal receiving device
SU1091162A2 (en) Priority block
RU2020762C1 (en) Device for detection of wide-band signals

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20070525