RU2208231C1 - Power direction relay - Google Patents

Power direction relay Download PDF

Info

Publication number
RU2208231C1
RU2208231C1 RU2002103972A RU2002103972A RU2208231C1 RU 2208231 C1 RU2208231 C1 RU 2208231C1 RU 2002103972 A RU2002103972 A RU 2002103972A RU 2002103972 A RU2002103972 A RU 2002103972A RU 2208231 C1 RU2208231 C1 RU 2208231C1
Authority
RU
Russia
Prior art keywords
input
output
threshold
inputs
counter
Prior art date
Application number
RU2002103972A
Other languages
Russian (ru)
Inventor
Р.З. Розенблюм
Original Assignee
ОАО "Чебоксарский электроаппаратный завод"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ОАО "Чебоксарский электроаппаратный завод" filed Critical ОАО "Чебоксарский электроаппаратный завод"
Priority to RU2002103972A priority Critical patent/RU2208231C1/en
Application granted granted Critical
Publication of RU2208231C1 publication Critical patent/RU2208231C1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

FIELD: electrical engineering. SUBSTANCE: power direction relay includes intermediate voltage transformer, intermediate current transformer, double-threshold comparator and actuator connected in series, first and second threshold units with zero threshold level, first and second AND gates, reversible counter which addition input is connected to output of first AND gate, which subtraction input is connected to output of second AND gate and which output is connected to information input of double-threshold comparator, one-shot multivibrator and clock pulse generator connected in series, two series networks, each comprising AND gate, counter and storage register, first pulse former by trailing edge of signals across its input which input is coupled to output " more " of first mentioned threshold unit, second pulse former by trailing edge of signals across its input which input is connected to output " more " of mentioned second threshold unit and first and second OR gates. Relay displays high precision as there is provided adjustment of values of operation thresholds of double-threshold comparator in compliance with present frequency of input signal. EFFECT: increased functional precision of relay. 4 cl, 1 dwg

Description

Изобретение относится к электротехнике и может быть использовано в устройствах релейной защиты в качестве реле направления мощности. The invention relates to electrical engineering and can be used in relay protection devices as a power direction relay.

Известно устройство, содержащее последовательно соединенные генератор тактовых импульсов, двоичный счетчик, дешифратор, формирователь импульсов и исполнительный элемент, выполненный в виде транзистора [1]. A device is known that contains a series-connected clock generator, a binary counter, a decoder, a pulse shaper and an actuator made in the form of a transistor [1].

Недостатком устройства являются относительно узкие функциональные возможности, не позволяющие использовать его в качестве реле направления мощности. The disadvantage of this device is the relatively narrow functionality that does not allow using it as a power direction relay.

Наиболее близким по технической сущности к предлагаемому является устройство, содержащее последовательно соединенные промежуточный преобразователь напряжения, блок фиксации положительных значений сигнала, первый интегратор, сумматор, пороговый блок и исполнительный элемент, а также последовательно соединенные промежуточный преобразователь тока, блок фиксации отрицательных значений сигнала, первый вход которого соединен со вторым входом блока фиксации положительных значений сигнала, а второй вход соединен с первым входом блока фиксации положительных значений сигнала, и второй интегратор, выход которого соединен со вторым входом сумматора [2]. The closest in technical essence to the proposed device is a device containing a series-connected intermediate voltage converter, a block for fixing positive signal values, a first integrator, an adder, a threshold block and an actuating element, as well as series-connected intermediate converter of a current, a block for fixing negative signal values, a first input which is connected to the second input of the block fixing positive values of the signal, and the second input is connected to the first input of the phi block sation positive signal values and a second integrator whose output is connected to the second input of the adder [2].

Недостатком наиболее близкого технического решения является относительно низкая точность в условиях возможных изменений частоты входного сигнала. The disadvantage of the closest technical solution is the relatively low accuracy under the conditions of possible changes in the frequency of the input signal.

Действительно, в основу его работы положен принцип сравнения фаз двух сигналов - напряжения и тока от защищаемого объекта. Параметры устройства должны быть настроены на заданное время совпадения однополярных мгновенных значений этих сигналов. Однако заданное время настройки существенно зависит от частоты сигнала и при изменениях частоты даже в небольших пределах точность работы устройства резко снижается. Indeed, the basis of his work is the principle of comparing the phases of two signals - voltage and current from the protected object. The device parameters must be configured for a given time coincidence of the unipolar instantaneous values of these signals. However, the set-up time substantially depends on the frequency of the signal, and when the frequency changes, even within small limits, the accuracy of the device decreases sharply.

Техническим результатом изобретения является повышение точности. The technical result of the invention is to increase accuracy.

Этот технический результат достигается тем, что в устройство, содержащее промежуточный трансформатор напряжения, промежуточный трансформатор тока и последовательно соединенные двухпороговый компаратор и исполнительный элемент, введены первый пороговый блок с нулевым пороговым уровнем, вход которого соединен с выходом промежуточного трансформатора напряжения, второй пороговый блок с нулевым пороговым уровнем, вход которого соединен с выходом промежуточного трансформатора тока, первый элемент И, первый и второй входы которого соединены с выходами "больше" первого и второго упомянутых пороговых блоков, соответственно, второй элемент И, первый и второй входы которого соединены с выходами "меньше" первого и второго пороговых блоков, соответственно, реверсивный счетчик, вход сложения которого соединен с выходом первого элемента И, вход вычитания соединен с выходом второго элемента И, а выход - соединен с информационным входом двухпорогового компаратора, последовательно соединенные одновибратор, вход которого соединен со входом пуска реле, и генератор тактовых импульсов, выход которого соединен с третьими входами первого и второго элементов И, последовательно соединенные третий элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, первый счетчик, первый регистр памяти, выход которого соединен с первым входом сумматора, выход которого соединен со входом блока определения порогов, первый и второй выходы которого соединены, соответственно, с первым и вторым входами установки пороговых уровней двухпорогового компаратора, последовательно соединенные четвертый элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, второй счетчик и второй регистр памяти, выход которого соединен со вторым входом сумматора, первый формирователь импульсов по заднему фронту сигналов на его входе, вход которого соединен с выходом "больше" упомянутого первого порогового блока и со вторым входом четвертого элемента И, второй формирователь импульсов по заднему фронту импульсов на его входе, вход которого соединен с выходом "больше" упомянутого второго порогового блока и со вторым входом третьего элемента И, первый элемент ИЛИ, первый вход которого соединен с выходом упомянутого первого формирователя импульсов и с входом управления записью первого регистра памяти, а выход - соединен с входом установки в ноль первого счетчика, второй элемент ИЛИ, первый вход которого соединен с выходом второго упомянутого формирователя импульсов и с входом управления записью второго регистра памяти, второй вход - соединен со вторым входом первого элемента ИЛИ, с установочным входом реверсивного счетчика и с выходом одновибратора, а выход - соединен с входом установки в ноль второго счетчика. Кроме того, двухпороговый компаратор содержит первый и второй пороговые элементы, информационные входы которых объединены и являются информационным входом двухпорогового компаратора, а входы установки пороговых уровней первого и второго пороговых элементов являются, соответственно, входами установки первого и второго пороговых уровней двухпорогового компаратора, а также элемент ИЛИ, первый и второй входы которого соединены с выходом, соответственно первого и второго пороговых элементов, а выход - является выходом двухпорогового компаратора. Кроме того, входы установки в ноль первого и второго счетчиков соединены с выходами соответствующего первого и второго элементов ИЛИ через соответствующие элементы задержки. Кроме того, управление записью информации в первый и второй регистры памяти осуществляется по передним фронтам импульсов упомянутых первого и второго формирователей импульсов, соответственно, а установка в ноль первого и второго счетчиков - по задним фронтам этих же импульсов. Кроме того, исполнительный элемент выполнен в виде реле с замыкающим контактом, обмотка которого непосредственно или через усилитель соединена с выходом двухпорогового компаратора. This technical result is achieved by the fact that the first threshold block with a zero threshold level, the input of which is connected to the output of the intermediate voltage transformer, the second threshold block with zero, is introduced into the device containing an intermediate voltage transformer, an intermediate current transformer, and a two-threshold comparator and an actuator connected in series. threshold level, the input of which is connected to the output of the intermediate current transformer, the first element And, the first and second inputs of which are connected are connected with outputs “greater” than the first and second threshold blocks, respectively, the second element And, the first and second inputs of which are connected to outputs “less” of the first and second threshold blocks, respectively, a reversible counter, the addition of which is connected to the output of the first element And , the subtraction input is connected to the output of the second element And, and the output is connected to the information input of the two-threshold comparator, a single-shot connected in series, the input of which is connected to the relay start input, and a clock the output of which is connected to the third inputs of the first and second elements AND, the third element And connected in series, the first input of which is connected to the output of the clock generator, the first counter, the first memory register, the output of which is connected to the first input of the adder, the output of which is connected to the input of the block thresholds, the first and second outputs of which are connected, respectively, with the first and second inputs of the threshold levels of the two-threshold comparator, the fourth element And connected in series, first the input of which is connected to the output of the clock generator, the second counter and the second memory register, the output of which is connected to the second input of the adder, the first pulse shaper on the trailing edge of the signals at its input, the input of which is connected to the output "larger" of the first threshold block and to the second the input of the fourth element And, the second pulse shaper on the trailing edge of the pulses at its input, the input of which is connected to the output "greater" of the second threshold block and to the second input of the third element And, p the first OR element, the first input of which is connected to the output of the first pulse shaper and to the write control input of the first memory register, and the output is connected to the zero input of the first counter, the second OR element, the first input of which is connected to the output of the second pulse shaper and with the recording control input of the second memory register, the second input is connected to the second input of the first OR element, with the installation input of the reversible counter and with the output of the one-shot, and the output is connected to the input of the unit Set to zero the second counter. In addition, the two-threshold comparator contains the first and second threshold elements, the information inputs of which are combined and are the information input of the two-threshold comparator, and the inputs of the threshold levels of the first and second threshold elements are, respectively, the inputs of the first and second threshold levels of the two-threshold comparator, as well as the element OR, the first and second inputs of which are connected to the output of the first and second threshold elements, respectively, and the output is the output of a two-threshold com Arathor. In addition, the inputs of the zeroing of the first and second counters are connected to the outputs of the corresponding first and second elements OR through the corresponding delay elements. In addition, the recording of information in the first and second memory registers is controlled by the leading edges of the pulses of the first and second pulse shapers, respectively, and the first and second counters are set to zero by the falling edges of the same pulses. In addition, the actuating element is made in the form of a relay with a make contact, the winding of which is directly or through an amplifier connected to the output of a two-threshold comparator.

На чертеже представлена электрическая структурная схема реле направления мощности. The drawing shows an electrical block diagram of a power direction relay.

Реле направления мощности содержит последовательно соединенные промежуточный трансформатор 1 напряжения и первый пороговый блок 2 с нулевым пороговым уровнем, последовательно соединенные промежуточный трансформатор 3 тока и второй пороговый блок 4 с нулевым пороговым уровнем, первый элемент И 5, первый и второй входы которого соединены с выходами "больше" первого 2 и второго 4 пороговых блоков с нулевым пороговым уровнем, соответственно, второй элемент И 6, первый и второй входы которого соединены с выходами "меньше" первого 2 и второго 4 пороговых блоков, соответственно, реверсивный счетчик 7, вход суммирования которого соединен с выходом первого элемента И 5, а вход вычитания - соединен с выходом второго элемента И 6, двухпороговый компаратор 8, информационный вход которого соединен с выходом реверсивного счетчика 7, исполнительный элемент 9, вход которого соединен с выходом двухпорогового компаратора 8, последовательно соединенные одновибратор 10 и генератор тактовых импульсов (ГТИ) 11, выход которого соединен с третьими входами первого 5 и второго 6 элементов И, последовательно соединенные третий элемент И 12, первый счетчик 13, первый регистр 14 памяти, сумматор 15 и блок 16 определения порогов, первый и второй выходы которого соединены, соответственно, с входами установки первого и второго пороговых уровней двухпорогового компаратора, последовательно соединенные четвертый элемент И 17, первый вход которого соединен с первым входом третьего элемента И 12 и с выходом генератора 11 тактовых импульсов, второй счетчик 18 и второй регистр 19 памяти, выход которого соединен со вторым входом сумматора 15, первый формирователь 20 импульсов по заднему фронту сигнала на его входе, вход которого соединен с выходом "больше" первого порогового блока 2 с нулевым пороговым уровнем и со вторым входом третьего элемента И 12, второй формирователь 21 импульсов по заднему фронту сигнала на его входе, вход которого соединен с выходом "больше" второго порогового блока 4 с нулевым пороговым уровнем и со вторым входом четвертого элемента И 17, первый элемент ИЛИ 22, первый вход которого соединен с выходом первого формирователя 20 импульсов и с управляющим входом первого регистра 14 памяти, а выход - соединен с входом установки в ноль первого счетчика 13, второй элемент ИЛИ 23, первый вход которого соединен с выходом второго формирователя 21 импульсов и с управляющим входом второго регистра 19 памяти, второй вход - соединен со вторым входом первого элемента ИЛИ 22, с установочным входом реверсивного счетчика 7 и с выходом одновибратора 10, а выход - соединен с входом установки в ноль второго счетчика 18. The power direction relay contains a series-connected intermediate voltage transformer 1 and a first threshold block 2 with a zero threshold level, a series-connected intermediate current transformer 3 and a second threshold block 4 with a zero threshold level, the first element And 5, the first and second inputs of which are connected to the outputs more than the "first 2 and second 4 threshold blocks with a zero threshold level, respectively, the second element And 6, the first and second inputs of which are connected to the outputs" less "of the first 2 and second 4 pores units, respectively, a reversible counter 7, the summing input of which is connected to the output of the first element And 5, and the subtraction input is connected to the output of the second element And 6, two-threshold comparator 8, the information input of which is connected to the output of the reversing counter 7, the actuator 9, the input of which is connected to the output of the two-threshold comparator 8, the one-shot 10 and the clock generator (GTI) 11 are connected in series, the output of which is connected to the third inputs of the first 5 and second 6 AND elements, in series connected the third element And 12, the first counter 13, the first memory register 14, the adder 15 and the threshold determination unit 16, the first and second outputs of which are connected, respectively, to the installation inputs of the first and second threshold levels of the two-threshold comparator, the fourth element And 17 connected in series, the first input of which is connected to the first input of the third element And 12 and to the output of the clock generator 11, the second counter 18 and the second memory register 19, the output of which is connected to the second input of the adder 15, the first driver 20 and pulses on the trailing edge of the signal at its input, the input of which is connected to the output "greater than" the first threshold block 2 with a zero threshold level and with the second input of the third element And 12, the second pulse shaper 21 on the trailing edge of the signal at its input, the input of which is connected to the output is "greater" of the second threshold block 4 with a zero threshold level and with the second input of the fourth element And 17, the first element OR 22, the first input of which is connected to the output of the first pulse shaper 20 and with the control input of the first memory register 14, the output is connected to the zero input of the first counter 13, the second OR element 23, the first input of which is connected to the output of the second pulse shaper 21 and to the control input of the second memory register 19, the second input is connected to the second input of the first OR element 22, with the installation the input of the reversible counter 7 and with the output of the one-shot 10, and the output is connected to the installation input to zero of the second counter 18.

Двухпороговый компаратор 8 содержит первый 24 и второй 25 пороговые элементы, информационные входы которых объединены и являются информационным входом порогового блока 8, а входы установки пороговых уровней первого 24 и второго 25 пороговых элементов являются, соответственно, первым и вторым входами установки первого и второго пороговых уровней двухпорогового компаратора 8, а также элемент ИЛИ 26, первый и второй входы которого соединены с выходом, соответственно первого 24 и второго 25 пороговых элементов, а выход - является выходом порогового блока 8. The two-threshold comparator 8 contains the first 24 and second 25 threshold elements, the information inputs of which are combined and are the information input of the threshold block 8, and the inputs of the threshold levels of the first 24 and second 25 threshold elements are, respectively, the first and second inputs of the first and second threshold levels a two-threshold comparator 8, as well as an OR element 26, the first and second inputs of which are connected to the output of the first 24 and second 25 threshold elements, and the output is the output of the threshold block 8.

Промежуточные трансформаторы 1 и 3 могут иметь ту же конструкцию, что и в прототипе, первый 2 и второй 4 пороговые блоки с нулевым пороговым уровнем, а также первый 24 и второй 25 пороговые элементы могут быть выполнены в виде компараторов. Блок 16 может быть выполнен в виде двух постоянных запоминающих устройств, входы которых объединены и являются входом блока, а выходы являются его выходами. Исполнительный элемент 9 может быть выполнен в виде обмотки реле с замыкающим контактом, которая через усилитель или непосредственно соединена с выходом двухпорогового компаратора 8. Первый 20 и второй 21 формирователи импульсов формируют одиночный импульс при переходе входного сигнала с уровня логической единицы на уровень логического нуля. Остальные элементы устройства являются стандартными элементами цифровой техники. Цепи питания на чертежах опущены, как несущественные. Intermediate transformers 1 and 3 can have the same design as in the prototype, the first 2 and second 4 threshold blocks with a zero threshold level, as well as the first 24 and second 25 threshold elements can be made in the form of comparators. Block 16 can be made in the form of two permanent storage devices, the inputs of which are combined and are the input of the block, and the outputs are its outputs. The actuating element 9 can be made in the form of a relay coil with a make contact, which is connected via an amplifier or directly to the output of a two-threshold comparator 8. The first 20 and second 21 pulse shapers form a single pulse when the input signal passes from a logic level to a logic zero level. The remaining elements of the device are standard elements of digital technology. The power circuits in the drawings are omitted as non-essential.

Работает реле направления мощности следующим образом. The power direction relay operates as follows.

В основу его работы положен принцип сравнения фаз двух сигналов - напряжения и тока от защищаемого объекта. Параметры устройства должны быть настроены на заданное время совпадения однополярных мгновенных значений этих сигналов. Так, например, сдвигу фаз, равному девяносто градусов, соответствует время совпадения в четверть периодов промышленной частоты. The basis of his work is the principle of comparing the phases of two signals - voltage and current from the protected object. The device parameters must be configured for a given time coincidence of the unipolar instantaneous values of these signals. So, for example, a phase shift of ninety degrees corresponds to a coincidence time of a quarter of the periods of the industrial frequency.

При включении устройства питание подается на все его элементы, в том числе, на вход одновибратора 10, который вырабатывает одиночный импульс, поступающий на вход запуска ГТИ 11, через первый 22 и второй 23 элементы ИЛИ - на входы установки в ноль первого 13 и второго 18 счетчиков, а также на вход установки в начальное состояние реверсивного счетчика 7 и первого 14 и второго 19 регистров памяти, в которых устанавливается код, соответствующий номинальной частоте входного сигнала. When the device is turned on, power is supplied to all its elements, including the input of a single-shot 10, which generates a single pulse supplied to the start of the GTI 11, through the first 22 and second 23 OR elements, to the zero inputs of the first 13 and second 18 counters, as well as at the input of the installation in the initial state of the reverse counter 7 and the first 14 and second 19 memory registers, in which a code is set corresponding to the nominal frequency of the input signal.

На вход промежуточного трансформатора 1 поступает входной сигнал напряжения, поэтому на выходе "больше" первого порогового блока 2 с нулевым пороговым уровнем формируется последовательность прямоугольных импульсов, длительность которых соответствует положительному полупериоду и функционально связана с частотой входного сигнала, а на выходе "меньше" - формируется последовательность прямоугольных импульсов, длительность которых соответствует половине отрицательного полупериода. Аналогично на вход промежуточного трансформатора 3 поступает входной сигнал тока, поэтому на выходе "больше" второго порогового блока 4 (с нулевым пороговым уровнем) формируется последовательность прямоугольных импульсов, длительность которых соответствует положительному полупериоду, а на выходе "меньше" - отрицательному полупериоду. Через первый элемент И 5 на суммирующий вход реверсивного счетчика 4 поступают импульсы ГТИ 9, число которых пропорционально совпадению интервалов положительных значений напряжения и тока входного сигнала. Через второй элемент И 6 на вычитающий вход реверсивного счетчика 4 поступают импульсы ГТИ 9, число которых пропорционально совпадению интервалов отрицательных значений напряжения и тока входного сигнала. Выходной код реверсивного счетчика 7 сравнивается в двухпороговом компараторе 8 с предельно допустимым значением верхнего порога Uп+ (в первом пороговом элементе 24) и с предельно допустимым значением нижнего порога Uп- (во втором пороговом элементе 25). При выходе за эти уровни на вход исполнительного элемента 9 через элемент ИЛИ 26 с выхода первого 24 или второго 25 пороговых элементов подается уровень логической единицы, что приводит к срабатыванию исполнительного элемента 9. An input voltage signal is supplied to the input of the intermediate transformer 1, therefore, a sequence of rectangular pulses is formed at the output “greater” than the first threshold block 2 with a zero threshold level, the duration of which corresponds to a positive half-cycle and is functionally related to the frequency of the input signal, and the output “less” forms a sequence of rectangular pulses whose duration corresponds to half a negative half-cycle. Similarly, an input current signal is supplied to the input of the intermediate transformer 3, therefore, a sequence of rectangular pulses is formed at the output “greater” than the second threshold block 4 (with a zero threshold level), the duration of which corresponds to a positive half-cycle and the output “less” to a negative half-cycle. Through the first element And 5 to the summing input of the reverse counter 4 receives the pulses of the GTI 9, the number of which is proportional to the coincidence of the intervals of the positive values of voltage and current of the input signal. Through the second element And 6 to the subtractive input of the reversible counter 4 receives pulses GTI 9, the number of which is proportional to the coincidence of the intervals of negative values of voltage and current of the input signal. The output code of the reverse counter 7 is compared in a two-threshold comparator 8 with the maximum permissible value of the upper threshold Uп + (in the first threshold element 24) and with the maximum permissible value of the lower threshold Uп- (in the second threshold element 25). When you go beyond these levels, the input of the actuating element 9 through the OR element 26 from the output of the first 24 or second 25 threshold elements is the level of the logical unit, which leads to the actuation of the actuating element 9.

Кроме того, в течение сигнала с уровнем логической единицы через третий элемент И 12 на вход первого счетчика 13 поступают импульсы ГТИ 11, что позволяет сформировать в первом счетчике 13 код длительности импульса, функционально связанного с частотой напряжения. В моменты окончания этих импульсов на выходе первого формирователя 20 импульсов формируется короткий импульс, по которому содержимое первого счетчика 13 переписывается в первый регистр 14 памяти, после чего содержимое первого счетчика 13 обнуляется. Последнее обеспечивается либо работой первого регистра 14 и входа установки в ноль первого счетчика 13 по разным фронтам импульса с выхода первого формирователя 20, либо включением элемента задержки на входе установки в ноль первого счетчика 13. Аналогично, в течение сигнала с уровнем логической единицы через четвертый элемент И 17 на вход второго счетчика 18 поступают импульсы ГТИ 11, что позволяет сформировать во втором счетчике 18 код длительности импульса, функционально связанного с частотой тока в цепи. В моменты окончания этих импульсов на выходе второго формирователя 21 импульсов формируется короткий импульс, по которому содержимое второго счетчика 18 переписывается во второй регистр 19 памяти, после чего содержимое второго счетчика 18 обнуляется. Последнее обеспечивается либо работой второго регистра 19 памяти и входа установки в ноль второго счетчика 18 по разным фронтам импульса с выхода второго формирователя 21, либо включением элемента задержки на входе установки в ноль второго счетчика. Коды первого 14 и второго 19 регистров памяти взевешенно с коэффициентами 0,5 суммируются в сумматоре 15, поэтому на его выходе формируется сигнал, пропорциональный усредненной по цепям напряжения и тока длительности половине периода входного сигнала, функционально связанной с частотой входного сигнала. В блоке 16 определения порогов производится уточнение значений верхнего и нижнего допустимых пороговых уровней Uп+ и Uп-, которые используются в качестве опорных уровней для первого 24 и второго 25 пороговых элементов в двухпороговом компараторе 8. In addition, during the signal with the level of a logical unit through the third element And 12, GTI pulses 11 are received at the input of the first counter 13, which makes it possible to generate a pulse duration code functionally related to the voltage frequency in the first counter 13. At the moments of the end of these pulses, a short pulse is generated at the output of the first pulse shaper 20, according to which the contents of the first counter 13 are written into the first memory register 14, after which the contents of the first counter 13 are reset. The latter is provided either by the operation of the first register 14 and the input of the installation to zero of the first counter 13 at different pulse edges from the output of the first driver 20, or by the inclusion of a delay element at the input of the installation to zero of the first counter 13. Similarly, during a signal with a level of a logical unit through the fourth element And 17, the GTI pulses 11 are received at the input of the second counter 18, which makes it possible to form a pulse duration code in the second counter 18 that is functionally related to the frequency of the current in the circuit. At the moments when these pulses end, a short pulse is generated at the output of the second pulse shaper 21, according to which the contents of the second counter 18 are written into the second memory register 19, after which the contents of the second counter 18 are reset. The latter is provided either by the operation of the second memory register 19 and the input of the installation to zero of the second counter 18 at different pulse edges from the output of the second shaper 21, or by the inclusion of a delay element at the input of the installation to zero of the second counter. The codes of the first 14 and second 19 memory registers are weighted with coefficients of 0.5 summed in the adder 15, therefore, a signal is generated at its output that is proportional to half the period of the input signal averaged over the voltage and current circuits, functionally related to the frequency of the input signal. In block 16 determining thresholds, the values of the upper and lower allowable threshold levels Uп + and Уп- are refined, which are used as reference levels for the first 24 and second 25 threshold elements in a two-threshold comparator 8.

Таким образом, предложенное устройство обладает более высокой точностью, поскольку в нем предусмотрена подстройка величин порогов срабатывания первого порогового блока в соответствии с текущей частотой входного сигнала. Thus, the proposed device has a higher accuracy, since it provides for the adjustment of the threshold values of the first threshold block in accordance with the current frequency of the input signal.

Источники информации
1. Электротехнический справочник, в 4-х томах, т.2. Электротехнические изделия и устройства. Под общей редакцией В.Г. Герасимова и др. - М.: Издательство МЭИ, 1998 г., с. 390, рис. 35.10.
Sources of information
1. Electrical reference book, in 4 volumes, t.2. Electrical products and devices. Under the general editorship of V.G. Gerasimova et al. - M.: Publishing House MPEI, 1998, p. 390, fig. 35.10.

2. Чернобровов Н.В., Семенов В.А. Релейная защита энергетических систем. - М.: Энергоатомиздат, 1998, с. 122, рис. 2.70. 2. Chernobrovov N.V., Semenov V.A. Relay protection of energy systems. - M .: Energoatomizdat, 1998, p. 122, fig. 2.70.

Claims (5)

1. Реле направления мощности, содержащее промежуточный трансформатор напряжения, на вход которого поступает входной сигнал напряжения, промежуточный трансформатор тока, на вход которого поступает входной сигнал тока, и последовательно соединенные элементы, отличающееся тем, что введены первый пороговый блок с нулевым пороговым уровнем, вход которого соединен с выходом промежуточного трансформатора напряжения, второй пороговый блок с нулевым пороговым уровнем, вход которого соединен с выходом промежуточного трансформатора тока, первый элемент И, первый и второй входы которого соединены с выходами "больше" первого и второго упомянутых пороговых блоков соответственно, второй элемент И, первый и второй входы которого соединены с выходами "меньше" первого и второго пороговых блоков соответственно, реверсивный счетчик, вход сложения которого соединен с выходом первого элемента И, вход вычитания соединен с выходом второго элемента И, а выход соединен с информационным входом двухпорогового компаратора, последовательно соединенные одновибратор, вход которого соединен со входом пуска реле, и генератор тактовых импульсов, выход которого соединен с третьими входами первого и второго элементов И, последовательно соединенные третий элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, первый счетчик, первый регистр памяти, выход которого соединен с первым входом сумматора, выход которого соединен со входом блока определения порогов, первый и второй выходы которого соединены соответственно с первым и вторым входами установки пороговых уровней двухпорогового компаратора, последовательно соединенные четвертый элемент И, первый вход которого соединен с выходом генератора тактовых импульсов, второй счетчик и второй регистр памяти, выход которого соединен со вторым входом сумматора, первый формирователь импульсов по заднему фронту сигналов на его входе, вход которого соединен с выходом "больше" упомянутого первого порогового блока и со вторым входом четвертого элемента И, второй формирователь импульсов по заднему фронту импульсов на его входе, вход которого соединен с выходом "больше" упомянутого второго порогового блока и со вторым входом третьего элемента И, первый элемент ИЛИ, первый вход которого соединен с выходом упомянутого первого формирователя импульсов и с входом управления записью первого регистра памяти, а выход соединен с входом установки в ноль первого счетчика, второй элемент ИЛИ, первый вход которого соединен с выходом второго упомянутого формирователя импульсов и с входом управления записью второго регистра памяти, второй вход соединен со вторым входом первого элемента ИЛИ, с установочным входом реверсивного счетчика и с выходом одновибратора, а выход соединен с входом установки в ноль второго счетчика. 1. The power direction switch containing an intermediate voltage transformer, the input of which receives the input voltage signal, an intermediate current transformer, the input of which receives the current input signal, and series-connected elements, characterized in that the first threshold block with a zero threshold level is input which is connected to the output of the intermediate voltage transformer, the second threshold block with a zero threshold level, the input of which is connected to the output of the intermediate current transformer, the first element And, the first and second inputs of which are connected to the outputs "greater" of the first and second mentioned threshold blocks, respectively, the second element And, the first and second inputs of which are connected to the outputs "less" of the first and second threshold blocks, respectively, a reversible counter, the addition input which is connected to the output of the first element And, the subtraction input is connected to the output of the second element And, and the output is connected to the information input of a two-threshold comparator, a single-shot connected in series, the input of which is connected to I one relay start, and a clock generator, the output of which is connected to the third inputs of the first and second elements AND, the third element And connected in series, the first input of which is connected to the output of the clock generator, the first counter, the first memory register, the output of which is connected to the first input the adder, the output of which is connected to the input of the threshold determination unit, the first and second outputs of which are connected respectively to the first and second inputs of the threshold levels of the two-threshold comparator, the fourth element And, the first input of which is connected to the output of the clock generator, the second counter and the second memory register, the output of which is connected to the second input of the adder, the first pulse shaper at the trailing edge of the signals at its input, the input of which is connected to the "more" output the said first threshold block and with the second input of the fourth element And, the second pulse shaper on the trailing edge of the pulses at its input, the input of which is connected to the output "larger" of the second threshold lock and with the second input of the third AND element, the first OR element, the first input of which is connected to the output of the first pulse shaper and to the recording control input of the first memory register, and the output is connected to the zero input of the first counter, the second OR element, whose first input connected to the output of the second mentioned pulse shaper and to the recording control input of the second memory register, the second input is connected to the second input of the first OR element, with the installation input of the reverse counter and with the output about novibratora, and an output coupled to the setting input of the second counter to zero. 2. Реле по п.1, отличающееся тем, что двухпороговый компаратор содержит первый и второй пороговые элементы, информационные входы которых объединены и являются информационным входом двухпорогового компаратора, а входы установки пороговых уровней первого и второго пороговых элементов являются соответственно входами установки первого и второго пороговых уровней двухпорогового компаратора, а также элемент ИЛИ, первый и второй входы которого соединены с выходом соответственно первого и второго пороговых элементов, а выход является выходом двухпорогового компаратора. 2. The relay according to claim 1, characterized in that the two-threshold comparator contains the first and second threshold elements, the information inputs of which are combined and are the information input of the two-threshold comparator, and the inputs of the threshold levels of the first and second threshold elements are respectively the inputs of the first and second threshold levels of a two-threshold comparator, as well as an OR element, the first and second inputs of which are connected to the output of the first and second threshold elements, respectively, and the output is an output two-threshold comparator. 3. Реле по п.1 или 2, отличающееся тем, что входы установки в ноль первого и второго счетчиков соединены с выходами соответствующего первого и второго элементов ИЛИ через соответствующие элементы задержки. 3. The relay according to claim 1 or 2, characterized in that the inputs of the zero setting of the first and second counters are connected to the outputs of the corresponding first and second elements OR through the corresponding delay elements. 4. Реле по п.1 или 2, отличающееся тем, что управление записью информации в первый и второй регистры памяти осуществляется по передним фронтам импульсов упомянутых первого и второго формирователей импульсов соответственно, а установка в ноль первого и второго счетчиков - по задним фронтам этих же импульсов. 4. The relay according to claim 1 or 2, characterized in that the information is recorded in the first and second memory registers at the leading edges of the pulses of the first and second pulse shapers, respectively, and the first and second counters are set to zero at the falling edges of the same pulses. 5. Реле по любому из пп.1-4, отличающееся тем, что исполнительный элемент выполнен в виде реле с замыкающим контактом, обмотка которого непосредственно или через усилитель соединена с выходом двухпорогового компаратора. 5. Relay according to any one of claims 1 to 4, characterized in that the actuating element is made in the form of a relay with a make contact, the winding of which is directly or through an amplifier connected to the output of a two-threshold comparator.
RU2002103972A 2002-02-19 2002-02-19 Power direction relay RU2208231C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002103972A RU2208231C1 (en) 2002-02-19 2002-02-19 Power direction relay

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002103972A RU2208231C1 (en) 2002-02-19 2002-02-19 Power direction relay

Publications (1)

Publication Number Publication Date
RU2208231C1 true RU2208231C1 (en) 2003-07-10

Family

ID=29211535

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002103972A RU2208231C1 (en) 2002-02-19 2002-02-19 Power direction relay

Country Status (1)

Country Link
RU (1) RU2208231C1 (en)

Similar Documents

Publication Publication Date Title
US6671329B1 (en) Power amplifier
RU2208231C1 (en) Power direction relay
JPS58163274A (en) Pole switch firing control circuit
RU2205466C1 (en) Power direction relay
RU2216813C1 (en) Static power relay
RU2220486C1 (en) Resistance relay
RU2227942C1 (en) Resistance relay
RU2208864C1 (en) Frequency relay
RU2224323C1 (en) Phase-differential relay
RU2219614C1 (en) Differential relay
SU1704107A1 (en) Zero radiometer
RU2208865C1 (en) Frequency relay
SU1275765A1 (en) Device for determining error of phase shifter
RU2224321C1 (en) Synchronization relay
RU2205465C1 (en) Relay
RU2208802C1 (en) Electronic relay of rate of frequency change
RU2223569C1 (en) Differential relay
RU2224322C1 (en) Resistance relay
RU2231156C1 (en) Differential-phase relay
RU2237312C1 (en) Phase-difference relay
JPH05275995A (en) Feedback type pulse width modulating circuit
RU2208801C1 (en) Electronic frequency relay
RU1798905C (en) Pulse-width converter digital tracing electric drive
SU1297226A1 (en) A.c.voltage-to-digital converter
SU511665A1 (en) The method of separate control reversing valve converter

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20120220