RU2006967C1 - Элемент памяти - Google Patents
Элемент памяти Download PDFInfo
- Publication number
- RU2006967C1 RU2006967C1 SU4918761A RU2006967C1 RU 2006967 C1 RU2006967 C1 RU 2006967C1 SU 4918761 A SU4918761 A SU 4918761A RU 2006967 C1 RU2006967 C1 RU 2006967C1
- Authority
- RU
- Russia
- Prior art keywords
- transistor
- collector
- transistors
- storage
- base
- Prior art date
Links
Images
Landscapes
- Static Random-Access Memory (AREA)
Abstract
Использование: в вычислительной технике, в частности в схемах многопортовой оперативной и сверхоперативной биполярной памяти в интегральном исполнении. Сущность изобретения: элемент памяти содержит транзисторы 1,2,8,9,10, резисторы 3,4,7, диоды 5,8. 3 ил.
Description
Изобретение относится к вычислительной технике, в частности к схемам многопортовой оперативной и сверхоперативной биполярной памяти в интегральном исполнении.
Цель изобретения - повышение быстродействия и помехоустойчивости и упрощение элемента.
На фиг. 1 представлена электрическая схема предложенного элемента памяти (однопортового); на фиг. 2 - пример двухпортового элемента памяти (в общем случае элемент памяти может содержать несколько портов); на фиг. 3 - временная диаграмма работы элемента памяти во всех основных режимах его работы.
Элемент памяти реализован на биполярных транзисторах n-p-n-структуры. Он содержит первый 1 и второй 2 запоминающие транзисторы, первый 3 и второй 4 нагрузочные резисторы, первый 5 и второй 6 фиксирующие диоды, третий 7 нагрузочный резистор, первый 8 и второй 9 транзисторы связи, транзистор 10 выборки, первую 11 и вторую 12 шины питания, второй 13 и первый 14 входы сигналов выборки, информационный вход-выход 15.
Рассмотрим принцип работы одного порта элемента памяти.
В режиме хранения транзистор 10 не рекомендует ток выборки в триггер на транзисторах 1 и 2, разность потенциалов в котором обеспечивается протеканием тока, задаваемого от шины 12 питания через резистор 7. Шины 11, 12 питания могут быть общими для всего массива элементов памяти в накопителе (допускают произвольное объединение по строкам и столбцам в матрице, включая и одновременное объединение и по строкам, и по столбцам). При коммутации тока выборки элемент памяти может работать в трех основных режимах: режиме считывания, режиме записи "0", режиме записи "1".
В режиме считывания на вход-выход 15 подается потенциал считывания Uсч. Соотношение потенциалов задается следующим:
Uсч < Uк (1) , где Uк (1) - потенциал логической "1" в триггере элемента памяти. При таком соотношении уровней ток выборки протекает либо через эмиттер транзистора 8, либо через эмиттер транзистора 1, коллектор которого подключен к базе транзистора 8, в зависимости от логического состояния элемента памяти. Если на базе транзистора 8 имеется потенциал логической "1", то ток выборки протекает через открытый транзистор 8, в противном случае через запоминающий транзистор 1, коллектор которого подключен к базе транзистора 8 связи, поддерживая током выборки логическое состояние элемента памяти.
Uсч < Uк (1) , где Uк (1) - потенциал логической "1" в триггере элемента памяти. При таком соотношении уровней ток выборки протекает либо через эмиттер транзистора 8, либо через эмиттер транзистора 1, коллектор которого подключен к базе транзистора 8, в зависимости от логического состояния элемента памяти. Если на базе транзистора 8 имеется потенциал логической "1", то ток выборки протекает через открытый транзистор 8, в противном случае через запоминающий транзистор 1, коллектор которого подключен к базе транзистора 8 связи, поддерживая током выборки логическое состояние элемента памяти.
В режиме записи "0" на вход-выход 15 подается потенциал записи "0". Соотношение потенциалов задается следующим:
Uзп (о) ≅Uк(1) - UБК нас, где UБК нас - напряжение на коллекторном переходе транзистора 8 связи в режиме насыщения с нулевым коллектором током. При этом, если на базе транзистора 8 в начальный момент времени был потенциал Uк (1), то ток выборки протекает через базу насыщенного транзистора 8, понижая потенциал логической "1". Как только потенциал базы транзистора 8 опустится ниже потенциала Uк (о), происходит динамическое переключение тока в триггер через эмиттер транзистора 1, коллектор которого подключен к базе транзистора 8. В противном случае ток Iвыб протекает через эмиттер транзистора 1, сохраняя логическое состояние элемента памяти. Таким образом, существенно уменьшается время насыщенной работы транзистора 8.
Uзп (о) ≅Uк(1) - UБК нас, где UБК нас - напряжение на коллекторном переходе транзистора 8 связи в режиме насыщения с нулевым коллектором током. При этом, если на базе транзистора 8 в начальный момент времени был потенциал Uк (1), то ток выборки протекает через базу насыщенного транзистора 8, понижая потенциал логической "1". Как только потенциал базы транзистора 8 опустится ниже потенциала Uк (о), происходит динамическое переключение тока в триггер через эмиттер транзистора 1, коллектор которого подключен к базе транзистора 8. В противном случае ток Iвыб протекает через эмиттер транзистора 1, сохраняя логическое состояние элемента памяти. Таким образом, существенно уменьшается время насыщенной работы транзистора 8.
В режиме записи "1" на вход-выход 15 подается потенциал записи "1", величина которого определяется соотношением
Uзп (1) > Uк (1), тогда ток Iвыб коммутируется в транзистор 9, устанавливая на коллекторе этого транзистора потенциал Uк (о), что соответствует единичному состоянию триггера элемента памяти. Таким образом, вход-выход 15 является универсальным одношинным портом записи считывания. Универсальность элемента памяти достигается тем, что каждый порт позволяет проводить как запись, так и считывание информации, используя только одну шину управления портом.
Uзп (1) > Uк (1), тогда ток Iвыб коммутируется в транзистор 9, устанавливая на коллекторе этого транзистора потенциал Uк (о), что соответствует единичному состоянию триггера элемента памяти. Таким образом, вход-выход 15 является универсальным одношинным портом записи считывания. Универсальность элемента памяти достигается тем, что каждый порт позволяет проводить как запись, так и считывание информации, используя только одну шину управления портом.
Технико-экономическая эффективность использования заявляемого элемента памяти подтверждается его моделированием на ЭВМ, которое показало значительное повышение быстродействия (время записи уменьшилось примерно в 5 раз) при улучшении помехоустойчивости и уменьшении числа управляющих шин, а также моделированием на его основе электрической схемы восьмипортового ОЗУ статического типа и моделированием ее на ЭВМ, которое показало, что количество управляющих шин в заявляемом элементе памяти меньше и соответственно уменьшается число формирователей по строкам или столбцам накопителя, площадь элемента памяти сокращается на 15% . (56) Валиев К. А. , Орликовский А. А. Полупроводниковые интегральные схемы памяти на биполярных транзисторных структурах. М. : Советское радио, с. 95, рис. 4.12а.
Claims (1)
- ЭЛЕМЕНТ ПАМЯТИ, содержащий первый и второй запоминающие n - p - n-транзисторы, эмиттеры которых объединены, а коллекторы соединены с первыми выводами первого и второго нагрузочных резисторов, подключенными к базам соответственно второго и первого запоминающих n - p - n-транзисторов, вторые выводы нагрузочных резисторов подключены к первой шине питания, первый и второй n - p - n-транзисторы связи и n - p - n-транзистор выборки, база и эмиттер которого являются соответственно первым и вторым входами сигналов выборки элемента, а коллектор подключен к эмиттерам первого и второго n - p - n-транзисторов связи, база первого n - p - n-транзистора связи соединена с коллектором первого запоминающего n - p - n-транзистора, а коллектор первого n - p - n-транзистора связи является информационным входом-выходом элемента, отличающийся тем, что, с целью повышения быстродействия и помехоустойчивости и упрощения элемента, он содержит фиксирующие диоды, коллектор второго n - p - n-транзистора связи подключен к базе первого запоминающего n - p - n-транзистора, который содержит дополнительный эмиттер, подключенный к коллектору n - p - n-транзистора выборки, база второго n - p - n-транзистора связи подключена к информационному входу-выходу элемента, аноды фиксирующих диодов соединены с первой шиной питания, а катоды - с базами соответственно второго и первого запоминающих n - p - n-транзисторов, и третий нагрузочный резистор, выводы которого соединены соответственно с эмиттером второго запоминающего n - p - n-транзистора и второй шиной питания.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4918761 RU2006967C1 (ru) | 1991-03-13 | 1991-03-13 | Элемент памяти |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4918761 RU2006967C1 (ru) | 1991-03-13 | 1991-03-13 | Элемент памяти |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2006967C1 true RU2006967C1 (ru) | 1994-01-30 |
Family
ID=21564813
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4918761 RU2006967C1 (ru) | 1991-03-13 | 1991-03-13 | Элемент памяти |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2006967C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2693331C1 (ru) * | 2018-02-07 | 2019-07-02 | Акционерное общество "МЦСТ" | Порт чтения |
-
1991
- 1991-03-13 RU SU4918761 patent/RU2006967C1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2693331C1 (ru) * | 2018-02-07 | 2019-07-02 | Акционерное общество "МЦСТ" | Порт чтения |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6161198B2 (ru) | ||
JPS59101924A (ja) | セツト/リセツト・ラツチ回路 | |
JPS6228516B2 (ru) | ||
EP0023792B1 (en) | Semiconductor memory device including integrated injection logic memory cells | |
JPH0512895A (ja) | 半導体記憶装置 | |
US4168539A (en) | Memory system with row clamping arrangement | |
US4066915A (en) | Memory circuit | |
US3636377A (en) | Bipolar semiconductor random access memory | |
US4031413A (en) | Memory circuit | |
KR940002857B1 (ko) | 반도체 메모리 장치 | |
RU2006967C1 (ru) | Элемент памяти | |
JPH026159B2 (ru) | ||
US3821719A (en) | Semiconductor memory | |
US4398268A (en) | Semiconductor integrated circuit device | |
US4138739A (en) | Schottky bipolar two-port random-access memory | |
JPS63205890A (ja) | 半導体メモリ装置 | |
JP2548737B2 (ja) | ドライバ回路 | |
US4922411A (en) | Memory cell circuit with supplemental current | |
US3478319A (en) | Multiemitter-follower circuits | |
JPH09320276A (ja) | センスアンプ回路 | |
JP2515020B2 (ja) | ガリウム砒素半導体集積回路 | |
JPH0247037B2 (ru) | ||
JP2515021B2 (ja) | ガリウム砒素半導体集積回路 | |
SU1092561A1 (ru) | Устройство дл обращени к пам ти (его варианты) | |
RU2018979C1 (ru) | Запоминающее устройство |