RU191294U1 - DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS - Google Patents

DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS Download PDF

Info

Publication number
RU191294U1
RU191294U1 RU2019113761U RU2019113761U RU191294U1 RU 191294 U1 RU191294 U1 RU 191294U1 RU 2019113761 U RU2019113761 U RU 2019113761U RU 2019113761 U RU2019113761 U RU 2019113761U RU 191294 U1 RU191294 U1 RU 191294U1
Authority
RU
Russia
Prior art keywords
input
output
inputs
counter
information
Prior art date
Application number
RU2019113761U
Other languages
Russian (ru)
Inventor
Алексей Юрьевич Половников
Сергей Михайлович Климов
Рудольф Игоревич Тихонов
Сергей Викторович Поликарпов
Original Assignee
Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации filed Critical Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации
Priority to RU2019113761U priority Critical patent/RU191294U1/en
Application granted granted Critical
Publication of RU191294U1 publication Critical patent/RU191294U1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06K9/36

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Техническое решение относится к автоматике, в частности к устройству для селекции признаков структурированных информационных объектов, и может использоваться при распознавании стохастических бинарных сигналов разделенных на кадры с указателем адреса кадра в каналах передачи данных.Техническим результатом, получаемым в данном техническом решении, является повышение достоверности селекции признаков структурированных информационных объектов с указателем адреса кадра.Технический результат достигается тем, что в устройство для селекции признаков структурированных объектов с указателем адреса, содержащее первый счетчик, счетный вход которого является синхронизирующим входом устройства, а выход подключен к одному информационному входу вычислительного блока, другой информационный вход которого соединен с выходом второго счетчика, счетный вход которого подключен к выходу первого элемента И, а выход вычислительного блока соединены с одними информационными входами компараторов, другие информационные входы которых являются пороговыми входами устройства, первый элемент задержки, подключенный к синхронизирующему входу устройства, второй элемент задержки, элемент ИЛИ и инвертор, регистр сдвига, информационный вход которого является информационным входом устройства, а тактирующий вход подключен к синхронизирующему входу устройства, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены с выходами регистра сдвига, а выход подключен к одному входу первого элемента И, другой вход которого соединен с выходом первого элемента задержки, одновибратор, вход которого подключен к синхронизирующему входу устройства, а выход соединен с одним входом элемента ИЛИ, другой вход которого подключен к выходу переполнения первого счетчика, а выход соединен с входом второго элемента И и с управляющими входами первого и второго счетчиков, второй элемент И, входы которого подключены к выходам компараторов, а выход соединен с входом инвертора, и группу элементов И, одни входы которых подключены к выходам второго элемента И и инвертора соответственно другие соединены с выходом второго элемента задержки, а выходы являются выходами устройства, при этом с регистром соединен дешифратор, введены третий счетчик и регистр адреса, а выход дешифратора соединен с входами сброса третьего счетчика и регистра адреса, счетный вход третьего счетчика соединен с входом синхронизации устройства, регистр сдвига соединен с регистром адреса, при этом выход третьего счетчика соединен с входами сброса первого и второго счетчиков, а выход регистра адреса является адресным выходом устройства. 2 ил.The technical solution relates to automation, in particular, to a device for selecting features of structured information objects, and can be used to recognize stochastic binary signals divided into frames with a frame address in data transmission channels. The technical result obtained in this technical solution is to increase the reliability of selection features of structured information objects with a pointer to the frame address. The technical result is achieved by the fact that in the device for the village signs of structured objects with an address indicator, containing the first counter, the counting input of which is the synchronizing input of the device, and the output is connected to one information input of the computing unit, the other information input of which is connected to the output of the second counter, the counting input of which is connected to the output of the first AND element, and the output of the computing unit is connected to one of the information inputs of the comparators, the other information inputs of which are threshold inputs of the device, the first the delay element connected to the synchronizing input of the device, the second delay element, the OR element and the inverter, the shift register, the information input of which is the information input of the device, and the clock input is connected to the synchronizing input of the device, the EXCLUSIVE OR element, whose inputs are connected to the outputs of the shift register, and the output is connected to one input of the first element And, the other input of which is connected to the output of the first delay element, a one-shot, the input of which is connected to the synchronizing input of the device wa, and the output is connected to one input of the OR element, the other input of which is connected to the overflow output of the first counter, and the output is connected to the input of the second element And and to the control inputs of the first and second counters, the second element And, the inputs of which are connected to the outputs of the comparators, and the output is connected to the input of the inverter, and a group of AND elements, some of whose inputs are connected to the outputs of the second AND element and the inverter, respectively, others are connected to the output of the second delay element, and the outputs are the outputs of the device, with m the decryptor is connected, the third counter and the address register are entered, and the decoder output is connected to the reset inputs of the third counter and the address register, the counting input of the third counter is connected to the device synchronization input, the shift register is connected to the address register, while the output of the third counter is connected to the reset inputs the first and second counters, and the output of the address register is the address output of the device. 2 ill.

Description

Техническое решение относится к автоматике, в частности к устройству для селекции признаков структурированных информационных объектов, и может использоваться при распознавании стохастических бинарных сигналов, разделенных на кадры, с указателем адреса в каналах передачи данных.The technical solution relates to automation, in particular to a device for selecting features of structured information objects, and can be used to recognize stochastic binary signals, divided into frames, with an address indicator in the data transmission channels.

Известно устройство для селекции признаков объектов (АС СССР, SU 1735879 от 23.05.1992, Бюл. №19), работа которого основана на оценке вероятности смены состояний бинарного процесса, содержащее первый счетчик, счетный вход которого является синхронизирующим входом устройства, а выход подключен к одному информационному входу вычислительного блока, другой информационный вход которого соединен с выходом второго счетчика, счетный вход которого подключен к выходу первого элемента И, а выход вычислительного блока соединен с одними информационными входами компараторов, другие информационные входы которых являются пороговыми входами устройства, первый элемент задержки подключенный к синхронизирующему входу устройства, второй элемент задержки, элемент ИЛИ и инвертор, регистр сдвига, информационный вход которого является информационным входом устройства, а тактирующий вход подключен к синхронизирующему входу устройства, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены с выходами регистра сдвига, а выход подключен к одному входу первого элемента И, другой вход которого соединен с выходом первого элемента задержки, одновибратор, вход которого подключен к синхронизирующему входу устройства, а выход соединен с одним входом элемента ИЛИ, другой вход которого подключен к выходу переполнения первого счетчика, а выход соединен с входом второго элемента И и с управляющими входами первого и второго счетчиков, второй элемент И, входы которого подключены к выходам компараторов, а выход соединен с входом инвертора, и группу элементов И, одни входы которых подключены к выходам второго элемента И и инвертора, соответственно, другие соединены с выходом второго элемента задержки, а выходы являются выходами устройства.A device for the selection of features of objects is known (USSR AS, SU 1735879 dated 05/23/1992, Bull. No. 19), the operation of which is based on assessing the probability of a change in the state of a binary process, containing the first counter, the counting input of which is the synchronizing input of the device, and the output is connected to one information input of the computing unit, the other information input of which is connected to the output of the second counter, the counting input of which is connected to the output of the first element And, and the output of the computing unit is connected to one information input by comparators, other information inputs of which are threshold inputs of the device, the first delay element connected to the synchronizing input of the device, the second delay element, the OR element and inverter, the shift register, the information input of which is the information input of the device, and the clock input is connected to the synchronizing input of the device, an EXCLUSIVE OR element, the inputs of which are connected to the outputs of the shift register, and the output is connected to one input of the first AND element, the other input of which is connected to the outputs one of the first delay element, one-shot, the input of which is connected to the synchronizing input of the device, and the output is connected to one input of the OR element, the other input of which is connected to the overflow output of the first counter, and the output is connected to the input of the second element And and to the control inputs of the first and second counters , the second element And, the inputs of which are connected to the outputs of the comparators, and the output is connected to the input of the inverter, and a group of elements And, one of the inputs of which are connected to the outputs of the second element And and the inverter, respectively, other e connected to the output of the second delay element, and the outputs are the outputs of the device.

Недостатком устройства, проявляющимся при селекции признаков структурированных объектов, является неспособность устройства выделять из бинарного потока информационного потока разделяющие флаги, которые делят информацию бинарного потока на кадры, что снижает достоверность распознавания структурированных информационных объектов.The disadvantage of the device, which manifests itself in the selection of signs of structured objects, is the inability of the device to separate separating flags from the binary stream of the information stream, which divide the binary stream information into frames, which reduces the reliability of recognition of structured information objects.

Наиболее близким по технической сущности к предлагаемому техническому решению является устройство для селекции признаков структурированных объектов (патент RU №174047 от 17.02.2017 г.), работа которого основана на оценке вероятности смены состояний бинарного процесса в структурированных информационных объектах, таких как стохастические бинарные потоки, разделенные на кадры флагами начала кадра. Устройство для селекции признаков структурированных объектов содержит первый счетчик, счетный вход которого является синхронизирующим входом устройства, а выход подключен к одному информационному входу вычислительного блока, другой информационный вход которого соединен с выходом второго счетчика, счетный вход которого подключен к выходу первого элемента И, а выход вычислительного блока соединен с одними информационными входами компараторов, другие информационные входы которых являются пороговыми входами устройства, первый элемент задержки, подключенный к синхронизирующему входу устройства, второй элемент задержки, элемент ИЛИ и инвертор, регистр сдвига, информационный вход которого является информационным входом устройства, а тактирующий вход подключен к синхронизирующему входу устройства, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены с выходами регистра сдвига, а выход подключен к одному входу первого элемента И, другой вход которого соединен с выходом первого элемента задержки, одновибратор, вход которого подключен к синхронизирующему входу устройства, а выход соединен с одним входом элемента ИЛИ, другой вход которого подключен к выходу переполнения первого счетчика, а выход соединен с входом второго элемента И и с управляющими входами первого и второго счетчиков, второй элемент И, входы которого подключены к выходам компараторов, а выход соединен с входом инвертора, и группу элементов И, одни входы которых подключены к выходам второго элемента И и инвертора соответственно, другие соединены с выходом второго элемента задержки, а выходы являются выходами устройства, в него введен дешифратор, выход которого соединен с входами сброса первого и второго счетчиков.The closest in technical essence to the proposed technical solution is a device for selecting features of structured objects (patent RU No. 174047 dated 02.17.2017), the operation of which is based on assessing the probability of a change in the state of a binary process in structured information objects, such as stochastic binary streams, divided into frames by the flags of the beginning of the frame. A device for selecting features of structured objects contains a first counter, the counting input of which is the synchronizing input of the device, and the output is connected to one information input of the computing unit, the other information input of which is connected to the output of the second counter, the counting input of which is connected to the output of the first element And, and the output the computing unit is connected to one of the information inputs of the comparators, the other information inputs of which are threshold inputs of the device, the first element the delay connected to the synchronizing input of the device, the second delay element, the OR element and the inverter, the shift register, the information input of which is the information input of the device, and the clock input is connected to the synchronizing input of the device, the EXCLUSIVE OR element, the inputs of which are connected to the outputs of the shift register, and the output is connected to one input of the first element And, the other input of which is connected to the output of the first delay element, a one-shot, the input of which is connected to the synchronizing input of the device, and the output is connected to one input of the OR element, the other input of which is connected to the overflow output of the first counter, and the output is connected to the input of the second AND element and to the control inputs of the first and second counters, the second And element, whose inputs are connected to the outputs of the comparators, and the output is connected with the inverter input, and a group of AND elements, some of whose inputs are connected to the outputs of the second And element and the inverter, respectively, others are connected to the output of the second delay element, and the outputs are the outputs of the device, a decoder is inserted into it a torus whose output is connected to the reset inputs of the first and second counters.

В каналах связи современных систем информация передается кадрами. Начало каждого кадра выделяется определенной битовой последовательностью, называемой флагом начала кадра (далее FLAG) и указателем адреса (далее LA). Поле кадра LA определено в NA разрядов, которое используется системой передачи данных для перенаправления кадра адресуемому информационному объекту. Прототип предназначен для распознавания стохастических бинарных сигналов, имеющих разделительные флаги. При наличии в потоке стохастических бинарных сигналов разделительных флагов и указателей адреса LA работа прототипа может привести к ошибочному решению и не позволит адресовать кадр информационному объекту протокола маршрутизации в системе передачи данных.In the communication channels of modern systems, information is transmitted in frames. The beginning of each frame is highlighted by a specific bit sequence called the frame start flag (hereinafter referred to as FLAG) and an address indicator (hereinafter LA). The LA frame field is defined in the NA bits, which is used by the data transmission system to redirect the frame to the addressed information object. The prototype is designed to recognize stochastic binary signals having separation flags. If the stream of stochastic binary signals of dividing flags and address indicators LA, the prototype can lead to an erroneous decision and will not allow the frame to be addressed to the information object of the routing protocol in the data transmission system.

Техническим результатом, получаемым в данном техническом решении, является повышение достоверности селекции признаков структурированных информационных объектов с указателем адреса.The technical result obtained in this technical solution is to increase the reliability of the selection of signs of structured information objects with an address pointer.

Технический результат достигается тем, что в устройство для селекции признаков структурированных объектов с указателем адреса, содержащее первый счетчик, счетный вход которого является синхронизирующим входом устройства, а выход подключен к одному информационному входу вычислительного блока, другой информационный вход которого соединен с выходом второго счетчика, счетный вход которого подключен к выходу первого элемента И, а выход вычислительного блока соединен с одними информационными входами компараторов, другие информационные входы которых являются пороговыми входами устройства, первый элемент задержки, подключенный к синхронизирующему входу устройства, второй элемент задержки, элемент ИЛИ и инвертор, регистр сдвига, информационный вход которого является информационным входом устройства, а тактирующий вход подключен к синхронизирующему входу устройства, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены с выходами регистра сдвига, а выход подключен к одному входу первого элемента И, другой вход которого соединен с выходом первого элемента задержки, одновибратор, вход которого подключен к синхронизирующему входу устройства, а выход соединен с одним входом элемента ИЛИ, другой вход которого подключен к выходу переполнения первого счетчика, а выход соединен с входом второго элемента И и с управляющими входами первого и второго счетчиков, второй элемент И, входы которого подключены к выходам компараторов, а выход соединен с входом инвертора, и группу элементов И, одни входы которых подключены к выходам второго элемента И и инвертора соответственно, другие соединены с выходом второго элемента задержки, а выходы являются выходами устройства, при этом с регистром соединен дешифратор, введены третий счетчик и регистр адреса, а выход дешифратора соединен с входами сброса третьего счетчика и регистра адреса, счетный вход третьего счетчика соединен с входом синхронизации устройства, регистр сдвига соединен с регистром адреса, при этом выход третьего счетчика соединен с входами сброса первого и второго счетчиков, а выход регистра адреса является адресным выходом устройства.The technical result is achieved by the fact that in the device for selecting features of structured objects with an address indicator containing the first counter, the counting input of which is the synchronizing input of the device, and the output is connected to one information input of the computing unit, the other information input of which is connected to the output of the second counter, the counting the input of which is connected to the output of the first element And, and the output of the computing unit is connected to one of the information inputs of the comparators, the other information to the moves of which are the threshold inputs of the device, the first delay element connected to the synchronizing input of the device, the second delay element, the OR element and the inverter, the shift register, the information input of which is the information input of the device, and the clock input is connected to the synchronizing input of the device, the element is EXCLUSIVE OR, the inputs of which are connected to the outputs of the shift register, and the output is connected to one input of the first element And, the other input of which is connected to the output of the first delay element, one-shot an ator whose input is connected to the synchronizing input of the device, and the output is connected to one input of the OR element, the other input of which is connected to the overflow output of the first counter, and the output is connected to the input of the second element And and to the control inputs of the first and second counters, the second element And, the inputs of which are connected to the outputs of the comparators, and the output is connected to the inverter input, and a group of AND elements, some of whose inputs are connected to the outputs of the second AND element and the inverter, respectively, others are connected to the output of the second element the latches, and the outputs are the outputs of the device, while the decoder is connected to the register, the third counter and address register are entered, and the decoder output is connected to the reset inputs of the third counter and address register, the counting input of the third counter is connected to the device synchronization input, the shift register is connected to the register addresses, while the output of the third counter is connected to the reset inputs of the first and second counters, and the output of the address register is the address output of the device.

Введение новых признаков и связей между ними, отличающих заявленное решение от прототипа, в своей совокупности дает возможность повысить достоверность селекции признаков структурированных информационных объектов, таких как стохастические бинарные потоки, разделенные на кадры флагами начала кадра и содержащими указатель адреса кадра.The introduction of new features and the relationships between them that distinguish the claimed solution from the prototype, in combination, makes it possible to increase the reliability of the selection of features of structured information objects, such as stochastic binary streams, divided into frames by the start frame flags and containing the frame address indicator.

На чертеже (Фиг. 1) представлена блок-схема предлагаемого устройства. Устройство содержит регистр 1 сдвига, первый элемент 2 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 3, одновибратор 4, первый счетчик 5, первый элемент И 6, вычислительный блок 7, включающий схему 8 вычисления обратной величины и перемножитель 9, второй счетчик 10, компараторы 11 и 12, второй элемент И 13, инвертор 14, второй элемент 15 задержки, группу элементов И 16 и 17 и элемент ИЛИ 18, входы 19-21, выходы 22 и 23, дешифратор 24, счетчик 28, регистр адреса 29, адресный выход 30.In the drawing (Fig. 1) presents a block diagram of the proposed device. The device contains a shift register 1, a first delay element 2, an EXCLUSIVE OR 3 element, a single vibrator 4, a first counter 5, a first And 6 element, a computing unit 7, including a reciprocal calculation circuit 8 and a multiplier 9, a second counter 10, comparators 11 and 12 , the second element And 13, the inverter 14, the second delay element 15, a group of elements And 16 and 17 and the OR element 18, inputs 19-21, outputs 22 and 23, the decoder 24, counter 28, address register 29, address output 30.

На чертеже (Фиг. 2) представлен структурированный информационный объект с кадровой структурой, включающей кодовую комбинацию начала кадра FLAG (25), стохастический бинарный сигнал (26), указатель адреса кадра LA (27). Устройство работает следующим образом. Структурированные информационные объекты с кадровой структурой (Фиг. 2) с входа 20 поступают на информационный вход регистра 1 сдвига, на тактирующий вход которого поступают импульсы с входа 21. В промежутке времени между двумя произвольными тактами в первом и втором разрядах регистра 1 хранятся значения распознаваемого процесса на смежных тактах. На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 единичный сигнал появляется лишь в том случае, когда в разрядах регистра содержатся разные значения бинарного процессора, что свидетельствует о факте смены значений процесса.The drawing (Fig. 2) shows a structured information object with a frame structure, including a code combination of the beginning of the FLAG frame (25), a stochastic binary signal (26), an address indicator of the LA frame (27). The device operates as follows. Structured information objects with a personnel structure (Fig. 2) from input 20 go to the information input of shift register 1, the clock input of which receives pulses from input 21. In the interval between two arbitrary clocks, the values of the recognized process are stored in the first and second bits of register 1 on adjacent measures. At the output of the EXCLUSIVE OR 3 element, a single signal appears only when the register bits contain different values of the binary processor, which indicates the fact that the process values change.

Количество таких событий подсчитывается счетчиком 10 по сигналам, подступающим с выхода элемента 2 задержки через элемент И 6.The number of such events is calculated by the counter 10 according to the signals coming from the output of the delay element 2 through the And 6 element.

Одновременно с этим счетчик 5 подсчитывает количество тактов, по отношении к которому оценивается вероятность смены состояний бинарного процесса.At the same time, counter 5 counts the number of ticks, with respect to which the probability of a change in the states of the binary process is estimated.

Вычислительный блок 7 вычисляет код оценки вероятности, определяемый как отношение числа событий, зафиксированных счетчиком 10, к общему числу тактов, зафиксированных счетчиком 5. С выхода блока 7 код поступает на одни входы компараторов 11 и 12, на другие входы которых поданы пороговые значения. Компаратор 11 выдает сигнал, если код на его первом входе превышает величину нижнего порога, подаваемого на его другой вход. Компаратор 12 выдает сигнал, если величина кода на его первом входе меньше величины порога, поданного на его второй вход.Computing unit 7 calculates a probability estimation code, defined as the ratio of the number of events recorded by the counter 10 to the total number of clocks recorded by the counter 5. From the output of block 7, the code is sent to one input of the comparators 11 and 12, the other inputs of which are supplied with threshold values. The comparator 11 gives a signal if the code at its first input exceeds the value of the lower threshold supplied to its other input. The comparator 12 generates a signal if the value of the code at its first input is less than the value of the threshold applied to its second input.

В случае попадания кода оценки вероятностей в заданный диапазон на выходе элемента И 13 появляется сигнал, свидетельствующий о наличии бинарного шума, который поступает через инвертор 14 на вход элемента И 17 и непосредственно на вход элемента И 16. На выходе элементов И 16 и 17 И формируется результат классификации распознаваемого процесса при появлении на других их входах разрешающего сигнала с выхода элемента 15 задержки.In the event that the probability estimation code falls into the specified range at the output of the And 13 element, a signal appears that indicates the presence of binary noise, which goes through the inverter 14 to the input of the And 17 element and directly to the input of the And 16. At the output of And 16 and 17 And is formed the result of the classification of a recognizable process when an enable signal from the output of the delay element 15 appears on their other inputs.

В случае наличия битовой комбинации FLAG (25) в распознаваемой бинарной последовательности срабатывает дешифратор 24, с выхода которого поступают сигналы на входы сброса (R) третьего счетчика 28 и регистра адреса 29. Счетчик 28 отсчитывает NA тактовых импульсов, поступающих с входа 21, после этого сигнал выхода счетчика поступает на вход (С) записи и данные из регистра 1 поступают на вход (D) регистра адреса 29, первый счетчик 5 и второй счетчик 10 обнуляются. С этого события начинается сначала оценка вероятности бинарного белого шума. В регистре адреса 29 находится число LA, которое является указателем адреса кадра, которое передается на адресный выход 30 и может быть использовано протоколом маршрутизации системы передачи данных.In the case of the presence of the FLAG bit combination (25) in the recognized binary sequence, the decoder 24 is triggered, from the output of which signals are sent to the reset inputs (R) of the third counter 28 and address register 29. The counter 28 counts the NA clock pulses coming from input 21, after that the counter output signal goes to the input (C) of the record and the data from the register 1 goes to the input (D) of the address register 29, the first counter 5 and the second counter 10 are reset. From this event, the evaluation of the probability of binary white noise begins first. In the address register 29 is the number LA, which is a pointer to the address of the frame, which is transmitted to the address output 30 and can be used by the routing protocol of the data transmission system.

Технико-экономический эффект от использования полезной модели определяется возможностью применения устройства для селекции признаков структурированных информационных объектов с кадровой структурой и указателем адреса, принимаемых из каналов связи, что повышает достоверность селекции признаков структурированных информационных объектов с указателем адреса.The technical and economic effect of using the utility model is determined by the possibility of using a device for selecting features of structured information objects with a personnel structure and an address indicator received from communication channels, which increases the reliability of selecting features of structured information objects with an address indicator.

Claims (1)

Устройство для селекции признаков структурированных объектов с указателем адреса, содержащее первый счетчик, счетный вход которого является синхронизирующим входом устройства, а выход подключен к одному информационному входу вычислительного блока, другой информационный вход которого соединен с выходом второго счетчика, счетный вход которого подключен к выходу первого элемента И, а выход вычислительного блока соединен с одними информационными входами компараторов, другие информационные входы которых являются пороговыми входами устройства, первый элемент задержки, подключенный к синхронизирующему входу устройства, второй элемент задержки, элемент ИЛИ и инвертор, регистр сдвига, информационный вход которого является информационным входом устройства, а тактирующий вход подключен к синхронизирующему входу устройства, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены с выходами регистра сдвига, а выход подключен к одному входу первого элемента И, другой вход которого соединен с выходом первого элемента задержки, одновибратор, вход которого подключен к синхронизирующему входу устройства, а выход соединен с одним входом элемента ИЛИ, другой вход которого подключен к выходу переполнения первого счетчика, а выход соединен с входом второго элемента И и с управляющими входами первого и второго счетчиков, второй элемент И, входы которого подключены к выходам компараторов, а выход соединен с входом инвертора, и группу элементов И, одни входы которых подключены к выходам второго элемента И и инвертора соответственно, другие соединены с выходом второго элемента задержки, а выходы являются выходами устройства, при этом с регистром соединен дешифратор, отличающееся тем, что в него введены третий счетчик и регистр адреса, а выход дешифратора соединен с входами сброса третьего счетчика и регистра адреса, счетный вход третьего счетчика соединен с входом синхронизации устройства, регистр сдвига соединен с регистром адреса, при этом выход третьего счетчика соединен с входами сброса первого и второго счетчиков, а выход регистра адреса является адресным выходом устройства.A device for selecting features of structured objects with an address indicator, comprising a first counter, the counting input of which is the synchronizing input of the device, and the output connected to one information input of the computing unit, the other information input of which is connected to the output of the second counter, the counting input of which is connected to the output of the first element And, and the output of the computing unit is connected to one of the information inputs of the comparators, the other information inputs of which are threshold inputs device, the first delay element connected to the synchronizing input of the device, the second delay element, the OR element and inverter, the shift register, the information input of which is the information input of the device, and the clock input is connected to the synchronizing input of the device, the EXCLUSIVE OR element, the inputs of which are connected to the outputs shift register, and the output is connected to one input of the first element And, the other input of which is connected to the output of the first delay element, a one-shot, the input of which is connected to the synchronizer the input of the device, and the output is connected to one input of the OR element, the other input of which is connected to the overflow output of the first counter, and the output is connected to the input of the second AND element and to the control inputs of the first and second counters, the second AND element, whose inputs are connected to the outputs of the comparators and the output is connected to the input of the inverter, and a group of AND elements, some of whose inputs are connected to the outputs of the second AND element and inverter, respectively, others are connected to the output of the second delay element, and the outputs are device outputs wherein a decoder is connected to the register, characterized in that a third counter and an address register are entered into it, and the decoder output is connected to the reset inputs of the third counter and the address register, the counting input of the third counter is connected to the device synchronization input, the shift register is connected to the address register while the output of the third counter is connected to the reset inputs of the first and second counters, and the output of the address register is the address output of the device.
RU2019113761U 2019-05-07 2019-05-07 DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS RU191294U1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019113761U RU191294U1 (en) 2019-05-07 2019-05-07 DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019113761U RU191294U1 (en) 2019-05-07 2019-05-07 DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS

Publications (1)

Publication Number Publication Date
RU191294U1 true RU191294U1 (en) 2019-08-01

Family

ID=67586196

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019113761U RU191294U1 (en) 2019-05-07 2019-05-07 DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS

Country Status (1)

Country Link
RU (1) RU191294U1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU198394U1 (en) * 2020-01-20 2020-07-03 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH CONTROL FIELD

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1509957A1 (en) * 1987-05-11 1989-09-23 Московский институт радиотехники, электроники и автоматики Device for selecting indicators of object images
SU1547006A2 (en) * 1988-06-23 1990-02-28 Московский Институт Инженеров Гражданской Авиации Device for selection of signs of object images
SU1735879A1 (en) * 1989-08-08 1992-05-23 Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского Device for selecting characters of objects
US9077943B2 (en) * 2012-05-31 2015-07-07 Apple Inc. Local image statistics collection
RU174047U1 (en) * 2017-02-17 2017-09-27 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS
RU183665U1 (en) * 2018-05-15 2018-09-28 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH LENGTH INDICATOR

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1509957A1 (en) * 1987-05-11 1989-09-23 Московский институт радиотехники, электроники и автоматики Device for selecting indicators of object images
SU1547006A2 (en) * 1988-06-23 1990-02-28 Московский Институт Инженеров Гражданской Авиации Device for selection of signs of object images
SU1735879A1 (en) * 1989-08-08 1992-05-23 Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского Device for selecting characters of objects
US9077943B2 (en) * 2012-05-31 2015-07-07 Apple Inc. Local image statistics collection
RU174047U1 (en) * 2017-02-17 2017-09-27 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS
RU183665U1 (en) * 2018-05-15 2018-09-28 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH LENGTH INDICATOR

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU198394U1 (en) * 2020-01-20 2020-07-03 Федеральное государственное бюджетное учреждение "4 Центральный научно-исследовательский институт" Министерства обороны Российской Федерации DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH CONTROL FIELD

Similar Documents

Publication Publication Date Title
RU174047U1 (en) DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS
RU191294U1 (en) DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH INDEX OF ADDRESS
RU183665U1 (en) DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH LENGTH INDICATOR
US3518555A (en) Pulse train detectors
US3453551A (en) Pulse sequence detector employing a shift register controlling a reversible counter
RU198394U1 (en) DEVICE FOR SELECTION OF SIGNS OF STRUCTURED OBJECTS WITH CONTROL FIELD
RU207031U1 (en) DEVICE FOR SELECTION OF FEATURES OF STRUCTURED OBJECTS WITH CHECK SUM
US4066878A (en) Time-domain filter for recursive type signals
SU1735879A1 (en) Device for selecting characters of objects
KR920007430A (en) Synchronous circuit
SU364117A1 (en) DEVICE FOR SIGNAL QUALITY ASSESSMENT
CN111600784B (en) Data processing method, network equipment, main control board and logic chip
RU2738963C1 (en) Asynchronous input device
RU2284665C1 (en) Device for cyclic synchronization
SU1092742A1 (en) Device for determining information validation
SU1018222A1 (en) Emergency signal digital analyzer
SU842792A1 (en) Number comparing device
SU1509957A1 (en) Device for selecting indicators of object images
SU1259274A1 (en) Multichannel interface for linking information sources with computer
SU907817A1 (en) Device for evaluating signal
SU1149260A1 (en) Device for detecting errors in parallel n-digit code with constant weight k
KR100212051B1 (en) Apparatus and method for receiving data
SU993464A1 (en) Device for counting pulse number to trains
RU2280956C1 (en) Device for synchronization by cycles
SU1003327A1 (en) Pulse duration discriminator