PL94659B1 - Urzadzenie do synchronizacji kanalow czasowych w centrali telefonicznej ze zwielokrotnieniem czasowym - Google Patents

Urzadzenie do synchronizacji kanalow czasowych w centrali telefonicznej ze zwielokrotnieniem czasowym Download PDF

Info

Publication number
PL94659B1
PL94659B1 PL1972156329A PL15632972A PL94659B1 PL 94659 B1 PL94659 B1 PL 94659B1 PL 1972156329 A PL1972156329 A PL 1972156329A PL 15632972 A PL15632972 A PL 15632972A PL 94659 B1 PL94659 B1 PL 94659B1
Authority
PL
Poland
Prior art keywords
input
output
gate
circuit
frame
Prior art date
Application number
PL1972156329A
Other languages
English (en)
Original Assignee
Cit Alcatel
Electronique Lannionnais
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cit Alcatel, Electronique Lannionnais filed Critical Cit Alcatel
Publication of PL94659B1 publication Critical patent/PL94659B1/pl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/12Arrangements providing for calling or supervisory signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0626Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers plesiochronous multiplexing systems, e.g. plesiochronous digital hierarchy [PDH], jitter attenuators
    • H04J3/0629Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers plesiochronous multiplexing systems, e.g. plesiochronous digital hierarchy [PDH], jitter attenuators in a network, e.g. in combination with switching or multiplexing, slip buffers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

Przedmiotem wynalazku jest urzadzenie do synchronizacji kanalów czasowych w centrali telefonicznej, ze zwielokrotnieniem czasowym.To urzadzenie synchronizujace rozumiane jest jako urzadzenie sluzace do synchronizaqi kanalów czaso¬ wych z lokalnym zegarem w przypadku transmisji z oddalonegopunktu. # Kazde centrum telefoniczne, bedace wezlem systemu wykorzystujacego linie z modulacja impulsowo-ko-' dowa posiada wlasny zegar i nie jest mozliwe technologicznie, aby wszystkie te zegary byly dokladnie zsynchro¬ nizowane. Upraszczajac, mozna powiedziec, ze wynika to z dwóch zjawisk: po pierwsze ze zjawiska wahania zegara, a po drugie z malo znanego zjawiska skoku fazy, które jest bledem wprowadzanym przez transmisje cyfrowa , polegajacego na modulacji pasozytniczej polozenia momentów, na które .ustawiane sa impulsy. Dlatego tez, aby centrala telefoniczna typu czasowego, byla w stanie przetworzyc informaqe pochodzace z odleglej centrali lub jednostki satelitarne} niezbedne jest zsynchronizowanie z lokalnym zegarem co informacji bedacych w fazie z odleglym zegarem oA W czasopismie BSTJ —The Bell System Technical Journal z listopada 1965 roku opisano cyfrowy multi¬ plekser — demultiplekser wykorzystujacy impulsy synchronizujace. Powyzsza publikacja podaje definiqe skoku fazy i opisuje urzadzenie usuwajace skok fazy przy malej amplitudzie. * Urzadzenie do synchronizacji z komutacja czasowa zostalo równiez przedstawione w czasopismie francu¬ skim „Commutation et Electronique" ze stycznia 1970 roku. Urzadzenie to zawiera uklad pozwalajacy usunac skok fazy przy malej amplitudzie oraz uklad wyrównujacy faze przedzialów czasowych w stosunku do podsta¬ wy czasu lokalnego i umozliwiajacy skok przedzialu czasu do zera w przypadku, gdy lokalnyzegar ma czestotli¬ wosc wieksza niz podstawa czasu stanowiska odleglego, lub podwojenie przedzialu Czasu ITi w przypadku, gdy czestotliwosc lokalnej podstawy czasu jest mniejsza od podstawy czasu oddalonej. Urzadzenie przedstawione w tei publikacji pozwala eliminowac skok fazy o duzej amplitudzie przez zastosowanie dwóch pamieci o duzej2 \ \ V 94 659 pojemnosci, podczas gdy dwa urzadzenia z wykorzystaniem metod poprzednich usuwaja tylko skok fazy o malej amplitudzie. Umozliwia ono przeskok lub podwojenie przedzialów czasu IT0 lub IT16, które nie zawieraja informacji mowy i w zwiazku z tym nie zaklócaja kanalów rozmownych.Urzadzenie do synchronizacji kanalów czasowych w centrali telefonicznej ze zwielokrotnieniem czasowym, zawiera jednostke przylaczeniowa abonentów odleglych, czasowe pole komutacyjne i czasowy grupowy stopien ^: komutacji, przy czym wymieniony czasowy grupowy stopien komutacji jest polaczony bezposrednio z zespolem Sf translacji i z jednostka przylaczeniowa abonentów lokalnych i poprzez wymienione pole komutacyjne z jedno- ^ stka przylaczy lokalnych. Centrala jest polaczona traktami cyfrowyrni z inna centrala telefoniczna i poprzez kolejny trakt cyfrowy z jednostka przylaczen abonentów odleglych. Urzadzenie wedlug wynalazku charakte¬ ryzuje sie tym, ze jest polaczone z kazdym wymienionym traktem cyfrowym i dla kazdego traktu cyfrowego, : ^ z którym jest polaczone, zawiera uklad synchronizacji kanalów rozmownych z podstawa czasu lokalnego, uklad detekqi i kontroli kodów synchronizacji ramki i wieloramki oraz uklad synchronizujacy informacje sygnalizacji.Wymieniony uklad synchronizacji kanalów rozmownych polaczony z polem komutacyjnym i z wyjsciem ukladu detekcji i kontroli kodów sychronizacji ramki i wieloramki. Uklad synchronizujacy informacje sygnalizaqi jest polaczony z polem komutacyjnym, z czasowym grupowym stopniem komutacji i z wyjsciem-ukladu detekqi I kontroli kodów synchronizacji ramki i wieloramki.Uklad detekcji i kontroli kodów synchronizacji ramki i wieloramki zawiera obwód detekcji slów synchro¬ nizacji ramki i wieloramki utworzony z rejestru polaczonego z traktem cyfrowym pierwszego z serii dekodera, obwodu kontroli slów synchronizacji ramki zawierajacego pierwsza bramke I o wejsciu polaczonym z pierwszym dekoderem, druga bramka I, której wejscie jest polaczone z pierwszym dekoderem poprzez pierwszy inwerter, ' trzecia bramke I, której wyjscie jest polaczone z wejsciem pierwszej i drugiej bramki I, czwarta bramke I majaca wejscie polaczone z wyjsciem pierwszej bramki I, piata bramke I majaca wejscie polaczone z wyjsciem drugiej bramki I. Wyjscia czwartej i piatej bramki I sa odpowiednio polaczone z wejsciem pierwszej bramki LUB, której wyjscie jest polaczone z wejsciem szóstej bramki I. Druga bramka LUB ma wejscie polaczone z wyjsciem szóstej bramki I i wejscie polaczone z wyjsciem siódmej bramki I, majacej wejscie polaczone zftyjsciem wymienionej pierwszej bramki I. Pierwszy, drugi i trzeci przerzutnik polaczone sa w szereg. Wyjscie drugiej bramki LUB jest polaczone z wejsciami pierwszego i drugiego przerzutnika, ósmej bramki I i dziewiatej bramki I, których wyjscia sa odpowiednio polaczone z wejsciem trzeciej bramki LUB, której wyjscie jest polaczone z wejsciem pierwszego przerzutnika. Ósma bramka hma wejscie polaczone z wyjsciem drugiej bramki I, a wymieniona dziewiata bram¬ ka I ma wejscie polaczone z wyjsciem pierwszej bramki I. Dziesiata bramka I ma wejscie polaczone z wyjsciem drugiego przerzutnika i wejscie polaczone z wyjsciem trzeciego przerzutnika.Pierwszy licznik swym wyjsciem jest polaczony z drugim dekoderem majacym pierwsze wyjscie polaczone z wejsciem trzeciej bramki I, drugie wyjscie polaczone bezposrednio z wejsciem piatej, siódmej, ósmej i dziewiatej bramki \ i poprzez drugi rnwertor z wejsciern czwartej bramki I. Trzecie wyjscie licznika polaczone jest z ukla¬ dem synchronizacji kanalów rozmownych. Wyjscie pierwszego licznika utworzone jest z trzech linii, pierwszej linii polaczonej z wejsciem pierwszego rejestru, z wejsciem pierwszego licznika i poprzez trzeci inwerter z wej¬ sciem trzeciej bramki I, przy czym wymienione linie polaczone sa z ukladem synchronizacji kanalów rozmow¬ nych. Trzecia linia polaczona jest z ukladem synchronizacji informacjisygnalizacji. •'¦'*.Obwód kontroli slów synchronizacji wieloramki zawiera jedenasta bramke I, której wejscie jest polaczone poprzez pierwszy inwerter z wejsciem slowa synchronizacji wieloramki pierwszego dekodera, a wyjscie jest pola¬ czone poprzez drugi inwerter z wejsciem pierwszej bramki. Ponadto zawiera dwunasta bramke nrfajaca pierwsze wejscie polaczone z trzecim wyjsciem drugiego dekodera, a drugie jej wejscie jest polaczone poprzez inwerter z druga linia pierwszego licznika i jej*wyjscie jest polaczone z wejsciem wymienionego czwartego przerzutnika i z wejsciem piatego przerzutnika, majacego drugie wejscie polaczone z wejsciem jedenastej bramki !. Wejscia czwartego i piatego przerzutnika polaczone sa z wyjsciem dziesiatej bramki I. Wyjscie czwartego przerzutnika polaczone jest z wejsciem drugiego licznika majacego drugie wejscie polaczone z czwartym wyjsciem drugiego dekodera, a jego wyjscie polaczone jest z wejsciem trzeciego dekodera, którego wyjscie jest polaczone z trzecim wejsciem dwunastej bramki I.Ramka kanalów czasowych zawiera kanaly rozmowne, których wskazniki zmieniaja sie od 1 do nj1 ibd n + 3 don, a uklad synchronizacji kanalów rozmownych zawiera pierwsza i druga pamiec i kazde ich wejscie zawiera badz od pierwszego do no1 i-tego kanalu'rozmownego ramki, badz od nJ3 i-tego do n-tego kanalu rozmownego. Uklad synchronizacji kanalów*rozmównych zawiera równiez dwa obwody do przetworzenia pie¬ rwszego i drugiego sygnalu, które sa odpowiednio odnoszone do n£1 i-tego odleglego kanalu czasowego i kanalu. czasowego zerowo opóznionego i przedluzonego, a ponadto zawiera obwód decyzyjny pozwalajacy na zapisy¬ wanie w pierwszej pamieci podczas odczytywania z drugiej i vice versa. Obwód ten zawiera licznik lokalnych kanalów czasowych, dwa przerzutniki do wyzwolania trzeciego krótkotrwalego sygnalu towarzyszacego, badz pierwszemu ruchowi n-tego"lokalnego kanalu czasowego, badz pierwszemu ruchowi n£ i-tego lokalnego kanalu . czasowego, dwie bramki I do porównania wymienionego pierwszego sygnalu, lub wymienionego drugiego sy-94 G59 * 3 gnalu z trzecim sygnalem w chwili nastepnej bardzo bliskiej konca wymienionego n-.tego, lokalnego kanalu czasowego lub n^ i-tego, polaczone z przerzutnikiem zmieniajacym stan zawartosci i zapisujacy stan pierwszej i drugiej pamieci. Kanaly czasowe pamieci sa czytane w fazie z lokalnymi kanalami czasowymi.Uklad synchronizacji informaqi sygnalizaqi jest polaczony traktem cyfrowym z centralna telefoniczna i zawiera pierwszy obwód odbiorczy, którego wejscie jest polaczone z pierwsza telestrada wymienionego traktu cyfrowego, pierwsza matryce transkodera, której wejscie jest polaczone z wyjsciem wymienionego obwodu od¬ biorczego, pierwszy otJwód emisji, którego wejscie jest polaczone z wyjsciem pierwszej matrycy transkodera, a jej wyjscie jest polaczone poprzez telestrade z multirejestrem. Uklad zawiera dalej drugi obwód odbiorczy, którego wejscie polaczone j[est poprzez telestrade z polem komutacyjnym, druga matryce transkodera, której wejscie jest polaczone z drugim obwodem odbiorczym, drugi obwód emisji, którego wejscie jest polaczone z wyjsciem dru¬ giej matrycy, a jego wyjscie polaczone jest z druga telestrada wymienionego traktu cyfrowego i z logicznym ukladem sterowania majacym pierwsze wyjscie polaczone z pierwszym obwodem odbiorczym i drugim obwodem emisji, drugie wyjscie pouczone z pierwsza matryca transkodera, tYzecie wyjscie polaczone z druga matryca transkodera i czwarte wyjscie polaczone z pierwszym obwodem emisji i z drugim obwodem odbiorczym.Obwody odbiorcze, obwody emisji,~matryce transkodera i logiczny uklad sterowania sa polaczone z ukla¬ dem podstawy czasu, a pierwszy obwód odbiorczy i pierwszy obwód emisji sa ponadto polaczone z ukladem detekqi i kontroli Jcpdów synchronizacji ramki i wieloramki,' . / Inny uklad synchronizacji infdVmaq-sygnalizacji jest polaczony z Jednostka przylaczy odleglych, poprzez trakt cyfrowy. Uklad ten zawiera pierwszy obwód odbiorczy, którego wejscie jest polaczone z pierwsza telestra¬ da wymienionego traktu cyfrowego, a jego wyjscie polaczone jest z wejsciem logiki "sterowania, dalej zawiera pierwszy obwód emisji, którego wejscie jest polaczone z wymieniona telestrada, a jego wyjscie polaczone jest poprzez druga telestrade z multirejestrem. Ponadto uklad ten zawiera drugi obwód odbiorczy, którego wejscie jest polaczone z polem komutacyjnym poprzez kolejna telestrade, a jego wyjscie polaczone jest z nastepna telestrada wymienionego traktu cyfrowego. Uklad synchronizacji informacji dalej zawiera drugi obwód emisji, którego wejscie jest polaczone z wyjsciem logicznego ukladu sterowania, a jego wyjscie polaczone jest z druga telestrada wymienionego traktu cyfrowego. Obwody odbiorcze, obwody emisji i logicznego ukladu sterowania sa polaczone z ukladem podstawy czasu lokalnego. Drugi obwód emisji jest ponadto polaczony z ukladem detekqi i kpntroli kodów synchronizacji ramki i wieloramki.Urzadzenie do synchronizacji wedlug wynalazku pozwala synchronizowac kanaly rozmóWne, a takze ka¬ naly sygnalizacji sluzace do sterowania kanalami rozmownymi. W efekcie, na jednej linii przesylane sa kanaly rozmowne, kanaly sygnalizacji, a takze kanaly rezerwowane dla synchronizacji.Przedmiot wynalazku jest blizej objasniony w przykladzie wykonania na rysunku, na którym fig. 1 przed-* stawia schemat centrali telefonicznej i urzadzenia synchronizujacego, fig. 2 —zawartosc ramki, fig. 3a, 3b, 3c przedstawiaja zawartosci jednej wieloramki dla róznych przypadków transmisji, fig. 4 przedstawia uklad detekcji i kontroli slów synchronizacji ramki i wieloramki, pozwalajacy odtworzyc podstawe czasu odleglych urzadzen, fig. 5a — uklad synchronizaq#i kanalów rozmownych, wysylanych nastepnie do pola komutacyjnego, fig. 5b i 5c przedstawiaja obwody pomocnicze, fig. 6a, 6b i 6c - kazda po jednym diagramie w funkcji czasu róznych sy-. gnalów bioracych udzial w synchronizaqi dla trzech róznych przypadków, fig. 7 przedstawia schematy urzadze¬ nia synchronizacji wielokrotnej, fig. 8 -schemat urzadzenia synchronizaqi urzadzen towarzyszacych, fig. 9a i 9b przedstawiaja obwody, pozwalajace odpowiednio wysylac i odbierac informacje z kanalu—semafora, fig. 10 przedstawia obwód synchronizacji sygnalizacji kanal — kanal kierunku od jednostki przylaczy do multirejestru czasowego grupowego stopnia komutaqi, fig. 11 —obwód majacy to samo zadanie co obwód z fig. 10, tylko w przeciwnym kierunku, fig. 12 — równiez obwód synchronizaqi sygnalizacji kanal — kanal przechodzacej z oddalonej koncówki cyfrowej, fig. 13-obwód pozwalajacy emitowac elementy sygnalizacji w kierunku kon¬ cówki cyfrowej obwodów miedzycentralowych, fig. 14 — obwód odbioru elementów sygnalizacji przez modem synchronizacji multipleksera przychodzacych z pola komutacyjnego, a fig, 15 przedstawia obwód emisji infor¬ macji do multipleksera. '¦¦'¦' m ' * • Fig. 4, 5a, 5b, 5c, 6a, 6b i 6c dotycza synchronizacji'ramek, wieloramek i kanalów rozmownych.• Figury nastepne dotycza synchronizaqi informacji sygnal izaqi kanal — kanal i kanalu —semafora niezbe¬ dnych jak bylo powiedziane wyzej, do sterowania kanalami rozmownymi.Fig. 1 przedstawia schemat centrali telefonicznej i urzadzenie synchronizujace, bedace przedmiotem wyna¬ lazku. Centrala telefoniczna zawiera jednostke przylaczeniowa abonentów lokalnych 6, jednostke przylacze¬ niowa abonentów, zamiejscowych 7, zespól translacji 8, pole komutacyjne 18, czasowy grupowy stopien komu- . tacji 20, urzadzenie synchronizacji oznaczone 1 li Czasowy grupowy stopien komutacji 20 zawiera cechownik 19, urzadzenie multirejestrów 21 polaczone z cechownik jem, uklad podstawy czasu lokalnego 23, przeliczenik 24 i licznik 25,# polaczone oba z multirejestrem, urzadzenie kontroli 26 polaczone linia 27 z centrum obróbki informacji tutaj niepokazanym. Uklad podstawy czasu lokalnego rozdziela sygnaly zegara do cechownika, multi-4 ' 94659 ' rejestru, przelicznika, licznika, organu kontroli i pola komutacyjnego. Linie polaczen z tymi elementami nie sa przedstawione, tak jak linie pomiedzy urzadzeniem kontroli i innymi elementami czasowego grupowego stopnia komutacji. • Jednostka przylaczy abonentów lokalnych 6 jest polaczona z cechownikiem 19 i multirejestrem 21. Jed¬ nostka ta zawiera koncówke cyfrowa 9A polaczona bezposrednio traktem cyfrowym 10E z polem komuta¬ cyjnym 18. Wejscie jednostki przylaczy abonentów lokalnych 6 jest polaczone z liniami abonentów lokalnych 1.Wejscie jednostki przylaczony abonentów zamiejscowych jest polaczone z liniami abonentów zamiejsco¬ wych 2. Ta jednostka przylaczy zawiera koncówke cyfrowa 9B polaczona traktem cyfrowym 10A z urzadze¬ niem synchronizacji 11. Zespól translacji 8 jest polaczony z obwodami miedzycentralowymi 3. Zespól ten zawieTa koncówke cyfrowa 9C polaczona traktem cyfrowym 10B z urzadzeniem synchronizacji 11. Zespól translacji 8 jest polaczony z cechownikiem 19 i jednoczesnie z multirejestrem 21.Urzadzenie do synchronizaqi 11 jest polaczone traktem cyfrowym 10C z centrala telefoniczna typu ele¬ ktromechanicznego, która zawiera obwody z modulacja impulsowokodowa. Jest ono oczywiscie polaczone tra¬ ktem cyfrowym 10D z Inna centralaczasowa. * • Kazdy z traktów cyfrowych 10A, 1(jB, 10C, 10D jest polaczony w zestawie synchronizacji z urzadzeniem synchronizacji kanalów rozmownych C, z ukladem podstawy czasu lokalnego, z urzadzeniem detekcji i kontroli kodu synchronizacji ramki i wieloramki D, i z urzadzeniem synchronizaqi informacji sygnalizaqi 12, 13A, 13B, 14, odpowiednio dla traktów czasowych 10A, 10B, 10C, 10D. Wyjscie urzadzenia detekcji i kontroli kodu synchronizacji ramki i wieloramki D jest polaczone z.jednej strony z urzadzeniem synchronizacji kanalów roz¬ mownych C, i z drugiej strony z urzadzeniem synchronizacji informacji sygnalizacji. Wyjscie kazdego urzadzenia.' synchronizacji kanalów rozmownych Cjest polaczone telestrada z polem komutacyjnym. Kazde urzadzenie synchronizaqi informacji sygnalizacji ma wejscie polaczone telestrada z polem komutacyjnym 18 i wyjscie pola¬ czone telestrada z multirejestrem21. m .' Jednostka przylaczy pozwala zestawic na przyklad szescdziesiat polaczen pomiedzy 512 stanowiskami abonenckimi, które sa dolaczone. Przylacze adaptuje sygnalizacje koncówki cyfrowej 9C do sygnalizacji stoso¬ wanej w obwodach miedzycentralowych 3. Cechownik ma miedzy innymi za zadanie próbkowanie nowych wywolan lub stanu stanowisk abonenckich, kiedy jednostka przylaczy lub zespól translacji zarejestruja nowe zgloszenie lub zawieszenie. lnformaq'e te sa przesylane kanalem sygnalizacji w przypadku urzadzen odleglych (patrz fig.3a, 3b i 3c). Multirejestr ma miedzy innymi za zadanie obróbke sygnalizacji kanal- kanal, gdy polaczony jest zkoncentratorem. ., • ¦• ¦ . ^ Fig. 2, przedstawia ramke zawierajaca informaqe dotyczaca mowy. Ramka trwajaca 125/isek jest podzie¬ lona na 32 przedzialy czasowe, oznaczone jako It. m ' • Kazdy przedzial czasu Itj zawiera osiem elementów binarnych wedlug zegara o czestotliwosci co; dla jasnosci opisu n-ty element binarny (1 czestotliwosci jak Itj, lecz przesuniety w czasie o no. Pierwszy przedzial czasu Ito, jest wykorzystywany do synchronizacji ramki. It16 zawiera zwykle informacje sygnalizacji kanal—kanal lub informacje kanalu —se¬ mafora. Na liniach sygnalizacji równolegle z liniami rozmownymi przedzial Iti jest podzielony na piec elemen¬ tarnych przedzialów zawierajacych kazdy jeden element binarny, przy czym elementy te powtarzaja sie wedlug zegara o czestotliwosci a. Pozostale 30 przedzialów lt/lti do Iti* ilt17 do lt3i) stanowia 30 kanalów roz- . mównych. • .Fig. 3a, 3b i 3c rysunku przedstawiaja zawartosc jednej wieloramki dla trzech róznych przypadków. Pier¬ wszy przypadek (fig. 3a) odpowiada wieloramce pomiedzy czasowym grupowym stopniem komutacji i jednostka przylaczy odleglych. Wieloramka zawiera 32 ramki. Przedzial lt| * ramki 0-TRo, odpowiada synchronizacji wieloramki. Przedzial .Itj 6 ramek od TRj do TRu zawiera informaqe sygnalizacji kanal —kanal. Iti* ramek Tri6-TR31 zawieraja informaqe kanalu -semafora, badz informacje pomiedzy jednostka przylaczy,,a cecho¬ wnikiem czasowego grupowego stopnia komutaqi, badz pomiedzy organem kontroli i jednostka przylaczy. Drugi przypadek (fig. 3b) odpowiada przypadkowi komutacji.'W tym przypadku wszystkie Iti 6 ramek TRi do TR31 z wyjatkiem It, 6 z TRo odpowiadaja kanalowi sygnalizaqi. Trzeci przypadek (fig. 3c) odpowiada jednej wielo¬ ramce pomiedzy czasowym grupowym stopniem komutacji i odlegla koncówka cyfrowa. W tym przypadku, wieloramka* zawiera tylko 16 ramek, które oprócz Iti 4 z TRo zawieraja sygnalizacje kanal—kanal na Iti* kazdej ramki.W dalszym ciagu opisu indeks a na przyklad ltia lub coa, odpowiada odleglym danym czasowym, przy czym lokalne dane czasowe nie sa znakowane specjalnym indeksem.Na fig. 4 przedstawiono uklad detekqi i kontroli kodów synchronizacji ramki i wieloramki (D z fig. 1) i umozliwiajacy odzyskiwanie odleglej podstawy czasu. Slowo synchronizacji ramki (VTR) jest kodem osmio-bi- towym przekazywanym w przedziale ltea kazdej ramki parzystej. Slowo synchronizaqi wieloramki (VMTR) jest kodem osmio-bitowym przesylanym w przedziale lttóa ramki 0 kazdej wieloramki. Obwód detekcji i kontroli kodów synchronizacji zawiera rejestr 101 i dekoder 103.94659 6 Informacje przechodzace z linii te Iestrady zawarte sa w sygnale 102 z modulacja impulsowo-kodowa i zosta¬ ja uszeregowane w rejestrze 101 przez zegar o czestotliwosci coa.Dekoder 103 umozliwia ponowne poznanie kombinacji rejestrujacej slowo synchronizacji ramki na linii 104 i kombinacji reprezentujacej slowo synchronizacji wieloramki na linii 140.Obwód kontroli kodu synchronizacji ramki umozliwia to i odpowiada nizej podanym cechom: sygnal z linii 104 dekodera 103 jest porównywany na korku kazdego lt0a z lt0a W|a Bramka I 106 tworzy sygnal VTR, gdy slowo synchronizacji jest rozpoznane w lt0a, a bramka I 107 tworzy sygnal VTR, gdy to slowo synchronizacji nie jest rozpoznane.Uklad zawierajacy trzy przerzutniki - multiwibratory dwustabilne 123,124 i 125 umozliwia zakodowanie szesciu mozliwych stanów urzadzenia, a mianowicie: .Przerzutnik Przerzutnik Przerzutnik 123 (stan 124 (stan 125 (stan Stan punktu Q) punktu Q) punktu Q) 1 0 1 1 0 1 0 1 1 0 1 1 0 0 0 1 1 1 E, E, E3 PVi PVa PV3 licznik zsynchronizowany licznik zsynchronizowany, lecz jedna strata slowa synchronizacji licznik zsynchronizowany, lecz 2 straty slowa synchronizacji poszukiwanie slowa synchronizacji stan poszukiwania, przy czym jedno ' slowo synchronizaqi rozpoznane stan poszukiwania, przy czym 2 slowa synchronizacji rozpoznane Wyjscie ESi. przerzutnika 125 odpowiada jedynce, gdy istnieje stan E,, E2 lub E3. Wyjscie PVj odpowiada jedynce, gdy istnieje stan PN^ , PV2 lub PV3.Dekoder 129 umieszczony za licznikiem 128 dziewieciostopniowym dostarcza nastepujace sygnaly: lt0a Wsar Iti 6a co8 a i TRP (ramka parzysta).Zakladajac, ze w okreslonym momencie istnieje stan Et (1,0,0), to bramki I 116 1122 sa zamkniete (PVj - 0). Jezeli w ramce parzystej - VTR - 1, to impuls przechodzi przez bramke I 117, a nastepnie bramke LUB 119 wlt0a "*a które to bramki potwierdzaja stan przerzutników 123 i 124. Wstanie Et (1,0, 0); - VTR - 0, impuls przechodzi przez bramke I 120 oraz nastepnie przez bramke LUB 121, a uklad przerzutników 123,124 i 125 przechodzi ze stanu Ex do stanu Ea. ¦ Gdy uklad znajduje sie w stanie E2, jezeli w nastepnej ramce parzystej slowo synchronizacji ramki nie jest poznane, to nowy impuls w chwili ltoa 0)Ba przechodzi przez bramke I IPO, a nastepnie przez bramke LUB 121, a uklad przechodzi do stanu E3.Gdy uklad znajduje sie w stanie E3, dwa przypadki moga wystapic w nastepnej ramce parzystej: - slowo synchronizacji ramki jest rozpoznane (VTR - 1 podczas lt0* co*a »'tja), nowy impuls przechodzi przez bramke I 120, a nastepnie przez bramke LUB 121 i przemieszcza uklad do stanu (0,0,1) a PVj przechodzi do 1, a ES j przechodzi do 0. Taki stan jest stanem przejsciowym i nie trwa dlugo, gdyz przed zakonczeniem sygnalu VTR (Ito8^11^ trwa 250 ns), PVj który osiagnal 1 otwiera bramke I 116, przy czym bramka I 117 zamyka sie, a ESj przechodzi doO, po czym sygnal VTR przechodzi doO, po czym sygnal VTR przechodzi przez bramki I 113, LUB 115,1 116 LUB 119 i przemieszcza przerzutniki 123 do stanu 1, 124, do stanu 0,125 do stanu 1.Stan przejsciowy trwa zaledwie kilka nanosekund, co w praktyce jest bez znaczenia.W praktyce uklad przechodzi wiec ze stanu E3 do stanu P\^ , w którym bramka I 127 jest otwarta, gdyz ma 1 na wejsciu, a 1 jest sygnalem ACT|, który dostarcza licznik. 128 wstanie ltoaWga TRP. Stan ten bedzie staly dopóki slowo synchronizacji ramki nie zostanie rozpoznane.Podkresla sie, ze poszukiwanie slowa synchronizacji ramki odbywa sie podczas kazdego cyklu <**: lt0& i stale przy 1 na jednym z wejsc bramki I 109. Sygnal oa moze wiec analizowac w sposób ciagly stan przewodu 104 dekodera 103. Podkresla sie, ze obwód ten jest konieczny, gdyz z chwila utraty synchronizacji (PVi *'1,) * wiec PV - 1), uklad analizuje przy kazdym a, obecnosc slowa synchronizacji ramki.Z chwila, gdy slowo synchronizacji jest rozpoznane VTR ¦ 1. asygnal przechodzi przez bramke I 122 a nastepnie przez bramke LUB 121 i uklad przechodzi ze stanu PVt do stanu PV2 , sygnal ACT juz nie wystepu¬ je i wyzwala sie licznik 128.W stanie PV2 moga zaistniec trzy przypadki:6 94 659 .-slowo synchronizacji ramki jest rozpoznane w nastepnej parzystej ramce, impuls przechodzi przez bra¬ mke 1122, a nastepnie przez bramke LUB 121 i przemieszcza uklad ze stanu PV* do stanu PV3; -slowo synchronizaqi ramki nie jest rozpoznane w nastepnej ramce parzystej, impuls przechodzi przez bramki I 113, LUB 115, 1116 oraz LUB 119 i przemieszcza uklad ze stanu PV2 do stanu PVt, w którym operacja ta zaczyna sie odnowa; . . — w ramce nieparzystej.pojawia sie slowo synchronizacji ramki, impuls przechodzi przez bramki I 112, LUB 115, 1116 oraz LUB 119 i uklad wraca do stanu PVj.W stanie PV3 wszystkie trzy wyzej opisane przypadki moga równiez wystapic; -slowo synchronizacji ramki jest rozpoznane w nastepnej'ramce parzystej, impuls przechodzi przez bra¬ mki I 122, a nastepnie LUB 121 i przemieszcza uklad przerzutników ze stanu PV3 do stanu przejsciowego (0,0,0); ES, =1.Stan taki podobnie jak wyzej opisany stan przejsciowy, trwa zaledwie kilka nanosekund, gdyz z chwila gdy ESi jest wstanie 1 (bramka 1117 jest otwarta, bramka I 116 zamyka sie, a PV] przechodzi doO) impuls VTR jest nie zakonczony i moze przechodzic przez bramki 1117 oraz LUB 119, w celu podania stanu przerzutnika 123 w stanie 1 i przemieszczenia ukladu do stanu E,. Praktycznie uklad przechodzi ze stanu PV3 do stanu Ej.Slowo synchfonizaqi ramki nie jest rozpoznane w nastepnej ramce parzystej, impuls, przechodzac przez bramki 1113, LUB 115, I 116, LUB 119, powoduje zmiane stanu ukladu ze stanu PV3 do stanu PVt. Pojawia sie slowo synchronizacji ramki w ramce nieparzystej, impuls przechodzi przez bramki I 122, LUB 115, 1116, LUB 119 I uklad wraca równiez do stanuPV,. • * Obwód kontroli kodu synchronizacji wieloramki przedstawia sie korzystnie, gdy uklad o dwóch przerzut¬ nikach 144 i 145 umozliwia zakodowanie trzech mozliwych stanów: Przerzutnik 144 1 1 • 0 Przerzutnik 145 0 1 1 —-i ; z Stan — licznik ramek zsynchronizowany - zsynchronizowany licznik ramek zjedna utratasynchronizaqi — poszukiwanie slowa synchronizacji Zakladajac, ze w fazie wyjsciowej istnieje stan zsynchronizowany, a pizerzutniki znajduja sie wstanie (1, 0), to w nastepnej wieloramce moga zaistniec dwa przypadki: — VMTR «0, w TR0awystepuje lti«jaco8a, punkt Q przerzutnika 145 przechodzi wstan 1 na wznosza¬ cym sie zboczu zegara TR0a - lt0aaBa^a (bramka 1147), natomiast przerzutnik 144 pozostaje przy 1, gdyz na wznoszacym sie zboczu zegara wejscie bramki I 142, znajdujacej sie za inwerterem 141, jest nastawiona na 0,co po przejsciu przez inwerter 143 daje jednal na wejsciu informaqi z przerzutnika 144. Utrata synchronizaq'i wieloramki przemieszcza wiec uklad ze stanu (1/0) do stanu (1,1).- VMTR '¦ 1, wTRQa wystepuje ltig9a%V Jna wznoszacym sie zboczu zegarar, TR0i - Iti 6acj8acora (bramka I 147), wejscie informaq;i w przerzutniku 145 jest nastawione na 0, wejscie przerzutnika 144 jest na 1 i uklad pozostaje w stanie pierwotnym (1,0); .Gdy uklad jest w stanie (1,1) moga wystapic dwa przypadki w nastepnej wieloramce: — VMTR = 0, w TR0a wystepuje Iti 6a(Oaa, na wnoszacym sie zboczu zegara TR0a — Iti 6a co$acoa prze¬ rzutnika 144 przechodzi doO, a przerzutnik 145 przechodzi do 1, co odpowiada poszukiwaniu slowa synchro¬ nizacji. Sygnal ACT2 podaje w sposób ciagly stan licznika 149 wstanie TRQa. Poszukiwanie slowa synchroni- zaqi ramki odbywa sie wówczas w przedziale lti$a kazdej ramki. Licznik 149, a nastepnie dekoder 151 jest odblokowany dopiero przez obecnosc sygnalu VMTR w pamieci TR0a w Iti *ao;ga, przy czym przerzutnik 144 i 145 przechodzi ze stanu (0,1) do stanu (1,0); - VMTR = 1, w TR0a wystepuje Iti iafc)8a, na wznoszacym sie zboczu zegara TR0a - ltnao8acoa, uklad wraca do stanu zsynchronizowanego (1,0).Podkresla sie, ze utrata slowa synchronizaqi ramki (ACTi - 1) pociaga za soba utrate slowa synchroni¬ zacji wieloramki, gdyz sygnal ACT] ustawia przerzutnik 144 w stanie 0, a przerzutnik 145 w stanie 1.Na fig. 5a przedstawiono urzadzenie synchronizacji kanalów rozmownych, przyjmujace kanaly rozmowne jednostki przylaczy i przesylajace do pola komutacyjnego. Rejestr 201 o osmiu stopniach binarnych otrzymuje informacje pochodzace z szeregowej telestrady przewodem 202. Przesylanie odbywa sie równolegle po zakoncze¬ niu kazdego przedzialu ltia iw cj« (bramka I 203) w rejestrze 204 równolegle. Rejestr 204 jest polaczony z dwiema dynamicznymi pamieciami adresowania 206 i 207. Adresy odczytywania stanowia wyjscia licznika 241 (wejscie 215 bramki I 212 i wejscie 225 bramki I 222), a adresy zapisu stanowia wyjscia zakodowane ltja (wejscie 214 bramki I 211 i wejscie 224 bramki I 221), licznika 128 w ukladzie kontroli slów synchronizaqi ramki (fig. 4). Bramki 1211 i 212 (odpowiednio 221 i 222) sa polaczone z bramka LUB 210 (odpowiednio 220)..94659 . J Wyjscia zakodowane lt'j licznika 241 umozliwiaja kodowanie lokalnych kanalów czasowych inne niz kodowanie ltj podstawowej jednostki czasu, co umozliwia podwojenie lub „przeskoczenie" jednego kanalu czasowego.Pietnascie pierwszych It^: od Itja do lttsar przy czym lt0a nie jest uwzglednione, sa zapisane w pamieci 206, podczas gdy pietnascie pozostalych It^: od ltt 7a do lt31 a, przy czym ltua nie jest uwzglednione, sa zapisane w pamieci 207. Moment zapisu jest wyznaczony sygnalem 62a. Bramki I 217 i 218 sa polaczone z bramkami I 208, 209 w obwodach zapisu, ¦ Przy kazdym coR odczytywana jest informacja jednej z pamieci oraz stan licznika 241. Calosc jest emito¬ wana do pola komutacyjnego (wyjscie 237) z zegarem co (bramka I 233 poprzedzajaca bramke LliB 232, rejestr 236( dla zawartosci kanalów czasowych oraz zegar 0 dla pieciu elementów binarnych stanu licznika 241 prze¬ dstawiajacych adres kanalu czasowego. Bramki I 230 i 231 zapewniaja zapis pamieci 206 lub 207, podczas gdy druga pamiec jestodczytywana. ' Obwód umozliwiajacy umiejscowienie pozycji odczyt — zapis w pamieciach 206 f 207 wymaga uprzedniego opracowania sygnalów tQaa oraz t|*aa, które umozliwiaja z jednej strony hamowanie zapisu kanalów I^a oraz Itj 6a» a z drugiej*strony wskazanie momentów, w lctóryeh moze nastapic przerzucenie.Licznik synchronizowany pieciostopniowy 241 sterowany lokalnym zegarem co* dostarcza przedzialy lt'j, których czas trwania jest dokladnie taki sam jak czas trwania przedzialów Itj z wyjatkiem lt'j a, lt\j, lt'|5 oraz lt'31, które moga miec zmienny czas trwania. Z chwila zakonczenia lt'31 oraz lt'i 0 (dekoder 242 i przewody 244 i 243) zredukowanycfi w sposób zamierzony do minimalnego czasu trwania, umozliwiajacego jednak przesy¬ lanie odpowiedniej informacji do pola komutacji przew.odem 215, moga nastapic zrównowazenia zapis — odczy¬ tywanie. Z chwila bowiem zakonczenia lt'15, pamiec 206 jest odczytywana i licznik 241 przyjmuje polozenie stanu 16 (przewód 248) przez uruchomienie przerzutnika 245. Obecnosc jednego tQaa (bramka I 251), oznacza¬ jacego zakonczenie zapisu pamieci 207, zostaje wówczas badana na kazdym cot oraz o)5 (wejscie bramki I 250).Z chwila rozpoznania obecnosci toaa przerzutnik 252, którego wyjscia sa w stanach A oraz B, zmienia stan, zmieniajac zapis w pamieci 206 i odczytywanie w pamieci 207, po czym przerzutnik 245 przechodzi wstan spoczynku, wyzwalajac w ten sposób licznik 241, który przyjmuje ponownie stan zerowy (przewód 249) przez uruchomienie przerzutnika 246 na zakonczeniu lt'31.W tym momencie pamiec 207 jest odczytywana i obecnosc jednego ti$aa, wskazujacego zakonczenie zapisu pamieci 206, zostaje zbadana przy kazdym co\ oraz co5 - Z chwila rozpoznania obecnosci ti $aa, przerzu¬ tnik 252 zmienia stan, równowazac zapis w pamieci 207 oraz odczytywanie w pamieci 206, po czym przerzutnik ?246 przechodzi wstan spoczynku wyzwalajac licznik, 241 który przyjmuje polozenie 16 przez uruchomienie przerzutnika 245 po zakonczeniu jednego lt'i s po czym proces powtarza sie.Podawanie informaqi odpowiadajacych poszczególnym ltrj liczonych przez licznik 241 do pola komutacji, (przewód 260) odbywa sie za posrednictwem bramki I 254, przy czym drugie wejscie tej bramki stanowi zegar co8co (pierwsza polowa prostokatnego impulsu czasowego odpowiada co$, podczas gdy co§co stanowi druga polowe tego samego impulsu co8, co umozliwia wprowadzenie stopniowego rozruchu) oraz licznika 256 zsynchronizowanego przez zegar ©. 1 Na fig. 5b i 5c przedstawiono przygotowanie momentów tQaa i tt *aa- Elementy271, 272,273,274 stano¬ wia przerzutniki, a elementy 275 i 276 stanowia bramki I, wejscia poszczególnych elementów sa na figurach rysunku oznaczone, przy czym t0aa i t, 6aa przedstawiono na fig. 6a, 6b i 6c, przedstawiajacych przebiegi cza¬ sowe ukladu resynchronizacji w trzech róznych przykladach. Na kazdej z tych figur, pierwsza linia oznacza kolejna odleglosc ltja, czwarta linia oznacza lokalne lt'j odpowiadajace lokalnemu zegarowi t^. W chwile po zakonczeniu lt'31, poczynajac od o)6 do drugiej polowy nastepnego o)8 pojawia sie lt'0 nastepnej ramki, poniewaz przewód 249 przywraca licznik 241 do stanu 0. Symbol 249 odpowiada wyjsciu przerzutnika 246, którego stan ulega ponownie zmianie na nastepny coi lub na co5. Moment tu aa stanowi odlegla wartosc czasowa. Wyjscie B przerzutnika 252 jest w stanie 1, co odpowiada zapisowi W pamieci 206 oraz odczytywaniu w pamieci 207 (fig. 5a), która przeszla na 0 wówczas, gdy ti 6«a jest równe 1 i gdy sygnal w 249 przechodzi na 0 (bramka I 250). Po przerzuceniu B = 0, A = 1, co odpowiada zapisowi w pamieci 207 i odczytywaniu w pamieci 206. • Na fig. 6b przedstawiono przyklad przebiegu, gdy lokalny zegar jest szybszy od zegara odleglego. W takim przypadku impuls w 249 trwa dluzej, musi nastapic tnlaa, a lt'Q jest znacznie wydluzony, aby nastapila synchronizacja, przy czym poszczególne lt'0 nie zawieraja kanalów rozmownych, a zawieraja slowo synchroni¬ zacji ramki, przy czym slowo to zostalo juz wykorzystane (fig. 4). • Na fig. 6c przedstawiono przypadek, w którym lokalny zegar jest powolniejszy niz zegar odlegly. W takim przypadku raczej teoretycznym, impuls 249 jest bardzo krótki, a przedzial lt'0 jest skrócony, co nie stanowi przeszkody do przekazywania kanalów rozmownych, zgodnie z tym co wyzej opisano. Podkresla sie, ze w pra¬ ktyce zjawisko skoku fazy zegara miedzy jedna ramka a druga, nie osiaga czasu trwania jednego It. W takim8 94 659 przypadku podkresla sie, ze suma lt'n + lt'Q, przedstawiajaca normalnie dwa kanaly czasowe o czasie trwania 16 wi, wynosi zaledwie 8 ai, czyli czas trwania jednego kanalu. Zegar podajacy u)aO) w rejestrze 256 w kierunku pola komutacyjnego znajduje sie na zewnatrz lt'0- Korzystna, cecha, ukladu wedlug wynalazku jest wiec to, ze nastepuje doskonale zapobieganie zjawisku skoku fazy zegara, bez wzgledu na warunki stosowania takiego sposobu.Na fig. 7 przedstawiono schemat blokowy ukladu synchronizacji informacji sygnalizacji takiego jak 13A, 13B, 14 z fig. 1. Symbole 277 i 278 oznaczaja trakty czasowe dwukierunkowe polaczone z koncówkami cyfro¬ wymi. Te trakty czasowe sa takie same jak 10B, 10C, 10D z fig. 1. Blok 280 przedstawia obwód odbioru informacji sygnalizaqi zwanych RON w postaci grup elementów binarnych. Blok 282 oznacza matryce trans- kodowania przeksztalcajaca informacje RON na grupy o dwóch elementach binarnych zwanych (c, d). Elementy (c, d) sa podawane przez telestrade 286 do multirejestratorów, za pomoca obwodu emisji 284.W kierunku odwrotnym, informacje sygnalizacji przychodzace z pola komutacyjnego przez telestrade 287 w postaci grup o dwóch elementach binarnych (a, b) sa odbierane za pomoca obwodu odbiorczego 285. Matryca transkodera 283 przeksztalca grupy (a, b) w grupy o czterech elementach binarnych zwane TRON. Poszczególne grupy TRON sa podawane przez obwód emisji 281 do koncówek cyfrowych za posrednictwem drugiej telestrady 278. Kazdy z obwodów 280, 281, 282, 283, 284, 285 jest podlaczony do obwodu 279 stanowiacego znany sterujacy uklad logiczny. Obwody 280, 281, 284 i 285 sa przedstawione odpowiednio na fig. 12, 13, 10 i 11. • Na fig."8 przedstawiono schemat blokowy ukladu synchronizacji informacji sygnalizaqi takiego jak 12 z fig. 1. Symbole 288 1291 oznaczaja odpowiednio trakty czasowe przychodzace i odchodzace od jednostek przylaczy odleglych. Te trakty czasowe sa tego samego typu, co trakt czasowy 10A z fig. 1.Blok 289 przedstawia obwód odbioru informacji kanalu - semafora, a blok 290 przedstawia obwód emisji takich samych informaqi w kierunku do jednostki przylaczy odleglych. Oba te obwody sa polaczone ze steruja¬ cym ukladem logicznym 279. Za posrednictwem traktu czasowego 288 informacje sygnalizacji kanal — kanal sa odbierane w bloku 292 i emitowane do multirejestratorów (telestrada 294). Przychodzace z pola komutacyjnego poprzez telestrade 295 te same informacje sa odbierane i emitowane do odleglych jednostek przylaczy za pomoca obwodu odbiorczego 293. Bloki 290, 289, 292, 293 sa przedstawione odpowiednio na fig. 9a, 9b, 14 i15. .Na fig. 9 przedstawiono obwód emisji 290 z fig. 8 pozwalajacy emitowac informaqe zawarte w kanale — se¬ maforze (fig. 3a i 3h). Obwód ten przesyla te informacje do odleglej jednostki przylaczy za posrednictwem, traktów czasowych 31 przychodzacych z logicznego ukladu sterujacego (przewód wejsciowy 32). Informacje sa wówczas wpisane do dynamicznej pamieci adresowej 34, gdy wydany zostal rozkaz 35 (bramka I 36). Rozkaz zapisu 35 jest tworzony przez sterujacy uklad logiczny, w zaleznosci od przychodzacych informacji 32.Sygnal AL 1 steruje adresowanie odczytywania w pamieci 34 w B3 + ©4 (zegary linii sygnalizacji, bramki I 37 oraz LUB 38).W czasie, gdy pamiec 34 jest wypelniona informacjami z kanalu semaforowego, pamiec rozkazów 39, bedaca pamiecia statyczna jest hamowana za pomoca sygnalów 44. Pamiec 39 ma na wejsciu zakodowany numer ramki 43, dekodowany za pomoca dekodera 42. Pamiec rozkazów 39 dostarcza wówczas rozkazy MISE 1, MISE 2, MISE 3, MISE 4, bedace funkcja momentów dojscia ramki stosowanej do synchronizacji opisanego obwodu emisji.Kazdy rozkaz MISE jest sygnalem o poziomie 1, podczas trwania emisji niektórych ramek. Pamiec roz¬ kazów 39, umozliwiajaca duza elastycznosc w dzialaniu, dostarcza równiez rozkaz adresowy odczytu za posre¬ dnictwem sygnalu obecnego na linii 45 dynamicznej pamieci adresowania 34. Adresowanie odczytu w pamieci 34 dokonuje sie w B3 + 04 (inwerter 40, bramka 141).Po dokonanym zapisie w pamieci 34, pamiec 39 nie jest juz hamowana, a zawartosc pamieci 34 zostaje wówczas przesylana do rejestru 48 o szesnastu elementach binarnych w przedziale ItmOJj wedlug rozkazu MISE 1 (bramka I 46). Informacje zawarte w rejestrze 48 sa przesylane do telestrady 31 w ltt * poprzez bramke I 49 i bramke LUB 52 wedlug rozkazu MISE 2 (bramka I 47). W efekcie informacje kanalu-semafora wystepuja wlt|6 niektórych ramek wieloramki. Trzydziesta ramka TR30 wieloramki zawiera kod kontroli przesylania informacji. Dlatego tez informacje sygnalizacji, które musza byc obecne w lt| * ramki TR30 i^dlegaja zakodowa¬ niu w zespole 50 wedlug rozkazu MISE 3. Ostatnia kontrola synchronizaqi wedlug MISE 4 (bramka I 51) umo¬ zliwia przesylanie informaqi z kanalu-semafora do jednostki przylaczy (przewód 31, bramka LUB 52).Na fig. 9b przedstawiono obwód odbiorczy 289 z fig. 8 odbierajacy informacje kanalu -semafora. Infor¬ macje te przychodza z jednostki przylaczy odleglych przez trakt czasowy 55 i sa przesylane do sterujacego ukladu logicznego przewodem72. # . . Informacje linii 55 sa podawane do rejestru 61 o szesnastu elementach binarnych lt16acoa. Kod kontroli przesylania informacji obecny w Iti 6a ramki TR30 jest dekodowany w dekoderze 62, w ltt $aco wedlug rozkazu94 659 9 MISR4. Rozkaz MISR4 oraz rozkazy MISR 1, MISR2 i MISR 3 sa dostarczone przez pamiec rozkazów 78, stanowiaca statyczna pamiec, analogiczna do pamieci 39 przedstawionej na fig. 9a i majaca na wejsciu zakodowany numer ramki odbiorczej-(koder 80, sygnal hamowania 82 pamieci 78). Pamiec ta dostarcza równiez adres zapisu 79, dynamicznej pamieci adresowania 71 (bramka I 76 oraz bramka LUB 73). Adresowanie odczytywania pamieci 71 jest dokonane za pomoca sygnalu AL2 dostarczonego przez sterujacy uklad logiczny . (bramka 174).Sygnal 82 odpowiada hamowaniu odbioru i jest otrzymany w nastepujacy sposób: pierwszy bit mformacji Itie ramki 16 wieloramki odpowiada jednemu przekazowi. Bit ten jest odszukany w Itt 78 co* wedlug rozkazu MISR2 (bramka I 64). Element bistabilny 65 zmienia stan, gdy pojawi sie rozkaz MISR 3. Po zmianie stanu elementu 65 i po wyszukaniu informaq'i kontroli lt16 TR30 (bramka I 66), element bistabilny 67 zmienia stan i wyzwala rozkaz hamowania odbioru 82, za pomoca sterujacego ukladu logicznego. Rozkaz ten jak wyzej opisano jest wykorzystany 2 jednej * strony do hamowania pamieci rozkazu, a z drugiej strony umozliwia adresowanie odczytywania i zapisu (inwerter75) pamieci dynamicznej 71. Dzialanie jest wiec nastepujace: informaqe kanalu—semafora zostaja rejestrowane w rejestrze 61 i przesylane do dynamicznej pamieci 71 w rti7ao2 wedlug rozkazu MISR 1 (bramka I 63). Z chwila, gdy pamiec rozkazów nie jest juz hamowana, poszczególne rozkazy umozliwiaja wywolanie sterujacego ukladu logicznego, który umozliwia odczytywanie pamieci dynamicznej 71 oraz umozliwiaja sterujacemu ukladowi logicznemu odbieranie, za pomoca linii informaqi 72, informacji z kanalu - semafora. • Na fig. 10 przedstawiono obwód emisji 284 z fig. 7 emitujacy sygnalizacje kanal - kanal, obecna w lt] *a, do multirejestru czasowego grupowego stopnia komutacji. Informacje pochodzace ztelestrady 302 sa uwzgledniane w rejestrze szeregowo-równoleglym o osmiu elementach-binarnych 301, w kazdym momencie okreslonym przez lt16a 'Uga. W praktyce, w takim przypadku, informacje dotycza stanu petli stanowiska abonenckiego i wówczas wystepuje tylko jeden element binarny dla kazdego kanalu czasowego. Odpowiadajace przedzialy 9tt 6a nie .moga byc przesylane w tej postaci do rejestratorów osrodka, a adaptacja, polegajaca na przegrupowaniu sygnalizacji kazdego kanalu czasowego, w jednej ramce o czasie trwania 125/is, wymaga powtórnego uporzadkowania. Poszczególne lt] 6a sa zapisane w pamieci 315, podczas lt lub Itf* (bramki I 312 i 311) lokalnej ramki w momencie co?. Sygnal zapisu (wyjscie bramki LUB 313 i wejscie bramki I 303) uzyskany jest w nastepujacy sposób: jest on okreslony przez \XqohV jezeli ltt *a ramki jednej odleglej wieloramki pojawia sfe miedzy lokalnymi momentami lt* oraz lt24 (przerzutntk 306, bramki I 307,309) i odwrotnie przez ItutOj, jezeli lt, 6a pojawia sie miedzy lt8 a lt2 4 lokalnej ramki (przerzutnik 310). Uklad taki zapewnia ochrone w ciagu 8X4/is w dól oraz 8X4/is w góre, co jest wystarczajace. Trzeciewejscie 305 bramki I 303 stanowi impuls czasowy vprzeznaczony do sygnalizacji kanal 4- kanal, o poziomie 1, od ramki 2 do ramki 15 wlacznie, odleglej wieloramki.Adresowanie zapisu w pamieci 315 otrzymuje sie przez obwód I 318, LUB 320: bramka I 318 ma jako wejscia CTRi (zakodowany numer ramek odbiorczych) oraz lokalne ltQ + Iti*, co dokladnie odpowiada zapisowi sygnal izaq i kanal -kanal. Adres zapisu (obwód 317, 319, 320) uzyskiwany jest wychodzac z sygnalu lt0 + Iti6 (inwerter 317) oraz z zakodowanych numerów T, do T4 lt wczasowym grupowym stopniu komutaqi. Czasy Tt, T3, T3, T4 T5 sa takie, ze okres czasu T* jest równy 125/is, a wiec jest równy czasowi Ti + 1 trwania jednej ramki, oraz Ti ¦ ~— J— t prZy c^ym pierwsza polowa jednego Ti jest na poziomie binarnym równym 1, a druga polowa na poziomfe binarnym równym O.Adresowanie odczytywania jest wiec zgodne z podstawowa jednostka czasu multirejestratora czasowego grupowego stopnia komutaai. Odczytywanie pietnastu pierwszych kanalów uzyskuje sie podczas gdy Tj - 0 (bramka I 323) jest zsynchronizowane z zegarem Bi. Odczytywanie nastepnych pietnastu dróg (ltt 7 do h% 1) jest dokonywane podczas gdy T5 - 1 (bramka I 322). Bramka LUB 325 umozliwia przejscie do rejestratora 326 jednej lub drugiej z tych grup informacji.Na fig. 11 przedstawiono obwód odbiorczy 285 z fig. 7 odbierajacy sygnalizaqe kanal-kanal pola komutacyjnego 18. lnformaqe wystepujace na telestradzie 351, polaczone z kazdym kanalem czasowym, zawieraja korzystnie cztery elementy binarne jak: inwersja .baterii, cofniecie inweraji baterii, teleoplata (dzwonienie, które sa zapisane w systemie ósemkowym, w rejestrze szeregowo-równoleglym 352. Zawartosc tego rejestru jest przesylana do zakonczeniu kazdego lt w G)*l8 (bramka I 353) do rejestru równoleglo-równoleglego czterech elementów binarnych 354. Zawartosc tego rejestru jest przesylana do dynamicznej pomieci adresowania 364, która zapamietuje sygnalizacje pietnastu kanalów ltt — ltt 5 # badz do identycznej pamieci 366, która zapamietuje sygnalizacje pietnastu ostatnich kanalów ltt7 do lt31. Zapis w 0)3 (bramki I 358 oraz 369) w tych pamieciach dokonuje sie w rytmie kanalów czasowych adresowanych przez piec elementów binarnych Ti, zakodowany numer lt{ (bramki I 356 oraz 357, których drugim wyjsciem jest ltQ + ltft *).10 94 659 W czasie trwania Ij, pamieci 364 i 366 maja to samo adresowanie odczytu (bramka I 363, obwód LUB 362; bramka I 370, obwód LUB 368), stanowiace zakodowany numer pamieci przesylu 370, co umozliwia przesylanie w lt0co4 (bramka I 367) osmiu bitów, odpowiadajacych kanalom lt. oraz lt + 16, do rejestru wyjsciowego równoleglo-szeregowo 373, który podaje przy kazdym ltt ^ (bramka I 374) przeznaczonym do sygnalizacji kanal — kanal 305 swoja zawartosc do wejscia telestrady 376 (bramka I 375). Obwód adresowania zapisu 364 i 366 jest podobny do obwodu adresowania odczytu pamieci 34 przedstawionej na fig. 9a (obwody I 361 i LUB 362, odpowiednio LUB 368 i I 369).Po dojsciu do jednostki przylaczy poszczególne It^a podlegaja dokladnie odwrotnym operacjom, tak ze faza w jednostce polaczen pozostaje taka sama, bez wzgledu na to, czy jest odlegla czy lokalna.Na fig. 12 przedstawiono obwód odbiorczy 280 odbierajacy sygnalizacje kanal - kanal, przy zastosowaniu traktów czasowych przychodzacych od odleglej koncówki cyfrowej. Kazde It^a zawiera osiem momentów, z których cztery odpowiadaja kanalowi i, a cztery pozostale odpowiadaja kanalowi i + 16. Kazda grupa o czterech elementach binarnych, gdy jest otrzymana zostaje nazwana ROM, a gdy jest wysylana — TRON.Zadanie obwodu odbiorczego przedstawionego na fig. 12 polega na zapamietaniu elementów binarnych RON jednej wieloramki, a takze stanu zwanego „potwierdzonym" kazdego elementu binarnego RON. Stan jest uwazany za potwierdzony, jezeli jest taki sam w dwóch kolejnych wieloramkach. Zadanie komparatora .411 polega na porównaniu Rii z Ri2 oraz ze stanem ustalonym. Gdy ich stan jest rózny, to wystepuje zmiana stanu, przy czym warunek: Rii =Ri2 '.:•'• Rii *Ri3 . , odpowiada zmianie stanu. Obwód porównujacy 412 spelnia to samo zadanie dla kanalu i + 16 (wyjscie TT2).Poszczególne grupy RON pochodzace z traktu czasowego (linia 401) przesylane sa do rejestru o osmiu elementach binarnych 402. Zawartosc tego rejestru jest przesylana do pamieci 406, w ltnco* (bramki I 403 oraz 404, przy czym ltR jest wyjsciem obwodu podobnego do fig. 10, obwodu 306, 307, 309, 310, 311, 312 i 313).Pamiec 406 bedaca pamiecia adresujaca ma wówczas na wyjsciu stan poprzedni R/i + 16/2 oraz Ria.Podobnie pamiec 407 zachowuje stan potwierdzony R/i + 16/3 oraz Ri3. Obwód zapisu tej pamieci jest taki sam jak obwód pamieci 406 (bramki I 409 oraz 408), lecz zawiera ponadto wynik testów TTi i TT? przeprowadzonych w komparatorach 411 oraz 412. Adresowanie tych pamieci jest dokonane przez zakodowany numer ramki wysylajacej (przewód 428) jak przedstawiono to na fig. 10.Komutacja Rii = Ri2 z Ri2^ R13 powoduje wywolanie sterujacego ukladu logicznego z jednoczesnym udostepnieniem temu ukladowi adresu kanalu czasowego 426 oraz zawartosci nowego stanu potwierdzonego elementu RON 425 w rejestrze 423 (cztery elementy binarne dla RON i piec elementów binarnych dla adresu).Rejestr 423 wypelnia sie w nastepujacy sposób: bramka I 416 ma wejscia TTi, Rii oraz TT^ i pozwala na zapisanie Rij w ltnco6 (bramka I 419) oraz obwód LUB 418) jedynie wówczas, gdy TTi wykazalo, ze Rii jest potwierdzone; bramka I 417 umozliwia zapisywanie R/i + 16/1 równiez potwierdzonego TTa (obwód pierwszen¬ stwa TT! przechodzi przez TT2 za pomoca inwertera 415). Adres odpowiadajacego kanalu czasowego jest zapisany juz w rejestrze 423 wówczas, gdy TTt lub TT2 jest równe 1 (co stanowi potwierdzenie stanów) w ltRC06 oraz wedlug zakodowanego numeru ramki wysylajacej 428 (bramka I 421). Element binarny o wiekszej wadze jest zapisywany dopiero poczawszy od testu TT2 (bramka I 422), gdyz odpowiada potwierdzonemu RON jednego kanalu i + 16 (cztery elementy binarne o mniejszej wadze sa identyczne bez wzgledu na to, czy odnosza sie do kanalu i, czy do kanalu i + 16).Na fig. 13 przedstawiono obwód emisji 281, z fig. 7, emitujacy elementy w kierunku do koncówki cyfrowej ukladów miedzycentralowych. Poszczególne grupy TRON (przewód 431) sa zapamietane w pamieci 436 dla kanalów i + 16 (wejscia 432, bramka I 434) oraz dla kanalów i (wejscie 433, bramka I 438) w pamieci 435.Elementy dwóch kanalów i oraz i + 16 sa odczytywane w przedziale lt co? lokalnego zegara (bramka I 437) i zapisane w rejestrze o osmiu elementach binarnych 439. Sa one wówczas przekazywane do traktów czasowych (przewód 441) za posrednictwem bramki I 440 wedlug zegara lt1(lC0i. Sygnal obecny w 305 stanowi impuls czasu kanal - kanal i w takim przypadku jest równy jednosci dla kazdej z ramek oprócz ramki 0. Adresowanie pamieci jest dokonywane w sposób podobny do adresowania pamieci 315 (fig. 10). Adresowanie zapisu (obwód 448, 444, 445, 443) ist dokonywane wedlug zegara ©3 w rytmie zakodowanych numerów ramek wysylajacych przy odczytywaniu (przewód 370). Adresowanie odczytu ma miejsce w 03 wedlug adresu kanalów czasowych w multirejestratorze (przewód446). * Na fig. 14 przedstawiono obwód odbiorczy 293 z fig. 8, odbierajacy i wysylajacy elementy sygnalizacji telestrada, przychodzace z pola komutacyjnego 18. Na poziomie pola komutacyjnego na rozkaz multirejestratora94 659 11 informacje dotyczace sygnalizacji kanal - kanal sa kodowane w postaci grup informacji dwóch elementów binarnych (a, b). Rejestr 452 o dwóch elementach binarnych otrzymuje elementy (a, b) przewodem 451 w rytmie R Elementy (a, b) kanalowi (J^ i < 15) sa zapamietywane w pamieci 458, a elementy kanalów i + 16 sa zapamietane w pamieci 459. Odpowiadajace sygnaly zapisu w tych pamieciach sa oznaczone jako 454 i 457 (bramki 1453,456).Adresowanie zapisu i odczytywania jest dokonane za pomoca obwodu 492, 493, 491 i 494 analogicznego do obwodu przedstawionego na fig. 13. Symbol 495 oznacza adresowanie zapisu. Adresowanie odczytywania jest dokonane za pomoca Tt do Ta juz zbadanych. Obwód ten ma jako wyjscie sygnal ALE (adresowania odczytywania i zapisu) stosowany do zapisywania adresów kanalów czasowych w rejestrze 481.Odczytywanie pamieci 458 1459 jest dokonane za pomoca sygnalu T5 wybierajacego czytana pamiec (bramki 1462, 463/ LUB 465 oraz inwerter 461). Wynik odczytywania oznaczony na fig. 14 jako (a - b/1, jest porównany z elementami (a - b)0, nie zapamietywanymi przez komparator 466. Komparator ten jest polaczony z przerzutnikiem 467, którego drugie wejscie stanowi sygnal próbkowania 468 i wyzwala uklad logiczny sterowania (sygnal 470), gdy przerzutnik dokona zmiany stanu.W celu uzyskania elementów (a, b) 483 oraz adresu odpowiadajacego kanalom czasowym w rejestrze 481 zapisuje sie sygnal ALE (bramka I 475). Sygnal Ts (bramka I 477) podaje informaq'e kanalu i (1 < i <15), albo i + 16, oraz sygnal (a - b)1 (bramka I 478), w momencie gdy bramka I 471 dostarcza sygnal 470 uzyskany ze sterujacego ukladu logicznego i w momencie podania sygnalu 472 odpowiednio dobranego.Na fig. 15 przedstawiono obwód emisji 292 z fig. 8, umozliwiajacy wyslanie elementowe orazd do multirejestratora. W przypadku przesylania wyposazen synchronizacji do multirejestratorów, informaq'e sa , przesylane w grupach o dwóch elementach binarnych, c i d. Elementy c, d z przewodu 502 kanalów i (gdzie 1 przez dwa momenty przedstawiajace uprzednio wybrane 506 i 507 bramki I 503, 504. Adresowanie zapjsu i odczytywania otrzymuje sie przez obwód nieprzedstawiony na rysunku i podobny do obwodu przedstawionego na fig. 3 (501). Odczytywanie jednej lub drugiej pamieci 508,509 jest dokonane za pomoca sygnalu T5 (obwód skladajacy sie z bramek I 511, 513, LUB 515 oraz inwertera 512).Elementy c oraz d w ten sposób odczytywane zostaja wówczas zapisane w rejestrze 516 jako0 i przesylane do multirejestratora przewodem 518.Wynalazek dotyczy przemyslowego zastosowania urzadzenia do synchronizaqi miedzy polem komutacyj¬ nym czasowego grupowego stopnia komutaqi, a róznymi jednostkami wspólpracujacymi jak wybieraki odlegle, lokalne, przylacza odleglego osrodka elektromechanicznego wyposazonego w koncówke cyfrowa. Urzadzenie do synchronizacji wedlug wynalazku rozwiazuje calkowicie problem resynchronizaqi w przypadku, gdy osrodek "laczenia czasowego jest stosowany w telefonii, synchronizacji kanalów rozmownych, kanalów sygnalizaq'i (kanal - kanal i kanal-semafor). Uklad synchronizaq'i wykazuje te zalete, ze nie gubi zadnej informacji podczas przesylania kanalów rozmownych oraz, ze przesyla informaqe sygnaliz*aqi w sposób pewny, a to wówczas, gdy rytm dojscia informacji podlegajacych przesluchaniu jest wyzszy od rytmu wyjsciowego, tak jak na. przyklad w obwodzie przedstawionym na fig. 13. PL

Claims (4)

1. Zastrzezenia patentowe 1. Urzadzenie do synchronizacji kanalów czasowych w centrali telefoniczna ze zwielokrotnieniem czasowym, zawierajace jednostke dolaczen oddalonych, czasowe pole komutacyjne i czasowy grupowy stopien komutacji polaczony bezposrednio z zespolem translacji i jednostka przylaczy lokalnych i poprzez czasowe pole komutacyjne, z wymieniona jednostka przylaczy lokalnych, przy czym centrala polaczona jest traktami cyfrowymi z innymi centralami telefonicznymi i, poprzez kolejny trakt cyfrowy, z jednostka przylaczy odleg¬ lych, znamienne tym, ze jest polaczone z kazdym traktem cyfrowym (10A, 10B, 10C, 10D) i dla kazdego traktu cyfrowego zawiera uklad synchronizacji kanalów rozmownych (C) z podstawa czasu lokalnego, uklad detekcji i kontroli kodów synchronizacji ramki iwieloramki (D) oraz uklad synchronizaqi informaqi sygnalizaq'i (12, 13Ar 13B, 14), przy czym uklad synchronizaqi kanalów rozmownych (C) jest polaczony z czasowym polem komutacyjnym (18) i z wyjsciem ukladu detekcji i kontroli kodów synchronizacji ramki* iwieloramki (D), a ponadto uklad synchronizacji informaq'i sygnalizaqi (12, 13A, 13B, 14) polaczony jest poprzez czasowe pole komutacyjne (18), z czasowym grupowym stopniem komutacji (20) i z wyjsciem ukladu detekcji i kontroli kodów synchronizaqi ramki i wieloramki (D).
2. Urzadzenie do synchronizaq'i wedlug zastrz. 1, znamienne tym, ze uklad detekqi i kontroli • kodów synchronizacji ramki iwieloramki (D) zawiera obwód detekqi slów synchronizaq'i ramki iwieloramki utworzony z rejestru (101) polaczonego z traktem cyfrowym pierwszego dekodera (103) obwodu kontroli slów synchronizaqi ramki, zawierajacego pierwsza bramke I (106) o wejsciu polaczonym z pierwszym dekoderem12 94659 (103), druga bramke I (107), której wejscie jest polaczone z dekoderem (103) poprzez pierwszy inwerter (105), trzecia bramke I (109), której wyjscie jest polaczone z wejsciem pierwszej i drugiej bramki I (106,107), czwarta bramke I (112) majaca wejscie polaczone z wyjsciem pierwszej bramki I (106), piata bramke I (113) majaca wejscie polaczone z wyjsciem drugiej bramki I (107), a wyjscia czwartej i.piatej bramki I (112, 113) sa odpowiednio polaczone z wejsciem pierwszej bramki LUB (115), której wyjscie jest polaczone z wejsciem szóstej bramki I (116), drugiej bramki LUB (119) majacej wejscie polaczone z wyjsciem szóstej bramki I (116) i wejscie polaczone z wyjsciem siódmej bramki I (117), majacej wejscie polaczone z wyjsciem pierwszej bramki I (106), pierwszego (123), drugiego (124) i trzeciego (125) przerzutnika polaczonych w szereg, a wyjscie drugiej bramki LUB (119) jest polaczone z wejsciami pierwszego i drugiego przerzutnika (123, 124), ósmej bramki I (120) i dziewiatej bramki I (122), których wyjscia sa odpowiednio polaczone z wejsciem trzeciej bramki LUB (121), której wyjscie jest polaczone z wejsciem pierwszego przerzutnika (123), a wymieniona ósma bramka I (120) ma wejscie polaczone z wyjsciem drugiej bramki I (107), zas dziewiata bramka I (122) ma wejscie polaczone z wyjsciem pierwszej bramki I (106), dziesiata bramka t (127) ma wejscie polaczone z wyjsciem drugiego przerzutnika (124) i wejscie polaczone z wyjsciem (PV.) trzeciego przerzutnika (125), pierwszy licznik (128) o wyjsciu polaczonym z drugim dekoderem (129) majacym pierwsze wyjscie (ltoau§a) polaczone z wejsciem trzeciej bramki I (109), drugie wyjscie (TRP) polaczone bezposrednio z wejsciem piatej, siódmej, ósmej (dziewiatej bramki I (113, 117, 120, 122) i poprzez drugi inwerter (130) z wejsciem czwartej bramki I (112), trzecie wyjscie (lta16co%) polaczone z ukladem synchronizaqi kanalów rozmownych (C), wyjscie (214) pierwszego licznika (128) utworzone z trzech linii, pierwszej linii (co8.) polaczonej z wejsciem pierwszego rejestru • (101), z wejsciem pierwszego licznika (128) i poprzez trzeci inwerter (131) z wejsciem trzeciej bramki I (109), przy czym linie (co.a) i (lt.a) polaczone sa z ukladem synchronizacji kanalów rozmownych (C), trzecia zas linia (TR.a) polaczona jest z ukladem synchronizaqi informacji sygnalizacji, a ponadto obwód kontroli slów synchronizacji wieloramki zawiera jedenasta bramke I (142), której wejscie jest polaczone poprzez pierwszy inwerter (141) z wyjsciem slowa synchronizaqi wieloramki (140) pierwszego dekodera (103), a wyjscie bramki (142) jest polaczone poprzez trzeci inwerter (143) z wejsciem czwartego przerzutnika (144), ponadto zawiera dwunasta bramke I (147) majaca pierwsze wejscie polaczone z trzecim wyjsciem (lti6aco%) drugiego dekodera (129), a drugie jej wejscie jest polaczone poprzez inwerter z druga linia (co3) pierwszego licznika (128) i jej wyjscie jest polaczone z wejsciem czwartego przerzutnika (144) i z wejsciem piatego przerzutnika (145) majacego drugie wejscie polaczone z wejsciem jedenastej bramki I (142), a wejscia czwartego i piatego przerzutnika (144, 145) polaczone sa z wyjsciem (ACTi) dziesiatej bramki I (127), przy czym wyjscie czwartego przerzutnika (144) polaczone jest z wejsciem (ACT?) drugiego licznika (149) majacego drugie wejscie polaczone z czwartym wyjsciem (lta0) drugiego dekodera (129), a jego wyjscie polaczone jest z wejsciem trzeciego dekodera (151), którego wyjscie (TRaQ) jest polaczone z trzecim wejsciem dwunastej bramki I (147).
3. Urzadzenie do synchronizaqi wedlug zastrz. 1, znamienne tym, ze ramka kanalów czasowych zawiera kanaly rozmowne, których wskazniki zmieniaja sie od 1 do 2 i.od "t do n, a uklad synchronizaqi kanalów rozmownych (C) zawiera pierwsza i druga pamiec (206, 207) i kazde ich wejscie zawiera badz od pierwszego do n21 i-tecjo kanalu rozmownego ramki, badz od n+23 |-tBgo do n.tego kanalu rozmownego, dwa uklady (271, 272, 275 i 273, 274, 276) do przetworzenia pierwszego i drugiego sygnalu, które sa odpowiednio odnoszone do n 2 i-tego odleglego kanalu czasowego i kanalu czasowego zerowo opóznionego i przedluznego, a ponadto zawiera obwód decyzyjny, pozwalajacy na zapisywanie w pierwszej pamieci, podczas odczytywania z drugiej i vice versa, przy czym obwód ten zawiera licznik (241) lokalnych kanalów czasowych, dwa przerzutniki (245 lub 246) do wyzwolania trzeciego krótkotrwalego sygnalu towarzyszacego, badz pierwszemu ruchowi n-tego lokalnego kanalu czasowego, badz pierwszemu ruchowi nZ i~te9° lokalnego kanalu czasowego, dwie bramki I (251,250) do porównania wymienionego pierwszego sygnalu, lub wymienionego drugiego sygnalu z trzecim sygnalem w chwili nastepnej bardzo bliskiej konca wymienionego n-tego lokalnego kanalu czasowego lub n2" i-tego, polaczone z przerzutnikiem (252) zmieniajacym stan zawartosci i zapisujacy stan pierwszej i drugiej pamieci (206, 207), przy czym kanaly czasowe pamieci sa czytane w fazie z lokalnymi kanalami czasowymi.
4. Urzadzenie do synchronizacji wedlug zastrz. 1, znamienne ty.m, ze uklad synchronizacji informaqi sygnalizacji (13A, 13B, 14) polaczony traktem cyfrowym (10B, 10C, 10D) z centrala telefoniczna zawiera pierwszy obwód odbiorczy (280), którego wejscie jest polaczone z pierwsza telestrada (277) wymienio¬ nego traktu cyfrowego, pierwsza matryce transkodera (282), której wejscie jest polaczone z wyjsciem obwodu odbiorczego (280), pierwszy obwód emisji (284), którego wejscie jest polaczone z wyjsciem pierwszej matrycy transkodera, a jego wyjscie polaczone jest poprzez telestrade (286) z multirejestrem (21), drugi obwód odbiorczy (285), którego wejscie polaczone jest poprzez telestrade (287) z polem komutacyjnym (18), druga matryce94659 13 transkodera (283), której wejscie jest polaczone z drugim obwodem odbiorczym, drugi obwód emisji (281), którego Wejscie jest polaczone z wyjsciem drugiej matrycy, a jego wyjscie polaczone jest z druga telestrada (278) wymienionego traktu cyfrowego i logicznym ukladem sterowania (279) majaca pierwsze wyjscie polaczone z pierwszym obwodem odbiorczym (280) i drugim obwodem emisji (281), drugie wyjscie polaczone z pierwsza matryca transkodera (282), trzecie wyjscie polaczone z druga matryca transkodera (283) i czwarte wyjscie polaczone z pierwszym obwodem emisji (284) i z drugim obwodem odbiorczym (285), przy czym obwody odbiorcze, obwody emisji, matryce transkodera i logicznego ukladu sterowania sa polaczone z ukladem podstawy czasu (23), a pierwszy obwód odbiorczy (280) i pierwszy obwód emisji (284) sa ponadto polaczone z ukladem detekcji i kontroli kodów synchronizacji ramki i wieloramki (D). 6. Urzadzenie do synchronizacji wedlug zastrz. 1, znam fen ne tym, ze uklad synchronizacji informaqi sygnalizacji (12) polaczony jest z jednostka przylaczy odleglych (7) poprzez trakt cyfrowy (10A) I zawiera pierwszy obwód odbiorczy (289), którego wejscie jest polaczone z pierwsza telestrada (288) wymienio¬ nego traktu cyfrowego, a jego wyjscie polaczone jest z wejsciem logicznego ukladu sterowania (279), dalej zawiera pierwszy obwód emisji (292), którego wejscie jest polaczone z telestrada (288), a jego wyjscie polaczone Jest poprzez telestrade (294) z multirejestrem (21), a ponadto zawiera drugi obwód odbiorczy (293), którego wejscie jest polaczone z polem komutacyjnym (18) poprzez telestrade (295), a jego wyjscie polaczone jest z druga telestrada (291) traktu cyfrowego (10A), dalej zawiera drugi obwód emisji (290), którego wejscie jest polaczone z wyjsciem logicznego ukladu sterowania (279), a jego wyjscie polaczone jest z druga telestrada traktu cyfrowego, a ponadto obwody, odbiorcze, obwody emisji i logiki sterowania sa, polaczone z ukladem podstawy czasu lokalnego (23), przy czym drugi obwód emisji (290) jest polaczony z ukladem detekqi i kontroli kodów synchronizacji ramki i wieloramki (D). .94 659 FIG.1 FIG.2 11 o 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 Tt n—i—t—i—i— t i—i—i—»—i—i—i—\-r\—i—i—i—» » i <—i—i—i—i—i » » 3TE FIG.3a TRO 1 2 3 4 5 6 7 8 9 K) 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 |-—|—i i i i i—ii t i i—i—i—i—* U 4 1 1 1—I 1 1 1 I I 1 1 1 1- J FIG.3b .TRO l 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 |-—| 1 1 1 1 I I I 1—I 1 1 1 1 1—H 1 1 L—I 1 1 1 1 1 1 1—I 1 1 1— FIG.3c TRO 1 2 3 4 5 6 7 0 9 10 II 12 13 14 15. li i—i—i—i—i—i—i—i—»—i—»—i—i—i—94 659 w—i 102 ~\ 131 ¦ Yl w-_: " "" , 109 105 101 103 FIG.4 145 107 TRf Ttr ^is^b-1 Z^^47 ^o VTR 113 D lyl-112 ItR'° l 128 129 Iloue~rii 1-Jfr Jrtl«Ll^6we 214 FIG.5apg| I 201 202 "e-xl 208,1 ^..204 209, 212(^217 ii;—* 222 CU* l0*l16 225 I l0**16 w |\ 215" ufl.(j 256 2604 245 25K B*A* 232 ^tLlFF* 233 252 237 i TT 248 Wi%^ I «W 243/ ]==^24l|(246 - 37—1 '242 FIG.5b T244 FIG.5c 31 i (272 A '273 A 274* 00 <16 ^ ^27694 659 F IG 6a 11 15 It 16 It 17 » ¦ i i i I »¦ i ¦ i i i I i i i » ¦ i i I -ii i i i i i i , Tla18 Itfl19 I i i i i i i i I ii.iii I «7 w i 249. J L It'30 1131; n'o ; ifi | i i l i i i i | i i li i i i I I i i i i i i i I It'2 U13 i i i i l i w6 _n_ u5 _TI TU -TL TL TL -P_ _n_ _n_ u8 ul B -a -TL -Tl TL _TL Jn L _TL JT III 1 1 1 00 l16 .. Ii'28 | i i i i i iik In u5 u0 n ul n B Il°15 i ¦ i i i i 1 i U'29 —p ri H h FIG.óc lt'16 U" 17 ; i lt"18 i i i i i i 1 )il i i i i i . .1 i i i i i i i 1 i LU _J . It'30 h ri n I-I n !!l . Jt3l! It'0 h i! •H ii 1 l n | i 1 i 1 i I ,|,*\ n i ri TL_ h_ Ita 19 1 It'2 i i i 1 i i i i h H H h It°14 Itf15 1 l ' ' * ' » ¦ I ' ¦ ¦ ¦ ¦ » ¦ I FIG.ób It° 16 Ii°17 ¦ ' » » * ¦ » » ¦ ' ' ¦ ¦ ¦ ¦ i1 ¦ I ¦ ¦ ¦ i i i i l i i i Ilfl18 I I ¦ , ¦ ¦ 249- Jt 30 It3l! Ii'0 Il'l It'3 r * ' ¦ ' ¦ ¦ ¦ ¦ ' ' ¦ ¦ ¦ ¦ ¦ i ¦ ' ¦ ' } ¦ ¦ ¦ ¦ ¦ ¦ ¦ | ' ¦ ¦ ¦ ! » ¦ u6 I u8 ul B -TL _n_ j-l J~L -TL _ri_ TL TL si TL TL J-L94 659 280 282 284 FI G. Z J . V7 278 | l 279 281 283 285 j 286 287 FIG.8 288 291 J- I 289 290 292 1 ±-L 279 \ x- 294 295 l 293 32, «, 38' 41' 45, 43, / Y'6 !»» 52 A ,6 u j-^. i ' -t _|—N 49 • ll~J I|fi U MISE2 1 MISE 3 50 MISE 4 FIG.9b 62,liV« MISR4 66 I I "~I bb l(65*n 67 MISR3 80 79; -my — ?? ^ _ ^ Z Z 2 T 81 8294 659 It 30A Ii0.w2 FIG.10 (306 l v309 f v312 TRl Iti6-^2 CTR Itop Ot 318 c^ 317 ! ( 319 -~< h-U 326; F1G.11 »¦/* 370 (362 \l - 364] -lej—^It0,(J4 374 x 373,1 1.367 ,35 ] 368; 370, i 75 305 FIG.12 401,A ^3 r pi, Ri2R.5 425..J" 426~J Tf-1 412 FIG.13 R(i*!6)3 R13 432; 1/-431 433; 376 S V^U/"7 ,305 ^Y Lr440 3 452 457 482*l 483--T 466 *—P_2° 468.rBt67 v506 £j-502 507 FIG.15 501 H cii^T -504 509 Prac. PcHigraf. UP PRL naklad 120 + 18 Cena 10 zl \ I- PL
PL1972156329A 1971-06-30 1972-06-28 Urzadzenie do synchronizacji kanalow czasowych w centrali telefonicznej ze zwielokrotnieniem czasowym PL94659B1 (pl)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR7124027A FR2144112A5 (pl) 1971-06-30 1971-06-30

Publications (1)

Publication Number Publication Date
PL94659B1 true PL94659B1 (pl) 1977-08-31

Family

ID=9079635

Family Applications (1)

Application Number Title Priority Date Filing Date
PL1972156329A PL94659B1 (pl) 1971-06-30 1972-06-28 Urzadzenie do synchronizacji kanalow czasowych w centrali telefonicznej ze zwielokrotnieniem czasowym

Country Status (16)

Country Link
US (1) US3794773A (pl)
AU (1) AU468329B2 (pl)
BE (1) BE785311A (pl)
CA (1) CA999387A (pl)
CH (1) CH563095A5 (pl)
DD (1) DD101524A5 (pl)
DE (1) DE2231901A1 (pl)
ES (1) ES404429A1 (pl)
FR (1) FR2144112A5 (pl)
GB (1) GB1394894A (pl)
HU (1) HU165820B (pl)
IT (1) IT959323B (pl)
NL (1) NL7209108A (pl)
PL (1) PL94659B1 (pl)
SE (1) SE383083B (pl)
SU (1) SU650527A3 (pl)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3854011A (en) * 1973-09-24 1974-12-10 Gen Dynamics Corp Frame synchronization system for digital multiplexing systems
FR2283605A1 (fr) * 1974-08-30 1976-03-26 Duquesne Jean Unite de brassage pour voies numeriques
US3940563A (en) * 1974-10-23 1976-02-24 Trw Inc. Reframing method for a carrier system having a serial digital data bit stream
FR2514590A1 (fr) * 1981-10-09 1983-04-15 Lignes Telegraph Telephon Procede de multiplexage temporel d'informations sur un support de transmission et dispositifs pour la mise en oeuvre de ce procede
FR2526614A1 (fr) * 1982-05-05 1983-11-10 Trt Telecom Radio Electr Dispositif de recalage d'informations pour emettre dans un multiplex temporel sortant des informations provenant d'un multiplex temporel entrant
US4558445A (en) * 1984-04-18 1985-12-10 The United States Of America As Represented By The Secretary Of The Air Force Applique rate converter
JP6028335B2 (ja) * 2012-01-24 2016-11-16 セイコーエプソン株式会社 運動解析システム、運動解析方法、ホスト端末及びセンサーユニット

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3662114A (en) * 1970-05-13 1972-05-09 Itt Frame synchronization system

Also Published As

Publication number Publication date
HU165820B (pl) 1974-11-28
AU468329B2 (en) 1976-01-08
ES404429A1 (es) 1975-06-01
SU650527A3 (ru) 1979-02-28
CA999387A (fr) 1976-11-02
GB1394894A (en) 1975-05-21
DD101524A5 (pl) 1973-11-05
SE383083B (sv) 1976-02-23
CH563095A5 (pl) 1975-06-13
AU4400272A (en) 1974-01-03
US3794773A (en) 1974-02-26
FR2144112A5 (pl) 1973-02-09
DE2231901A1 (de) 1973-01-18
BE785311A (fr) 1972-12-27
IT959323B (it) 1973-11-10
NL7209108A (pl) 1973-01-03

Similar Documents

Publication Publication Date Title
US4322844A (en) Transmitter-receiver synchronizer
US4063038A (en) Error coding communication terminal interface
US3597548A (en) Time division multiplex switching system
PL94659B1 (pl) Urzadzenie do synchronizacji kanalow czasowych w centrali telefonicznej ze zwielokrotnieniem czasowym
GB1582456A (en) Digital telecommunication switching systems
US3825683A (en) Line variation compensation system for synchronized pcm digital switching
US3953673A (en) Digital data signalling systems and apparatus therefor
US3839599A (en) Line variation compensation system for synchronized pcm digital switching
CA1159541A (en) Pcm switching element
AU612185B2 (en) Digital key telephone system
US3660605A (en) Pulse code modulation switching system utilizing tasi
US4387466A (en) Half-duplex digital transmission system
US3637941A (en) Integrated switching and transmission network for pulse code modulated signals
US3721767A (en) Delay compensation in multiplex transmission systems
JPS6261200B2 (pl)
US3787628A (en) Communication system for the transmission of information between two terminal stations by pulse code modulation
US3109897A (en) Synchronization of pulse transmission systems
US4333175A (en) Telephone system using pulse code modulated subscriber lines
US3558827A (en) Telephone switching system with independent signalling channels employing time-division multiplex
US3868481A (en) Trunk formatter
US4365330A (en) Channel zero switching arrangements for digital telecommunication exchanges
US3906159A (en) TDM exchange with incoming PCM frames delayed with respect to outgoing PCM frames
US4060698A (en) Digital switching center
US3984641A (en) System for switching and safeguarding data in time-division multiplex switching networks
PL99703B1 (pl) Stacja posrednia zwielokrotnienia cyfrowego,umozliwiajaca odgalezienie i przeslanie co najmniej jednego kanalu z sygnalu zwielokrotnionego informacji cyfrowych