KR980007731A - 엠펙2 비디오 디코더의 화면 스킵 장치 및 방법 - Google Patents

엠펙2 비디오 디코더의 화면 스킵 장치 및 방법 Download PDF

Info

Publication number
KR980007731A
KR980007731A KR1019960024109A KR19960024109A KR980007731A KR 980007731 A KR980007731 A KR 980007731A KR 1019960024109 A KR1019960024109 A KR 1019960024109A KR 19960024109 A KR19960024109 A KR 19960024109A KR 980007731 A KR980007731 A KR 980007731A
Authority
KR
South Korea
Prior art keywords
picture
skip
video decoder
video
signal
Prior art date
Application number
KR1019960024109A
Other languages
English (en)
Other versions
KR100421833B1 (ko
Inventor
류화영
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019960024109A priority Critical patent/KR100421833B1/ko
Publication of KR980007731A publication Critical patent/KR980007731A/ko
Application granted granted Critical
Publication of KR100421833B1 publication Critical patent/KR100421833B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44008Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving operations for analysing video streams, e.g. detecting features or characteristics in the video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 MPEG2 비디오 디코더에 관한 것으로 특히, 비디오 디코더의 화면 디코딩 스킵 장치 및 방법에 관한 것이다.
종래기술의 비디오 디코더의 화면 스킵장치는 B픽처의 스킵만을 하므로 I나 P픽처만으로 구성되어 있는 로우 딜레이 모드(Low Delay Mode) 비트스트림에서는 스킵을 구현할 수 없는 문제점이 발생된다.
따라서 본 발명에 따른 엠팩 비디오 디코더의 디코딩 스킵 장치 및 방법은 픽처 스킵신호가 입력되면 로우 릴레이 모드인지를 판단하는 단계와, 로우 딜레이 모드이면 I픽처 플래그 신호를 검사하여 픽처스킵명령 따라 비디오 비트스트림의 픽처를 스킵하여 디코딩하는 단계로 이루어짐을 특징으로 하여 로우 딜레이 모드 비트스트림에서도 I픽처 바로 이전의 P픽처를 스킵하여 픽처 스킵기능을 구현할 수 있는 효과가 있다.

Description

엠펙2 비디오 디코더의 화면 스킵 장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 종래기술에 따른 비디오 디코더의 화면 스킵방법을 보여주는 플로우챠트.
제3도는 본 발명에 따른 비디오 디코더의 화면 스킵장치의 구성을 보여주는 블록도.
제4도는 본 발명에 따른 비디오 디코더의 화면 스킵방법을 보여주는 플로우챠트.

Claims (4)

  1. 입력되는 비디오 비트스트림중 I픽처를 검출하여 I픽처 플래그 신호 및 비디오 비트 스트림을 출력하는 I픽처 검출부와 상기 I픽처 검출부에서 출력하는 비디오 비트스트림을 저장하는 비디오 비트스트림버퍼와, 상기 I픽처 검출부의 I픽처 검출신호와 픽처 스킵신호에 따라 상기 비디오 비트스트림 버퍼에서 출력하는 비디오 비트스트림의 픽쳐를 스킵하여 디코딩하는 비디오 디코더로 구성됨을 특징으로 하는 엠펙2 비디오 디코더의 화면 스킵장치.
  2. 제1항에 있어서, I픽처 검출부는 입력되는 비디오 비트스트림의 각 픽처의 스타트 코드를 검출하는 픽처 스타트 코드 검출부와, 상기 픽처 스타트 코드 검출부에서 검출된 각 픽처의 타입의 I픽처이면 1, I픽처가 아니면 0으로 저장 및 출력하여 다음 디코딩할 픽처의 정보를 상기 비디오 디코더로 출력하면 I픽처 플래그 FIFO로 구성됨을 특징으로하는 엠펙2 비디오 디코더의 화면 스킵장치.
  3. 픽처 스킵신호가 입력되면 로우 딜레이 모드인지를 판단하는 단계와, 로우 릴레이 모드이면 I픽처 플래그 신호를 검사하여 픽처스킵명령 따라 비디오 비트 스트림의 픽처를 스킵하여 디코딩하는 단계로 이루어짐을 특징으로 하는 엠펙2 비디오 디코더의 화면 스킵방법.
  4. 제3항에 있어서, I픽처 플래그 신호를 검사하여 픽처스킵명령이 있으면 비디오 비트스트림의 픽쳐를 스킵하여 디코딩하고, 픽처스킵 명령이 없으면 I픽처를 디코딩함을 특징으로 하는 엠펙2비디오 디코더의 화면 스킵방법.
KR1019960024109A 1996-06-26 1996-06-26 엠펙2비디오디코더의화면스킵장치및방법 KR100421833B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960024109A KR100421833B1 (ko) 1996-06-26 1996-06-26 엠펙2비디오디코더의화면스킵장치및방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960024109A KR100421833B1 (ko) 1996-06-26 1996-06-26 엠펙2비디오디코더의화면스킵장치및방법

Publications (2)

Publication Number Publication Date
KR980007731A true KR980007731A (ko) 1998-03-30
KR100421833B1 KR100421833B1 (ko) 2004-06-11

Family

ID=37323516

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960024109A KR100421833B1 (ko) 1996-06-26 1996-06-26 엠펙2비디오디코더의화면스킵장치및방법

Country Status (1)

Country Link
KR (1) KR100421833B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101378185B1 (ko) * 2006-07-11 2014-03-26 톰슨 라이센싱 가상 참조 픽처를 사용하는 방법 및 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2658832B2 (ja) * 1993-11-12 1997-09-30 日本電気株式会社 動画像復号制御装置
KR0136461B1 (ko) * 1994-09-02 1998-11-16 이헌조 엘펙2의 비프레임 처리장치
KR100376904B1 (ko) * 1994-11-18 2003-06-02 산요 덴키 가부시키가이샤 인코드된비디오데이타를제어할수있는비디오디코딩장치
US5754241A (en) * 1994-11-18 1998-05-19 Sanyo Electric Co., Ltd Video decoder capable of controlling encoded video data

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101378185B1 (ko) * 2006-07-11 2014-03-26 톰슨 라이센싱 가상 참조 픽처를 사용하는 방법 및 장치

Also Published As

Publication number Publication date
KR100421833B1 (ko) 2004-06-11

Similar Documents

Publication Publication Date Title
KR960020534A (ko) 에러억제 동화상 복호화방법 및 장치
KR940008468A (ko) 편집장치 및 편집신호 디코딩장치
MY134659A (en) Picture buffering for prediction references and display
KR960028431A (ko) 엠피이지-2(mpeg-2) 시스템의 피이에스 패킷화 장치
KR970050172A (ko) 디지탈 신호 처리기, 처리 방법 , 디지탈 신호 기록/재생 장치 및 디지탈 신호 재생 방법
US20080232461A1 (en) Multi-Decoder and Method
KR100334364B1 (ko) 온-스크린 디스플레이 스크롤 장치
KR900005800A (ko) 화상 신호 엔코딩 및 디코딩 장치와 화상 신호 엔코딩 방법
KR930003574A (ko) 디지탈 비디오 신호의 복호화 장치
US6011869A (en) Method and apparatus of decoding moving image
KR980007731A (ko) 엠펙2 비디오 디코더의 화면 스킵 장치 및 방법
JPH11112972A (ja) 複合化処理量情報の抽出装置および方法
KR930011707A (ko) 동화상 데이타 복호화 장치
KR970004367A (ko) 디코더 및 mpeg 오디오 디코더
KR970032126A (ko) 영상복호화기에 있어서 고속재생시 화면떨림 방지장치
KR100585058B1 (ko) 캡션 디스플레이를 위한 엠펙 디코더 및 디코딩 방법
KR960036710A (ko) 엠펙2의 트랜스포트 디코더 장치
KR980007751A (ko) 엠펙2 가변길이 디코더의 병렬처리장치 및 방법
KR20010058832A (ko) 디브이디 스틸 구현방법
KR960027667A (ko) 디지탈 위성 방송수신장치
KR100223656B1 (ko) 엠펙(mpeg) 비디오 데이터 복호기가 구비된 장치의 화면 디스플레이방법
KR980007649A (ko) 엠펙(mpeg) 시스템에서의 전송패킷 보호장치
KR100299609B1 (ko) 엠펙디코더및제어방법
KR970078467A (ko) 동영상 부호화장치에 있어서 실시간 비트열 편집회로
KR950026273A (ko) 고속탐색이 가능한 부호화 및 복호화장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080102

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee