KR970056902A - 멀티 프로세서 환경에서 동기 장치 - Google Patents

멀티 프로세서 환경에서 동기 장치 Download PDF

Info

Publication number
KR970056902A
KR970056902A KR1019950067113A KR19950067113A KR970056902A KR 970056902 A KR970056902 A KR 970056902A KR 1019950067113 A KR1019950067113 A KR 1019950067113A KR 19950067113 A KR19950067113 A KR 19950067113A KR 970056902 A KR970056902 A KR 970056902A
Authority
KR
South Korea
Prior art keywords
interrupt signal
processor
time value
start time
multiprocessor environment
Prior art date
Application number
KR1019950067113A
Other languages
English (en)
Inventor
김근환
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019950067113A priority Critical patent/KR970056902A/ko
Publication of KR970056902A publication Critical patent/KR970056902A/ko

Links

Landscapes

  • Multi Processors (AREA)

Abstract

본 발명은 멀티 프로세서 환경에 관한 것으로서, 제1인터럽트 신호에 의하여 인터럽트되어 입력 명령을 수행하는 다수개의 프로세서(P1-P4)들과; 동기화 회로 (1)로서, 상기 수행할 명령을 제2인터럽트 신호에 따라 해당 제1인터럽트 신호와 함께 해당 프로세서(P1-P4중에 하나)에 인가하며, 다음 시작 시간값을 출력하는 동기플세서(P5)와, 상기 동기 프로세서(P5)의 다음 시작 시간값을 인가받아 저정하는 에지스터(11)와; 타이버(12)와; 상기 타이머(12)의 시간값이 상기 레지스터(11)에 저장된 시작 시간값과 동일한 때에 상기 동기 프로세서(P5) 상기 제2인터럽트 신호를 출력하는 비교부(13)를 포함하는 동기화 회로(1)를 구비한다. 즉, 본 발명은 동기 프로세서내에 각 프로세서들이 수행하여야 할 동작 시작 시간값을 저장하고 동작 시간 시간에 도달하였는지를 타이멀서 체크하여 동작시간 시간이면 해당 프로세서에 해당동작을 명하는 명령 신호 및 인터럽트 신호를 출력케하므로서 멀티 프로세서 환경에서 프로세서간의 동기를 맞출수 있다는 효과가 있다.

Description

멀티 프로세서 환경에서 동기 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 멀티 프로세서 환경에서 동기 장치의 블럭도,
제2도는 본 발명에 따른 멀티 프로세서 환경에서 동기 장치에 이루어지는 동기화 회로의 블럭도.
제3도는 제2도의 동기화 회로내 동기 프로세서에 저장되는 테이블의 일예를 도시한 도면.

Claims (1)

  1. 멀티 프로세서 환경에 있어서, 제1인터럽트 신호에 의하여 인터럽트되어 입력 명령을 수행하는 다수개의 프로세서(P1-P4)들과; 동기화 회로 (1)로서, 상기 각 프로세서(P1-P4)들이 행하여야 하는 명령들의 시작 시각값들을 저장하고 있으며, 상기 수행할 명령을 제2인터럽트 신호에 따라 해당 제1인터럽트 신호와 함께 해당 프로세서(P1-P4중에 하나)에 인가하며, 다음 시작 시간값을 출력하는 동기프로세서(P5)와, 상기 동기 프로세서(P5)의 다음 시작 시간값을 인가받아 저정하는 레지스터(11)와; 타이머(12)와; 상기 타이머(12)의 시간값이 상기 레지스터(11)에 저장된 시작 시간값과 동일한 때에 상기 동기 프로세서(P5) 상기 제2인터럽트 신호를 출력하는 비교부(13)를 포함하는 동기화 회로(1)를 구비하는 멀티 프로세서 환경에서 동기 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950067113A 1995-12-29 1995-12-29 멀티 프로세서 환경에서 동기 장치 KR970056902A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950067113A KR970056902A (ko) 1995-12-29 1995-12-29 멀티 프로세서 환경에서 동기 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950067113A KR970056902A (ko) 1995-12-29 1995-12-29 멀티 프로세서 환경에서 동기 장치

Publications (1)

Publication Number Publication Date
KR970056902A true KR970056902A (ko) 1997-07-31

Family

ID=66637437

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950067113A KR970056902A (ko) 1995-12-29 1995-12-29 멀티 프로세서 환경에서 동기 장치

Country Status (1)

Country Link
KR (1) KR970056902A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8683251B2 (en) 2010-10-15 2014-03-25 International Business Machines Corporation Determining redundancy of power feeds connecting a server to a power supply
US8688885B2 (en) 2010-04-13 2014-04-01 Samsung Electronics Co., Ltd. Hardware acceleration apparatus, method and computer-readable medium efficiently processing multi-core synchronization

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8688885B2 (en) 2010-04-13 2014-04-01 Samsung Electronics Co., Ltd. Hardware acceleration apparatus, method and computer-readable medium efficiently processing multi-core synchronization
US8683251B2 (en) 2010-10-15 2014-03-25 International Business Machines Corporation Determining redundancy of power feeds connecting a server to a power supply

Similar Documents

Publication Publication Date Title
KR900016884A (ko) 타스크 추적장치
KR920010561A (ko) 홈버스 제어 장치
KR900008365A (ko) 전원 및 신호의 공급 제어 장치
KR900005311A (ko) 인터럽트제어장치
KR890002779A (ko) 데이타 처리 장치
KR900000801A (ko) 프린터
KR950009454A (ko) 다중 실행 장치 처리 시스템 상태의 선택적 저장방법 및 시스템
KR970705083A (ko) 파이프라인 마이크로프로세서 테스트 방법 및 장치(Pipeline Microprocessor Test Method and Apparatus)
KR900702436A (ko) Cnc 제어방식
KR850006745A (ko) 프로세서간 결합방식
KR970056902A (ko) 멀티 프로세서 환경에서 동기 장치
KR870001514A (ko) 제어 장치
KR920015738A (ko) 가산회로
KR920022094A (ko) 마이크로프로세서
KR880004374A (ko) 부분적 프로그램 결합 시스템
KR950033802A (ko) 동기카운터 및 그 캐리전파방법
KR970076821A (ko) 래치회로
KR910003475A (ko) 시퀀스 제어장치
KR890016774A (ko) 위상동기회로
KR940009831A (ko) 회로기판장치
KR950020147A (ko) 마이크로프로세서간의 동기화 회로
JPS6417129A (en) Control system for input/output interruption of virtual computer
KR930001032A (ko) 시이퀀스 제어 유니트
JPS5431246A (en) Program control system
KR870004345A (ko) 디지탈 시계의 시간 설정방법 및 그 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application