KR970031527A - 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템 - Google Patents

다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템 Download PDF

Info

Publication number
KR970031527A
KR970031527A KR1019950045903A KR19950045903A KR970031527A KR 970031527 A KR970031527 A KR 970031527A KR 1019950045903 A KR1019950045903 A KR 1019950045903A KR 19950045903 A KR19950045903 A KR 19950045903A KR 970031527 A KR970031527 A KR 970031527A
Authority
KR
South Korea
Prior art keywords
clock
digital trunk
trunk line
output
exchange
Prior art date
Application number
KR1019950045903A
Other languages
English (en)
Other versions
KR0152340B1 (ko
Inventor
이강송
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019950045903A priority Critical patent/KR0152340B1/ko
Publication of KR970031527A publication Critical patent/KR970031527A/ko
Application granted granted Critical
Publication of KR0152340B1 publication Critical patent/KR0152340B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

본 발명은 다수의 디지탈 국선을 수용하는 교환기에서 정상적으로 동작하는 국선으로부터 추출한 클럭중에 하나를 선택하여 교환기의 클럭을 동기화시키는 시스템으로서, 특히 교환기의 매인 컨트롤 보드에서 하나의 디지탈 국선 클럭을 입력하여 교환기의 클럭이 동기화되도록 한 다수의 디지탈 국선을 수용하는 교환기에서 클럭동기화 시스템에 관한 것이다.
즉, 본 발명은 각 디지탈 국선 보드의 장착된 순서대로 앞쪽에 장착되어 있는 디지탈 국선 보드가 정상이면 그 디지탈 국선 보드에서만 해당 디지탈 국선에서 추출한 클럭을 출력할 수 있도록 하고, 이에 대한 교환기의 클럭 동기화는 매인 컨트롤 보드에서 수행하도록 하여 하나의 정상적인 디지탈 국선의 클럭으로 교환기의 클럭이 동기화되도록 하는 클럭 동기화 시스템을 제공함을 목적으로 한다.
이에 따라, PLL회로부의 장착 갯수가 줄어들고 고가의 클럭 전송용 케이블의 장착이 불필요하게 되어 매우 경제적이 되며, 또한 디지탈 국선에서 추출한 낮은 주파수의 클럭을 전송함으로 해서 신호의 특성도 좋게 되어 교환기의 신호 처리 동작을 향상시킬 수 있게 된다.

Description

다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 클럭 동기화 시스템의 구성도.

Claims (2)

  1. 다수의 디지탈 국선을 수용하고 있는 교환기의 동작을 위해 추출된 각 디지탈 국선에서의 클럭에 대해 교환기의 클럭을 동기화시키는 클럭 동기화 시스템에 있어서, 교환기의 전체적인 동작을 제어하는 매인 컨트롤 보드(100) 내에 교환기의 동작을 위한 주클럭을 교환기가 수용하고 있는 다수의 디지탈 국선 하나의 디지탈 국선에서 추출한 클럭에 동기시킴으로써 생성하는 PLL 회로부(110)를 포함시키고; 다수의 디지탈 국선이 각각 접속되어 있는 디지탈 국선 보드(200-1∼200-N)는 접속되어 있는 디지탈 국선에서 클럭을 추출하여 그 클럭의 상태에 따라 그 클럭을 뒷면판(Back Plane)의 공통 클럭 라인을 통해 상기 매인 컨트롤 보드(100)의 PLL회로부(110)로 직접 전송하되, 앞쪽에 장착된 디지탈 국선 보드가 정상이면 그 디지탈 국선 보드에서 추출한 클럭만이 출력되도록 하기 위해 전면에 연결된 클럭 제어 케이블(300)을 통해 서로 제어하는 클럭출력제어회로부를 포함시킴을 특징으로 하는 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템.
  2. 제1항에 있어서, 상기 클럭출력제어회로부는 각 디지탈 국선 보드(200-1~200-N)에 내장되어 있는 CPU의 제어를 받아 그 출력 신호의 상태를 달리하는 클럭절체조절부(210)와; 상기 클럭절체조절부(210)의 출력신호와 바로 앞에 장착되어 있는 디지탈 국선 보드의 출력 포트를 통해 출력 되는 클럭출력제어신호를 앤드논리하는 제1앤드게이트(220)와; 상기 제1앤드게이트(220)의 출력신호를 반전시켜 출력하는 인버터(230)와; 바로 앞에 장착되어 있는 디지탈 국선 보드의 출력 포트를 통해 출력되는 클럭출력제어신호와 상기 인버터(230)의 출력신호를 앤드논리하여 바로 다음에 장착되어 있는 디지탈 국선보드의 클럭출력제어신호로서 출력하는 제2앤드게이트(240) 및; 상기 제1앤드게이트(220)의 출력신호의 상태에 따라 스위칭되어 디지탈 국선에서 추출한 클럭을 매인 컨트롤 보드(100)의 PLL회로부(110)로 전송하는 트랜지스터(250)를 포함하여 구성됨을 특징으로 하는 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950045903A 1995-11-30 1995-11-30 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템 KR0152340B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950045903A KR0152340B1 (ko) 1995-11-30 1995-11-30 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950045903A KR0152340B1 (ko) 1995-11-30 1995-11-30 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템

Publications (2)

Publication Number Publication Date
KR970031527A true KR970031527A (ko) 1997-06-26
KR0152340B1 KR0152340B1 (ko) 1998-11-02

Family

ID=19437249

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950045903A KR0152340B1 (ko) 1995-11-30 1995-11-30 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템

Country Status (1)

Country Link
KR (1) KR0152340B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439148B1 (ko) * 2001-12-26 2004-07-05 엘지전자 주식회사 다중 시스템의 프레임 동기신호 출력 장치 및 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100440572B1 (ko) * 2001-12-24 2004-07-21 한국전자통신연구원 이중화된 스위치 보드 및 라인 접속 보드 사이의 클럭동기화를 위한 시스템
KR100551899B1 (ko) * 2002-11-23 2006-02-13 엘지전자 주식회사 Pll 장치에서 기준 클럭 제어 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439148B1 (ko) * 2001-12-26 2004-07-05 엘지전자 주식회사 다중 시스템의 프레임 동기신호 출력 장치 및 방법

Also Published As

Publication number Publication date
KR0152340B1 (ko) 1998-11-02

Similar Documents

Publication Publication Date Title
KR19980060850A (ko) 반도체 메모리 소자의 전력소모 방지 장치
KR850008074A (ko) 시분할 다중 시스템의 버스장치
KR970031527A (ko) 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템
KR950019570A (ko) 프레임 위상 정렬기
CA2064987C (en) A synchronous control method in a plurality of channel units
US5282210A (en) Time-division-multiplexed data transmission system
US6128312A (en) Clock supply system
JPH05300113A (ja) シェルフ構成におけるカード間通信方式
KR970028966A (ko) 향상된 타이머 성능을 가진 집적 회로 입력/출력 프로세서
KR0174596B1 (ko) 교환시스템의 망동기제어를 위한 클럭수신회로
KR100440571B1 (ko) 이중화된 스위치 보드 및 라인 접속 보드 사이의 클럭동기화를 위한 시스템
KR0134253Y1 (ko) 외부 동기 클럭원 수신 장치
KR100214818B1 (ko) 범용의 데이터입력/출력장치
KR100293430B1 (ko) 스위칭 장비의 시스템 동기 클럭 분배 시스템
KR100201410B1 (ko) 디지탈 키세트의 데이타 송수신 장치
KR950014624B1 (ko) 피씨엠 음성신호 교환장치
JP2626487B2 (ja) 伝送装置
KR100186319B1 (ko) 데이타 전송회로
KR0140632Y1 (ko) 디지탈 교환 시스템의 메세지/클럭 전달장치
KR100318938B1 (ko) 동기식 전송 네트웍 시스템에서의 에이유-3 단위 스위칭회로
KR980007357A (ko) 전전자 교환기의 정합 장치 송신기
KR960027475A (ko) 동기 및 루프스위칭회로
KR970078337A (ko) 전전자 교환기의 망동기 장치
KR970078349A (ko) 전전자 교환기의 데이터 링크 처리기를 위한 클럭 선택기
JPH08123591A (ja) 多重化バス回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070522

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee