KR970019086A - 위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법 - Google Patents

위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법 Download PDF

Info

Publication number
KR970019086A
KR970019086A KR1019950029236A KR19950029236A KR970019086A KR 970019086 A KR970019086 A KR 970019086A KR 1019950029236 A KR1019950029236 A KR 1019950029236A KR 19950029236 A KR19950029236 A KR 19950029236A KR 970019086 A KR970019086 A KR 970019086A
Authority
KR
South Korea
Prior art keywords
reference voltage
frequency
voltage
phase
output
Prior art date
Application number
KR1019950029236A
Other languages
English (en)
Inventor
박재선
하지원
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950029236A priority Critical patent/KR970019086A/ko
Priority to DE19631113A priority patent/DE19631113A1/de
Publication of KR970019086A publication Critical patent/KR970019086A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/104Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using an additional signal from outside the loop for setting or controlling a parameter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
무선통신시스템의 송수신시 요구되는 주파수들을 단일의 발진기를 이용하여 제공할 시 상기 발진기에서 발진되는 주파수를 동기시키는 위상동기루프회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
무선통신시스템의 송수신모드 절환시 송신용 변조주파수 또는 수신용 복조주파수가 동기되어 출력될 때까지의 위상 동기시간을 단축한다.
3. 발명의 해경방법의 요지
본 발명의 위상동기루프회로는, 수신모드에서 송신모드로 절환되거나 송신모드에서 수신모드로 절환되는 초기에 각 모드에서 요구되는 송신용 변조주파수 또는 수신용 복조주파수의 발진을 위한 각 모드별 기준전압을 제공하고, 모드절환의 이후에는 위상동기루프회로의 특성에 따라 존재하는 주파수편차만을 보정함으로써 위상동기 시간을 단축시키는 것을 특징으로 한다.
4. 발명의 중요한 용도
시분할 듀플렉스방식의 무선통신시스템.

Description

위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 단일 위상동기루프회로의 구성을 개략적으로 나타내는 도면.

Claims (10)

  1. 단일의 발진주파수를 송신모드에서는 변조주파수로 동기시켜 발생하고 수신모드에서는 복조주파수로 동기 시켜 발생하는 무선통신시스템의 위상동기루프회로에 있어서, 전압제어발진수단과, 상기 전압제어발진수단의 출력을 송신모드 또는 수신모드에 따라 결정되는 분주비에 따라 가변적으로 분주하는 가변분주수단과, 상기 가변 분주수단의 출력신호와 외부의 기준신호원에 의해 발진되는 발진주파수간의 위상을 비교하고 비교결과에 대응하는 위상차신호를 출력하는 위상비교수단과, 상기 위상차신호를 저역통과필터링하는 저역통과필터링수단과, 송신모드시 제1기준전압을 제공하고 수신모드시 제2기준전압을 제공하는 전압제공수단과, 상기 필터링수단으로부터의 출력과 상기 전압제공수단에 의해 제공되는 기준전압을 가산하는 가산수단과, 송신모드에 따른 분주비 및 수신모드에 따른 분주비를 결정하는 제어수단으로 구성되며, 상기 전압제어발진수단은 상기 가산수단의 출력에 대응하는 주파수를 변조주파수 또는 복조주파수로서 발진하는 것을 특징으로 하는 위상동기루프회로.
  2. 제1항에 있어서, 상기 전압제공수단은, 제1기준전압원과, 제2기준전압원과, 송신모드시 상기 제1기준전압원을 선택하여 상기 제1기준전압이 출력되도록 하고 수신모드시 상기 제2기준전압원을 선택하여 상기 제2기준전압이 출력되도록 하는 선택수단으로 구성함을 것을 특징으로 하는 위상동기루프회로.
  3. 제1항에 있어서, 상기 제어수단은 송신모드 또는 수신모드를 나타내는 상태신호를 출력하고, 상기 전압제공 수단은 상기 상태신호에 따라 상기 제1기준전압 또는 상기 제2기준전압을 제공하는 특징으로 하는 위상동기루프회로.
  4. 제3항에 있어서, 상기 전압제공수단은, 기준전압원과, 상기 기준전압원에서 출력되는 전압의 분배를 위해 상기 기준전압원에 직렬접속된 제1저항 및 제2저항과, 제3저항과, 상기 상태신호가 송신모드를 나타낼 시 오픈되고 수신모드를 나타낼 시 단락되어 상기 제3저항을 상기 제1저항가 상기 제2저항의 연결노드에 교번적으로 접속시키는 스위칭수단으로 구성함을 특징으로 하는 위상동기루프회로.
  5. 미리 설정된 시간단위로 송신동작과 수신동작을 교번적으로 수행하는 무선통신시스템의 위상동기루프회로에 있어서, 입력제어전압에 비선형적으로 의존하는 주파수를 가지는 출력을 생성하는 전압제어발진수단과, 상기 전압제어발진수단의 출력을 송신동작 또는 수신동작의 가변분주비에 따라 분주하는 가변분주수단과, 상기 가변 분부수단에 의해 분주된 출력의 위상과 기준신호의 위상을 비교하는 위상비교수단과, 송신동작시 제1기준전압을 제공하고 수신동작시 제2기준전압을 제공하는 전압제공수단과, 상기 위상비교수단의 출력과 상기 전압제공수단으로부터 제공되는 기준전압을 가산하는 가산수단과, 상기 가산수단의 출력을 필터링하여 상기 전압제어발진수단에 제공하는 필터링수단과, 송신동작의 분주비와 수신동작의 분주비를 교번적으로 결정하여 상기 가변분주수단에 인가하는 제어수단으로 구성되며, 상기 전압제어발진수단은 상기 필터링수단의 출력에 의존하는 주파수를 생성하는 것을 특징으로 하는 위상동기루프회로.
  6. 제5항에 있어서, 상기 전압제공수단은, 제1기준전압원과, 제2기준전압원과, 송신동작시 상기 제1기준전압원을 선택하여 상기 제1기준전압이 출력되도록 하고 수신동작시 상기 제2기준전압원을 선택하여 상기 제2기준전압이 출력되도록 하는 선택수단으로 구성함을 특징으로 하는 위상동기루프회로.
  7. 제5항에 있어서, 상기 제어수단은 송신동작 또는 수신동작을 나타내는 상태신호를 출력하고, 상기 전압제공 수단은 상기 상태신호에 따라 상기 제1기준전압 또는 상기 제2기준전압을 교번적으로 제공하는 것을 특징으로 하는 위상동기루프회로.
  8. 제7항에 있어서, 상기 전압제공수단은, 기준전압원과, 상기 기준전압원에서 출력되는 전압의 분재를 위해 상기 기준전압원에 직렬접속된 제1저항 및 제2저항과, 제3저항과, 상기 상태신호가 송신모드를 나타낼 시 오픈되고 수신모드를 나타낼 시 단락되어 상기 제3저항을 상기 제1저항과 상기 제2저항의 연결노드에 교번적으로 접속시키는 스위칭수단으로 구성함을 특징으로 하는 위상동기루프회로.
  9. 단일의 발진주파수를 발진하는 발진수단과, 송신모드시 제1기준전압을 제공하고 수신모드시 제2기준전압을 교번적으로 제공하는 전압제공수단을 적어도 포함하는 무선통신시스템의 위상동기루프회로에서 상기 발진 주파수를 송신모드에서는 변조주파수로서 동기시켜 발생하고 수신모드에서는 복조주파수로서 동기시켜 발생하는 방법에 있어서, 수신모드에서 송신모드로 절환되는 초기에는 상기 제1기준전압에 의존하는 주파수를 발진하고 송신모드에서 수신모드로 절환되는 초기에는 상기 제2기준전압에 의존하는 주파수를 발진하는 제1전압제어 발진과정과, 상기 제1전압제어 발진과정에서 발잰되는 주파수와 상기 발진수단의 발진주파수간의 위상을 비교하고 비교결과에 대응하는 위상차신호를 출력하는 위상비교과정과, 상기 위상차신호를 저역통과필터링하는 필터링과정과, 상기 저역통과필터링된 신호와 상기 제1기준전압 또는 상기 제2기준전압을 가산하는 가산과정과, 상기 가산과정에서 가산되어 출력되는 전압에 의존하는 주파수를 발잰하는 제2전압제어 발진과정으로 구성하며, 상기 제2전압제어 발잰과정에서 발진되는 주파수가 변조주파수 또는 복조주파수에 동기될 때rI지 상기 위상비교과정, 상기 필터링과정, 상기 가산과정 및 상기 제2전압제어 발진과정을 반복적으로 수행하는 것을 특징으로 하는 방법.
  10. 단일의 발진주파수를 발진하는 발진수단과, 송신동작시 제1기준전압을 제공하고 수신동작시 제2기준전압을 교번적으로 제공하는 전압제공 수단을 적어도 포함하는 무선통신시스템의 위상동기루프회로에서 미리 설정된 시간단위로 송신동작과 수신동작이 교번적으로 수행될시 상기 발진주파수를 변조주파수 또는 복조주파수로서 동기시켜 발생하는 방법에 있어서, 수신모드에서 송신모드로 절환되는 초기에는 상기 제1기준전압에 의존하는 주파수를 발진하고 송신모드에서 수신모드로 절환되는 초기에는 상기 제1기준전압에 의존하는 주파수를 발진하는 제1전압제어 발진과정과, 상기 제1전압제어 발진과정에서 발진되는 주파수와 상기 발진수단의 발진주파수간의 위상을 비교하고 비교결과에 대응하는 위상차신호를 출력하는 위상비교과정과, 상기 위상차신호와 상기 제1기준전압 또는 상기 제2기준전압을 가산하는 가산과정과, 상기 가산과정에서 가산된 출력을 저역통과필터링하는 필터링과정과, 상기 필터링과정에서 필터링되어 출력되어 전압에 의존하는 주파수룰 발진하는 제2전압제어 발진과정으로 구성하며, 상기 제2전압제어 발진과정에서 발진되는 주파수가 변조주파수 또는 복조주파수에 동기될 때까지 상기 위상비교과정, 상기 필터링과정, 상기 가산과정 및 상기 제2전압제어 발진과정을 반복적으로 수행하는 것을 특징으로 하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950029236A 1995-09-06 1995-09-06 위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법 KR970019086A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019950029236A KR970019086A (ko) 1995-09-06 1995-09-06 위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법
DE19631113A DE19631113A1 (de) 1995-09-06 1996-08-01 Einzelphasenregelschleifenschaltung und Verfahren zur Verbesserung der Phasensynchronisationszeit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950029236A KR970019086A (ko) 1995-09-06 1995-09-06 위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법

Publications (1)

Publication Number Publication Date
KR970019086A true KR970019086A (ko) 1997-04-30

Family

ID=19426292

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950029236A KR970019086A (ko) 1995-09-06 1995-09-06 위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법

Country Status (2)

Country Link
KR (1) KR970019086A (ko)
DE (1) DE19631113A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100272763B1 (ko) * 1997-08-04 2000-11-15 권성우 고주파 직변환 수신장치

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0496515A (ja) * 1990-08-13 1992-03-27 Fujitsu Ltd 位相固定ループ回路及び半導体集積回路
US5207491A (en) * 1991-01-31 1993-05-04 Motorola Inc. Fast-switching frequency synthesizer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100272763B1 (ko) * 1997-08-04 2000-11-15 권성우 고주파 직변환 수신장치

Also Published As

Publication number Publication date
DE19631113A1 (de) 1997-03-13

Similar Documents

Publication Publication Date Title
KR960706711A (ko) 위상/주파수 변조기(phase/frequency modulator)
KR0138220B1 (ko) 위상동기루프회로의 클럭지연보상 및 듀티제어 장치
KR970019089A (ko) 위상 고정 루프 회로를 사용한 클럭 발생기(clock generator unilizing phase locked loop circuit)
US5170135A (en) Phase and frequency-locked loop circuit having expanded pull-in range and reduced lock-in time
JP2610171B2 (ja) 位相同期回路
KR970019086A (ko) 위상동기시간의 개선을 위한 단일 위상동기루프 회로 및 방법
JP6815565B2 (ja) 位相振幅制御発振装置
JP3712141B2 (ja) 位相同期ループ装置
JP3260567B2 (ja) クロック生成回路
JPH0786931A (ja) 周波数シンセサイザ
JP2000349632A (ja) 周波数信号生成回路
KR200359924Y1 (ko) 듀얼밴드모드 중간주파수 발생장치
JPH05284017A (ja) Pll回路
JPH11136124A (ja) Pll回路
JPH01106523A (ja) 位相同期信号発生器
JP3160904B2 (ja) 位相同期発振回路装置
KR19990030658A (ko) 고속 위상 동기 루프 및 그의 로킹 방법
JP3281833B2 (ja) Pll回路
JPH09116432A (ja) 可変周波数発生装置およびその出力周波数制御方法
KR20210026680A (ko) 수정발진기 기반의 헤테로 멀티 아웃풋 발진 장치
JP2001077690A (ja) クロック供給装置及び方法
KR960009623A (ko) 위상동기 루프 주파수 신서사이저 회로
JPH042217A (ja) Pll周波数シンセサイザ
JPH0669912A (ja) 位相同期発振器
KR980007255A (ko) 디지털 데이터 전송 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J801 Dismissal of trial

Free format text: REJECTION OF TRIAL FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 19990324

Effective date: 19990607